SU524311A1 - Linear voltage generator with memorization of current output values - Google Patents

Linear voltage generator with memorization of current output values

Info

Publication number
SU524311A1
SU524311A1 SU2051468A SU2051468A SU524311A1 SU 524311 A1 SU524311 A1 SU 524311A1 SU 2051468 A SU2051468 A SU 2051468A SU 2051468 A SU2051468 A SU 2051468A SU 524311 A1 SU524311 A1 SU 524311A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
voltage
output
memorization
voltage generator
Prior art date
Application number
SU2051468A
Other languages
Russian (ru)
Inventor
Вадим Михайлович Талинский
Александр Игоревич Каспин
Original Assignee
Предприятие П/Я В-8315
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8315 filed Critical Предприятие П/Я В-8315
Priority to SU2051468A priority Critical patent/SU524311A1/en
Application granted granted Critical
Publication of SU524311A1 publication Critical patent/SU524311A1/en

Links

Landscapes

  • Studio Circuits (AREA)

Description

к разр дному 1Ш1Очу 4 и ко входу буферного каскада 5, вьшолненного, например, на полевом транзисторе. Шина 6 сигнала пам ть под1шючена ко входу инвертора 7 выход которого подключен к первому входу элемента И 8 и к nepBoivty входу элемен та И 9. Шина 10 сигналов синхроимпуль сов под1слючена ко входу инвертора 11 и ко второму входу элемента И 9, выход которого подключен к управл ющему входу разр дного 1шюча 4. Выход инвертора 11 подключен ко второму входу элемента И 8, выход которого подключен ко входу оптрона 12 и к управл ющему входу дополнительного ключа 13, включенного в цепь смещени  параметрического стабилизатора тока зар да 3. Выход оптрона 12 подключен к управл ющему входу зар дного ключа 2. Выход буферного каскада 5 подключен к первому входу операционного усилител  14, второй вход которого подключен к регу лируемому делителю 15 напр жени . Делитель 15 включен между шиной напр жени  питани  ( +ЕД ) 16 и щиной напр жени  смещени  ( -Hcju.) Генератор линейно-измен ющегос  напр жени  с запоминанием текущих значений выходного сигнала работает следующим образом , При отсутствии на входе инвертора 7 по ложительного потенциала, соответствующего логической единице, т. е. при отсутстви команды на зaпo динaниe выходного напр жени  генератора, и при поступлении на вход инвертора 11 положительных синхроимпульсов на конденсаторе 1 формируетс  линейно-возрастающее (пилообразное) напр жение положительной пол рности с периодом , определ емым частотой следовани  синхрои1 шульсов на входе инвертора 11. Конденсатор 1 подключен к шине напр жени  питани  16 через -параметрический стабилизатор 3, обеспечивающий посто нную величину зар дного тока через конденсатор 1, что определ ет линейный процесс изменени  напр жени  на его об1шадках. Зар дньй ютюч 2, управл емый элементом И 8, подключает стабилизатор тока за р да 3 к шине напр жени  питани  16 тол ко в моменты отсутстви  СИ11ХрОИ1уШуЛЬСОВ на входе инвертора 11. При наличии синхроимпульсов на входе инвертора 11 на вьйсоде элемента И 9 по вл ютс  положительные ИIvшyльcы напр - жени , открывающие разр дный ключ 4, через который конденсатор 1 разр жаетс  до нулевого значени  напр жени .to the discharge 1S1Ochu 4 and to the input of the buffer stage 5, filled, for example, on the field-effect transistor. The signal bus 6 is connected to the input of the inverter 7, the output of which is connected to the first input of the element 8 and to the nepBoivty input of the element 9. The bus 10 of the signals of the sync pulses is connected to the input of the inverter 11 and to the second input of the element 9 whose output is connected to the control input of the discharger is 1 plug 4. The output of the inverter 11 is connected to the second input of the element 8, the output of which is connected to the input of the optocoupler 12 and to the control input of the auxiliary switch 13 connected to the bias circuit of the parametric charge current regulator 3. The output of the optocoupler 12 is connected It is connected to the control input of the charging switch 2. The output of the buffer stage 5 is connected to the first input of the operational amplifier 14, the second input of which is connected to the regulated voltage divider 15. The divider 15 is connected between the supply voltage bus (+ AU) 16 and the bias voltage (-Hcju.). The linear-varying voltage generator with the current values of the output signal works as follows, If there is no positive potential at the input of the inverter 7, corresponding to the logical unit, i.e., if there is no command to ground the output voltage of the generator, and when 11 positive sync pulses arrive at the inverter input, a linearly increasing (sawtooth) voltage is generated on the capacitor 1 polarity with a period determined by the frequency of the synchronization of the pulses at the input of the inverter 11. The capacitor 1 is connected to the supply voltage bus 16 through the-parametric stabilizer 3, which provides a constant value of the charging current through the capacitor 1, which determines the linear process of changing the voltage marry him. Zaryna dyutyuch 2, controlled by the element 8, connects the current regulator for row 3 to the supply voltage bus 16 only at the moments of no SI11HrOI1USHULS at the input of the inverter 11. In the presence of sync pulses at the input of the inverter 11 at the output of the element And 9, positive voltage Ivshyles, which open the discharge switch 4, through which the capacitor 1 is discharged to a zero voltage value.

С конденсатора 1 пилообразное напр жение положительной пол рности поступает на вход буферного каскада 5 на полевом транни  команды на запоминание прекращаетс  и на нем сохран етс  то текущее значение напр жени , которое бьшо в момент поступлени  команды на запоминание. При исчезновении команды на запо1 1инание процесс гезисторе , представл ющего собой истоковый повторитель. С выхода каскада 5 пилообразное напр жение пологкительной пол рности поступает на неинвертирующий вход операционного усилител  14. С выхода усилител  14 снимаетс  линейно-измен ющеес  напр жение, пол рность которого определ етс  величиной и пол рностг ю напр жени  смещени , подаваемого на инвертирующий вход этого усилител  с делител  напр жени  15. При наличии на инвертирующем входе усилител  14 нулевого или некоторого отрицательного напр жени  смещени  с его выхода снимаетс  линейно-возрастающее (пилообразное) напр жение положительной пол рности; при наличии на том же входе усилител  14 положительного напр жени  смещени  на его выходе формируетс  линейно-убывающее (по абсолютной величине) напр жение отрицательной пол рности; при наличии на инвертирующем входе усилител  14 промежуточного , по сравнению с рассмотренными выше первым и вторым случаем значени  напр жени  смещени  с его выхода снимаетс  линейно-измен ющеес  напршкение с пол рностью , переход щей с отрицательной на положительную . При изменении на обратный пор док подключени  к сигнальной цепи и к цепи смещени  инвертирующего и неинвертирующего входов усилител  14 характер изменени  выходного напр жени , снимаемого с усилител  14, и пол рность этого напр жени  мен ютс  на противоположные. Рассмотренный пор док работы выходной части генератора по сн ет принцип получени  непрерывной реверсивной перестройки генератора с процесса генерировани  напр жени  одного характера изменени  и одной пол рности в процесс генерировани  напр жени  другого характера изменени  и другой пол рности либо в разнопол рное напр жение . При по влении на входе инвертора 7 пололштельного потенциала, т.е. при наличии команды на запоминание выходного напр жени  генератора, на выходах элементов И 8 и 9 по вл ютс  сигналы, соответствующие логическому нулю. В результате ключи 2 и 4 с этого момента времени наход тс  в закрытом состо нии независимо от наличи  или отсутстви  синхроимпульсов на входе инвертора 11. Процесс зар дки или разр дки конденсатора 1 с момента по влеFrom capacitor 1, a sawtooth voltage of positive polarity is fed to the input of buffer cascade 5 on the field tranny of the memory command, and the current voltage value that was at the moment the memory command was received is saved on it. With the disappearance of the command to record, the process of the geesistor, which is the source follower, is in process. From the output of the cascade 5, the saw-tooth polarity voltage is fed to the non-inverting input of the operational amplifier 14. From the output of the amplifier 14, the linear-varying voltage is removed, the polarity of which is determined by the magnitude and polarity of the bias voltage applied to the inverting input of this amplifier voltage divider 15. If there is zero or some negative bias voltage at the inverting input of amplifier 14, linearly increasing (sawtooth) voltage is removed from the output polarity; if at the same input of the amplifier 14 a positive bias voltage, a linearly decreasing (in absolute value) negative polarity voltage is formed at its output; when there is an intermediate at the inverting input of the amplifier 14, the linearly varying voltage with polarity changing from negative to positive is removed from the first and second considered above values of the bias voltage from its output. When reversely connected to the signal circuit and to the bias circuit of the inverting and non-inverting inputs of the amplifier 14, the nature of the change in the output voltage removed from the amplifier 14 and the polarity of this voltage are reversed. The considered order of operation of the output part of the generator clarifies the principle of obtaining continuous reverse inversion of the generator from the process of generating voltage of one character of change and one polarity to the process of generating voltage of another character of change and other polarity or in a different polarity. When occurrence of a half-shell potential at the input of the inverter 7, i.e. when there is a command to memorize the output voltage of the generator, signals corresponding to a logic zero appear at the outputs of the And 8 and 9 cells. As a result, keys 2 and 4 from this point in time are in the closed state regardless of the presence or absence of sync pulses at the input of the inverter 11. The process of charging or discharging the capacitor 1 from left to right

SU2051468A 1974-08-07 1974-08-07 Linear voltage generator with memorization of current output values SU524311A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2051468A SU524311A1 (en) 1974-08-07 1974-08-07 Linear voltage generator with memorization of current output values

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2051468A SU524311A1 (en) 1974-08-07 1974-08-07 Linear voltage generator with memorization of current output values

Publications (1)

Publication Number Publication Date
SU524311A1 true SU524311A1 (en) 1976-08-05

Family

ID=20593428

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2051468A SU524311A1 (en) 1974-08-07 1974-08-07 Linear voltage generator with memorization of current output values

Country Status (1)

Country Link
SU (1) SU524311A1 (en)

Similar Documents

Publication Publication Date Title
CA1042520A (en) Fet load gate compensator
KR950027822A (en) Voltage level conversion circuit
KR850000154A (en) Pulse driving circuit
JPH0691444B2 (en) Complementary insulated gate inverter
SU524311A1 (en) Linear voltage generator with memorization of current output values
US3058012A (en) Staircase generator with constant current storing capacitor and intermittent charge transfer to another capacitor
GB1364799A (en) Field effect transistor circuits for driving capacitive loads
US4897559A (en) Variable clock delay circuit utilizing the R-C time constant
US4635037A (en) Analog to digital converter
GB1241746A (en) Buffer circuit for gating circuits
SU792568A1 (en) Single-cycle dynamic inverter
SU481944A1 (en) Analog storage device
JPS55163917A (en) Inverter circuit
SU798885A1 (en) Differentiating device
GB1452757A (en) Frequency responsive circuit
SU489120A1 (en) Integrator
SU1566412A1 (en) Analog memory device
SU401952A1 (en) DEVICE FOR COMPARING VOLTAGES
SU534749A1 (en) DC Impulse Stabilizer
SU705654A1 (en) Step voltage former
SU1554118A1 (en) Rectingular pulse generator in integral modification
SU714622A1 (en) Arrangement for shaping exponential voltage
SU494749A1 (en) Analog Pulse Inverter
SU815844A1 (en) Threshold device
SU524190A1 (en) Dividing device