SU522835A3 - Устройство временной ступенчатой коммутации - Google Patents

Устройство временной ступенчатой коммутации

Info

Publication number
SU522835A3
SU522835A3 SU1618350A SU1618350A SU522835A3 SU 522835 A3 SU522835 A3 SU 522835A3 SU 1618350 A SU1618350 A SU 1618350A SU 1618350 A SU1618350 A SU 1618350A SU 522835 A3 SU522835 A3 SU 522835A3
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
switch
switches
Prior art date
Application number
SU1618350A
Other languages
English (en)
Inventor
Жакоб Жан-Бартист
Original Assignee
Сосьете Ланнионез Д"Электроник
Компани Эндюстриель Дэ Телекоммюникасьон (Фирма)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сосьете Ланнионез Д"Электроник, Компани Эндюстриель Дэ Телекоммюникасьон (Фирма) filed Critical Сосьете Ланнионез Д"Электроник
Application granted granted Critical
Publication of SU522835A3 publication Critical patent/SU522835A3/ru

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/08Time only switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/52Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)
  • Monitoring And Testing Of Exchanges (AREA)

Description

между ценгральным блоком запоминакзн зан тости и блоком логических операций ре шени  и управлени  включены последователь но цепь выбора временного канала и регист дл  обозначени  входной или выходной ли НИИ промежуточной стзпени, а при соответствии каждого слова центральногч) блока запоминани  зан тости одной схеме совпаде - ни  с несколькими входами все схемы совпадени  содержат по п ть входоВв при этом каждый из входов соединен с регистром ад реса центрального блока запоминани  зан - TocTHj причем первьш вход соединен с вы - ходом двоичной  чейки дл  обозначени  иепи коммутации, к которой принадлежит про- межуточный коммутатор; второй вход соеди нен с выходом двоично-дес тичного дешифратора , соединенного с регистром адреса промежуточных коммутаторов; третий вход соединен с выходом двоично-дес тичного дешифратора, соединенного с регистром адреса входных или выходных коммутаторов; четвертый вхоа соединен с выходом регистра дл  обозначени  вход щей или выход  щей линии; п тый вход соединен с выходом регистра дл  обозначени  цепи коммутации, к которой принадлежит входной или выход - ной коммутатор. На чертеже пр1тедена блок-схема предлагаемого устройства. Устройство временной ступенчатой коммутации содержит две цепи 1 и 2 коммутации , кажда  из которых состоит из последовательно соединенных входной 1-1 и 2-1, промежуточной 1-2 и 2-2 и выходной 1-3 и 2-3 ступеней, причем входна  1-1 и 2-1 ступень состоит из р входных 1-1-1, 1 - 1-р и 2-1-1, 2-1-р коммутаторов с п вход щими лини ми и т выходами| промежуточ на  1-2 и 2-2 ступень - из га промежуточных 1-2-1, 1-2- m и 2-2-1, 2. коммутаторов с 2р входами и а выходами выходна  1-3, 2-3 ступень - из (J выходных 1-3-1, 1-3- (} и 2-3-1, 2-3- (J, коммутаторов с m входами и п выходными лини ми; кроме того, каждый входной коммутатор 1-1-1, l-1-.p дополнительно соеди нен с промежуточными 2-2-1, 2-2™ лг комг ута7чэрами второй цепи 2 коммутации, а также блок 3 логических операгшй реше ни  и управлени  и центральный блок 4 запоминани  зан тости, подключенный к обеим цеп м 1,2 коммутации и выпопненньй на 2 (р-т) слов из 32 двоичных элементов, соответствующих выходным лини м входных 1-1-1, l-l-p и 2-1-1, 2-1-0 коммутаторов , и па 2 (« т) слов из 32 двоичных элементов, соответстпуюгцих выходным лини м промежуточных 1-2-1, 1-2-m и 2-2-1, 22- tn коммутатороа, при этом блок 3  о - Гйческих операшш решений и управлени  содержит регистр 3-1 адре-садии выходных коммутаторов с двоичной  чейкой 3--1-1 дд  обозначени  цепи коммутации, которой itpi надлежит выходной , 1-3- и .-lj 2-3- С коммутатор, причем двоична   чейка соединена с входом одного из дополнительных регис-гров 3-1--2;, соединенно го с регистром 4-1 адреса входных и вы ходных коммутаторов центрального блока 4 запоминани  зан тости и с регистром дл  обозначени  цепи коммутации,, к кото рой принадлежит промеж5;- очнь5Й 2-2-1 кии 2.2™ го коммутатор, соедикенньш с регистром 4-3 адреса  ромежугочного коммутато.ра центрального блока 4 запоминани  зан  - тости, при этом между .центральным блоком 4 запоминани  зан тости и блоком 3 йогических операций решени  и тиравнени  включены последовательно цегш выбора 5 временного канала и регистр 6 дл  обозначени  входной или выходной пинии промежуточной 1-2 и 2-2 ступени, а при соответстани каждого слова центрального блока -4 запоминани  зан тости одной сзжме /----I совпадени  с несколькими входами,, все схемы 7-1,..., 7-п совпадени  содержат по п ть входов, при этом калсдый из входов соединен с ре гисаром адреса ценарального блока 4 запоминани  загштости, причем первый вход соединен с выходом двоичной  чейки 3-1-1 дл  обозначени  цегш коммутации, к кото «рой принадлежит промежуточный , 12- sa и 2,, :-2-ш коммутатор; вто рой вход соединен с ЕЬПЮДОМ двоично-дес тичного дешифратора 8, соединенного с регистром -4-3 адреса промежуточных коммутаторов; третий вход соединен с выходом двоично-дес тичного дешифратора 9, соединенного чО регистром 4 адреса входных или выходных коммутаторов; четвертый вход соединен с вьсдадом регистра 6 дл  обозка-чени  вход щей или выход щей линии; п тый вход соединен с выходом регистра 4--2 дл  обозначени  цепи коммутации, к которой принадлежит ВХОДНСЛ 1. или выходной 1.3-1 коммутатор. Устройство работает .:ледующим образом. Блок 4 запоминани  зан тости получает , от центрального вычислител  выходного коммутатора 1-3-1, q, или 2-3-1., 2-3 - С номер входного комглутатора 1-1-Ij 1-1-р или 2-1-1, .рэ пос :его опре. дел етс  номер промежуточного коммутатора 2-2-1,, . Номер ,линии подготовки соединени  определ етс  номером входного коммутатора 1-1-1, 1™1.,-р ипк 2-1-15 2-. -l-p,, соедин емого с промежуточным ком j-лзтатором 2- 2-.lj 2-2-- m или 1.--2-1, 1,2 ra Номер линии соединени  огфеде rfflsT-cs номером выходноло ко гмутатора 1 ..3-1 i 1..3-. % и 2-3-а, соедиршемого с 15оо ле кугсгшь й коммутатором 1-2-1 , 1.-. кли 2., 2-2-К1 ПрЕма  св зь межиу номером входного ком-ълутатора 1™1.™1„ l-l.-p и номером входной дгшк,- обе;г еп;;25аетс  благодар  струк - туре ссед ане:аи  и закону установлени  сзйзйй между гфомежуточными , гп В Б:хг)|:;:аь ми l-.-l.-ls жомму ато йми . Ecaui линин промежуточного soMM7i Tai opa i-2.-.l, 1™2--.га содержит свободаьш н,ремэнной кана гопологш еуврав- ленйй. блока - в регистр адраса 4-1 за- :с сыаае ;-с  нсд-лер зыходкого коммуча1ч ра 1.3..о1,. Ь«-3-f|.i в регистр4 -1 - состо ние., казью&кздее гри адлехшость номера про межуточной линии 1 иии 2, а также указывающа  аа то., что вронеходит vipoBepsa лйнкк, гозок ейсуточ ый ком - кутатор 1-fc-1, 1-«2. ти содер ккт свобод- нь.В1 времйнной ка ад,, то  о погике блока 4 новое содер.гканае 4-™2 нередает- Си Б регистр . 4, после t -roro осу щес1вга ет-с.  зтровзрка южааИд котора  заканч ваег-с  устаноЕжой , указыважцей на rOj что временные каналы зан ты. Эта one- paiiHs осуще за-вл етс  по логике блока 4 путем передачи номеров освобожденнык и зан тых времеш ых каналов в регистр 4-2, КС-тор ьй Гт оздейожует на дешифратор 8, поз Бол. уст-акоБить информацию, закодиро ваньуш в рег-ЕСГре 4-2. Если по логике блока 4 свободньй вре манной канал на входной к выходной лини ЕХ промажуточного коммутатора 1-2-«1, та не найдеН; то блок 4 осуадествл ет сдвиг регистра 4-3 который в этом случае будет содержать ко ачество соо-ветствунзщее адресу промежуто етого коммутато ра 2.---2-15 . 1й:, а опйсанньй выше процесс ковтор.иетс  с загшсью номера линии к обоаначешлем цегш 1 или 2, Если свободный временыей канал ие най.цен промежуточ ным кст./и..;-утетором 2--2- 1; m , то по логнке плоха 4 веет-гэдгваетс  номер прове р емого нромежуточного комм; грагора , 2г--2.-- ИЗ г;утем сдвига регистра до 1е-х пор,, пока регис.ф не будет содер жать чесло та ., соответствующее адресу KpoMemyTo ioro -{ют- мутатсра ... m Ее ,Ш1 к 3 этом коммутатор , 2 ... . jji К-; иьлееу ;.;Bo6o.o.Hoio временного ка нала, то пойск л.ин1зи прекраилзатс  а або .« нев.т по.гаучае-т сггг-нак Зан тс.., В случае ва зобнб;1Пех1:-;1.5 работь5 после освсбождени  пиliKS: бйож 4 йг. соса-ветству ощий жод. регистр информацию в виде адреса фомежуточного коммутатора 2--2то 5 адреса входного коммутатора 1-1-1, , адреса выходного коммутатора 1-3 I, ft с указанием цепи 1 или 2, поера освобождаемых линий временных кана ов„ Освобождение линии после стирани  коов управл ющих запоминающих устройств аключаетс  в том, что в двоичных элеменах блока 4 осущес-т-вл етс  стирание пам ти зан тости, причем .цвоичнью элементы управл ющих и запоминающих устройств освоО )кдаю. без вмешатчгльства блока 3 по - гических операций решени  и угфавлени . р е т е н и   о р м у л а Устройство временной ступенчатой коы му-гации,, содер: гаш.ее две депл коммугацин, кажда  из когорых из последовательно соединенных входной промежуточной и выходной сгупеией, причем выходна  ступень сосгоит из р входных коммутаторов с TL вход ш ,ими лини ми и in выходами; промежуточна  ступень-из ci щ)омежуточных коммутаторов с 2р входами и выходами; выходна  ступень-из О. выходных коммутаторов с Я1 входами и п выходньт1и лини ми, кроме TorOj каждый входной коммутатор дополнительно соединен с промежуточными коммутаторами в-торой цегш коммутации а также блок лог.ических операций решени  и управлени  и пенаральный блок запоминани  зан тости; отличающеес  тем, что., с целью ускорени  процесса определени  свободного пути между одним входом и каким-либо выходом системы, цен тральный блок запоминани  зан тости подключен к обеим цеп м коммуташп и выполнен на 2 (р-пг) слов из 32 двоичных элементов; соответствующих выходным лини х; входных коммутаторов, и на 2(4 -т.) слов из 32 элементов, соответствую щих выходньп, лини м промежуточных ком- мутаторов три этом бг;ок логичес:ккх oneра1шй решени  и управлени  содержит ре -гистр а.дресации выходньт коммутаторов с двоичной  чейкой дл  обозначени  цеш; ком- муташ-ш, которой принадлежит вык.одной коммутатор , причем двоична   чейка соедипе на с входом одного из дополнительных рр- г-истроп, соединенного с регистром адреса входных и выходных коммутаторов центрального блока запоминани  зан тости и с регистром дл  обозначени  цешг коммутаци, к которой принадлежит проме)-уточный ыутатор, соединенный с регнсгром адреса
щ)омежуточного коммутаа-ора центрального блока запоминани  зан тости, щ)и этом между центральным блоком запоминани  зан тости и блоком логических операций решени  управлени  включены последовательно цепь выбора временного канала и регистр дл  обозна« ченн  входной или выходной линии 11ромежу точной ступени, а при соответствии каждого
слова центрального блока запоминани  заJ .
н тости одной схеме совпадени  с несколь
кими входами, все схемы совпадени  содержат по п ть входов, при этом каждый из
входов соединен с регистром адреса цен - трального блока запоминани  зан тости,
щзичем первый вход соединен с выхсйом двоичной  чейки шш обоэначе-щш цепи коммутациИа к которой гфшшднежат гфомежу -точный коммутатору второй вход соединен с выходом двоично дес тичного дешифратора S соединенного с регистром адреса промежуточных коммутаторов третий вход соединен с выходом двоично-дес тичного деши(| атора5 соединенного с регистром адрэсй вжодных или выходных коммутаторов четвертый вхо  соединен с выходом регистра ал  обоана-ченйг вход щей линии ил к выход щей л ннв п тый вход соединен с выходом регистра дл  ойозначени  цепи коммутадан, к которой прЕнад-лежит входной или выходкой коммутатор,.
SU1618350A 1970-02-10 1971-02-10 Устройство временной ступенчатой коммутации SU522835A3 (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR7004661A FR2079703A6 (ru) 1970-02-10 1970-02-10

Publications (1)

Publication Number Publication Date
SU522835A3 true SU522835A3 (ru) 1976-07-25

Family

ID=9050371

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1618350A SU522835A3 (ru) 1970-02-10 1971-02-10 Устройство временной ступенчатой коммутации

Country Status (14)

Country Link
US (1) US3727006A (ru)
JP (1) JPS53149703A (ru)
BE (1) BE762219R (ru)
CA (1) CA934043A (ru)
CH (1) CH567853A5 (ru)
DE (1) DE2104830A1 (ru)
ES (1) ES388140A1 (ru)
FR (1) FR2079703A6 (ru)
GB (1) GB1325077A (ru)
HU (1) HU164343B (ru)
IT (1) IT996516B (ru)
NL (1) NL178834C (ru)
SE (1) SE374634B (ru)
SU (1) SU522835A3 (ru)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU482164B2 (en) * 1972-11-13 1975-05-15 Lm ERICSSON PTY. LTD TIME DIVISION MULTIPLEXED Specification DIGITAL SWITCHING APPARATUS V
US3920916A (en) * 1973-09-27 1975-11-18 Stromberg Carlson Corp Digital switching network
US4023141A (en) * 1976-06-01 1977-05-10 Bell Telephone Laboratories, Incorporated Efficient one-sided rearrangeable multistage switching network
US4038638A (en) * 1976-06-01 1977-07-26 Bell Telephone Laboratories, Incorporated Efficient rearrangeable multistage switching networks
US4173713A (en) * 1977-02-07 1979-11-06 International Telephone & Telegraph Corporation Continuously expandable switching network
US5230079A (en) * 1986-09-18 1993-07-20 Digital Equipment Corporation Massively parallel array processing system with processors selectively accessing memory module locations using address in microword or in address register
US4985832A (en) * 1986-09-18 1991-01-15 Digital Equipment Corporation SIMD array processing system with routing networks having plurality of switching stages to transfer messages among processors
US5146606A (en) * 1986-09-18 1992-09-08 Digital Equipment Corporation Systems for interconnecting and configuring plurality of memory elements by control of mode signals
US6414953B1 (en) * 1996-12-23 2002-07-02 Tech Laboratories Incorporated Multi-protocol cross connect switch

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL272317A (ru) * 1960-12-08
NL284712A (ru) * 1961-11-24
US3458658A (en) * 1965-09-14 1969-07-29 New North Electric Co Nonblocking switching system with reduced number of contacts
US3586784A (en) * 1969-04-10 1971-06-22 Itt Cross-point-switching arrangement
US3617643A (en) * 1969-07-25 1971-11-02 Bell Telephone Labor Inc Time division switching system employing common transmission highways

Also Published As

Publication number Publication date
NL178834C (nl) 1986-05-16
ES388140A1 (es) 1973-05-01
GB1325077A (en) 1973-08-01
NL178834B (nl) 1985-12-16
US3727006A (en) 1973-04-10
CA934043A (en) 1973-09-18
JPS53149703A (en) 1978-12-27
IT996516B (it) 1975-12-10
BE762219R (fr) 1971-07-29
CH567853A5 (ru) 1975-10-15
DE2104830A1 (de) 1971-08-26
FR2079703A6 (ru) 1971-11-12
JPS5435882B2 (ru) 1979-11-06
HU164343B (ru) 1974-01-28
NL7101736A (ru) 1971-08-12
SE374634B (ru) 1975-03-10

Similar Documents

Publication Publication Date Title
SU522835A3 (ru) Устройство временной ступенчатой коммутации
DE59106450D1 (de) Verfahren zum Einrichten von virtuellen Verbindungen in nach einem asynchronen Transfermodus arbeitenden Vermittlungseinrichtungen.
GB1560844A (en) Switching networks
DE2655192C2 (de) Raummultiplex-Koppelfeld für eine Zeitmultiplex-Nachrichtenvermittlungsanlage
US3270324A (en) Means of address distribution
NO762535L (ru)
US3991276A (en) Time-space-time division switching network
US4198546A (en) Time division multiplex switching network
US3760103A (en) Bidirectional storage crosspoint matrices for mirror image time division switching systems
US3903509A (en) Method and system for storing and cyclically processing information provided from a large number of information transmission terminals
GB479852A (en) Improvements in or relating to automatic or semi-automatic telephone systems
US3740480A (en) Time division multiplex switching system utilizing all time division techniques
US3749844A (en) Stored program small exchange with registers and senders
GB2492249A (en) Solving control bits of butterfly networks in Turbo decoders
JPH0244200B2 (ru)
SU875628A2 (ru) Коммутирующее устройство
US1938381A (en) Telephone system
SU734653A1 (ru) Коммутатор процессоров
US3558829A (en) Crossbar telephone switching system with marker and processor stored program control
SU926782A1 (ru) Адресно-временное устройство коммутации
JP3177918B2 (ja) パケット交換機のルーチング装置
SU410392A1 (ru)
US1601053A (en) Telephone system
SU1012232A1 (ru) Многоуровневое устройство дл коммутации процессоров в многопроцессорной вычислительной системе
AT287797B (de) Schaltungsanordnung für Teilnehmerrufnummern-Umwerter in Fernmelde-, insbesondere Fernsprechvermittlungsanlagen