SU521660A1 - Делитель частоты с переменным коэффициентом делени - Google Patents

Делитель частоты с переменным коэффициентом делени

Info

Publication number
SU521660A1
SU521660A1 SU2125875A SU2125875A SU521660A1 SU 521660 A1 SU521660 A1 SU 521660A1 SU 2125875 A SU2125875 A SU 2125875A SU 2125875 A SU2125875 A SU 2125875A SU 521660 A1 SU521660 A1 SU 521660A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
output
input
counter
inputs
Prior art date
Application number
SU2125875A
Other languages
English (en)
Inventor
Валентин Валерьевич Синьков
Станислав Владимирович Федоров
Original Assignee
Предприятие П/Я А-1173
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1173 filed Critical Предприятие П/Я А-1173
Priority to SU2125875A priority Critical patent/SU521660A1/ru
Application granted granted Critical
Publication of SU521660A1 publication Critical patent/SU521660A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

(54) ДЕЛИТЕЛЬ ЧАСТОТЫ С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ

Claims (1)

  1. ДЕЛЕНИЯ дом блока сравнени  кодов, первые разр дные входы которого подключены к выходам второго задающего устройства, вторые разр дные входы - к выходам счетчика, ко входу детектора заполнени  н к источнику входного сигнала, а выход - через формирователь импульсов - к другим входам вентилей, причем второй и третий входы формировател  импульсов подключены к выходу детектора заполнени  и к источнику входного сигнала. На чертеже показана структурна  эпектрическа  схема предлагаемого делител  частоты . Устройство содержит счетчик 1, детектор заполнени  2, формирователь импульсов 3, вентили 4 и 5, блок установки чисел 6, задающие устройства 7 и 8, блок сравнени  кодов 9, триггеры 10 и 11, элемент И 12, источник 13 входного сигнала и дополнитель ный источник 14 входного сигнала. Устройство работает следующим образом. Входной сигнал через вентиль 4 (элемент И) поступает на вход счетчика 1, в который через блок установки чисел 6 бьшо предва- рительно записано число N , поступающее из задающего устройства. 7, Счетчик 1 осущест вл ет счет импульсов, и при этом на его выходах формируютс  переменные потенциалы . С приходом ( N - 1 )-го импульса на всех выходах счетчика 1 формируютс  высокие потенциалы, и детектор заполнени  2 вы дел ет импульс из проинвертированной входной последовательности, предществующий N му импульсу входной последовательности. Этот импульс запускает формирователь импульсов 3, на выходе которого в этот момент формируетс  высокий потенциал, закрывающий вентиль 4 и открывающий вентиль 5 Следующий N -ый входной импульс, проход щий через вентиль 5 на блок установки чисел 6, осуществл ет повторную запись числа N в счетчик 1 и своим задним фронтом возвращает формирователь импульсов 3 в исходное состо ние. После этого цикл делени  повтор етс . В режиме сдвига выходного импульса делител  на величину + Т на второй вход делител  в произвольный момент време ни между выходными импульсами поступает импульс сдвига. Этот импульс измен ет соето ние первого триггера 10, в результате чего открываетс  элемент И 12. При этом очередной импульс с выхода детектора заполнени  2, прощедщий через элемент И 12 измен ет состо ние второго триггера 11, соединенного своим выходом с управл ющим входом блока сравнени  кодов 9, который в этот момент открываетс . При совпадении кодов, поступающих на блок сравнени  кодов 9 по ее первым разр дным входам с выхода второго задающего устройства 8 и по вторым разр дным входам с выхода счетчика 1, на выходе блока сравнени  кодов 9 вьщел етс  импульс, предществующий одному из выходных импульсов делител  и совпадающий с импульсом проинвертированной входной последовательности . Этот импульс запускает формирователь импульсов 3, возвращает первый триггер 1О в исходное состо ние и своим задним фронтом возвращает в исходное состо ние второй триггер 11. После этого схема готова к приему команды на сдвиг. Таким образом использование первого и второго триггеров 10 и 11, а также элемента И 12 позвол ет осуществить временную прив зку (синхронизацию) импульса сдвига, поступающего в произвольный момент времени между выходными импульсами делител , к одному из выходных импульсов детектора заполнени , и, кроме того, получить временной сдвиг только в одном такте работы делител  (однотактный сдвиг). В режиме сдвига на величину + С, равную + КТ, с приходом команды сдвига закрываетс  второй вентиль 5, и N -ый импульс входной последовательности на выход делител  и на блок установки чисел 6 не проходит . Установка счетчика 1 в промежуточное исходное состо ние дл  продолжени  цикла делени  осуществл етс  задним фронтом импульса, проход щего через элемент И 12 на установочный вход счетчика 1. В этом промежуточном состо нии на выходах счетчика 1, соединенных со вторыми разр дными входами блока сравнени  кодов 9, присутствует код, соответствующий единице. С приходом следующего (N+1)-го импульса цикл делени  продолжаетс , и с по влением ( N +К-1 ) импульса срабатывает блок сравнени  кодов 9, на первые разр дные входы которого подано число К из второго задающего устройства 8. При этом на его выходе формируетс  импульс из проинвертированной входной последовател зности и предществун ший ( N +К)-му импульсу. По этому импульсу срабатывает формирователь импульсов 3, первым триггером 10 открываетс  второй вентиль 5, и (N +К)-ый импульс входной последовательности проходит на выход делител  частоты и на блок установки чисел 6. После этого начинаетс  очередной цикл делени  с коэффициентом, равным числу N , поступающему из первого задающего устройства 7. Дл  получени  режима сдвига на величину (- С ), равную величине (- К Т), размыкаютс  св зи между выходом первого три1 гера 10 и входом второго вентил  5, а также между выходом элемента И 12 и установочным входом счетчика 1, При этом дл  сдвига в одном из тактов выходного импульса на величину (-К Т), т.е. дл  вьщелени  ( jvi -К)-го входного импульса в счетчик 1 из первого задающего устройства 7 должно быть записано число (N-1), либо в счетчик 1 все врем  записываетс  число N , а на первые разр дные входы блока сравнени  кодов 9 из второго задающего устройства 8 подаетс  число (К+1). При выполнении этих условий, после прихода команды сдвига и прохождени  очередного N -го выходного импульса следующий цикл делени  заканчиваетс  после прохождени  ( N-K) входных импульсов . Действительно, с приходом (К-1)го импульса срабатывает блок сравнени  кодов 9, и на его выходе формируетс  импульс из проинвертированной входной последовательности , и предшествующий (М-К)-му импульсу . Этот импульс запускает формирователь импульсов 3, сигнал которого открывает второй вентиль 5 и ( N -К)-ый импуль входной последовательности проходит на выход делител  и на блок установки чисел 6. После этого начинаетс  следующий цикл делени  с коэффициентом, равным N Формула изобретени  Делитель частоты с переменным коэффициентом делени , содержащий формирователь импульсов, счетчик, выходы которого соеди нены с разр пными входами детектора запо нени , а входы череа блок установки чисел с первым задающим устройством, при этом входы счетчика и блока установки чисел соединены с выходами вентилей, одни из входов которых подключены к источнику входного сигнала, отличающийс  тем, что, с целью расширени  функциональных возможностей устройства, в него введены блок сравнени  кодов, второе задающее устройство, дополнительный источник входного сигнала, триггеры и элемент И, первый вход которого подключен к выходу первого триггера, один из входов которого соединен с дополнительным источником входного сигнала, и ко второму входу второго вентил , второй вход к выходу детектора заполнени , а выход к установочному входу счетчика и к одному из входов второго триггера, второй вход которого соединен с выходом блока сравнени  кодов и со входом первого триггера, а выход - с управл ющим входом блока сравнени  кодов, первые разр дные входы которого подключены к выходам второго задарщего устройства, вторые разр дные входы - к выходам счетчика,ко входу детектора заполнени  и к источнику входного сигнала, а выход через формирователь импульсов - к другим входам вентилей, причем второй и третий входы формировател  импульсов подключены к выходу детектора заполнени  и к источнику входного сигнала. Источники информации, прин тые во внимание при экспертизе изобретени ; 1. Авт. св. № 453803 кл. Н 03 К 23/00 от 1973 г. 2, Авт. св. СССР №311268 кл. G-06 F 7/52 от 1971 г. (прототип).
SU2125875A 1975-04-22 1975-04-22 Делитель частоты с переменным коэффициентом делени SU521660A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2125875A SU521660A1 (ru) 1975-04-22 1975-04-22 Делитель частоты с переменным коэффициентом делени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2125875A SU521660A1 (ru) 1975-04-22 1975-04-22 Делитель частоты с переменным коэффициентом делени

Publications (1)

Publication Number Publication Date
SU521660A1 true SU521660A1 (ru) 1976-07-15

Family

ID=20616732

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2125875A SU521660A1 (ru) 1975-04-22 1975-04-22 Делитель частоты с переменным коэффициентом делени

Country Status (1)

Country Link
SU (1) SU521660A1 (ru)

Similar Documents

Publication Publication Date Title
SU521660A1 (ru) Делитель частоты с переменным коэффициентом делени
US4030284A (en) Control device for an electronic wrist watch
SU758498A1 (ru) Формирователь длительности импульсов
SU894694A1 (ru) Формирователь тактовых импульсов
SU1338031A1 (ru) Устройство дл формировани импульсов
SU687407A1 (ru) Цифровой частотомер
SU1451655A2 (ru) Устройство дл задани соотношени скоростей
SU894844A1 (ru) Устройство дл формировани серии импульсов
SU1524167A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU583436A1 (ru) Устройство дл проверки схем сравнени
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU949786A1 (ru) Генератор последовательности импульсов
SU1123032A1 (ru) Числоимпульсный квадратор
SU660290A1 (ru) Устройство дл синхронихации импульсных последовательснотей
SU524320A1 (ru) Управл емый делитель частоты
SU1256172A1 (ru) Расширитель временных интервалов
SU684725A1 (ru) Управл емый генератор импульсов
SU1157549A1 (ru) Квадратор
SU598222A1 (ru) Устройство дл формировани последовательностей импульсов переменной длительности
SU1714802A1 (ru) Распределитель
SU443467A1 (ru) Многоканальный генератор импульсов
SU1277131A1 (ru) Устройство дл моделировани сетевых графов
SU1370643A2 (ru) Устройство дл коррекции шкалы времени
SU744944A1 (ru) Удлинитель импульсов
SU1008893A1 (ru) Генератор последовательностей импульсов