SU518771A1 - Блок приоритета - Google Patents

Блок приоритета

Info

Publication number
SU518771A1
SU518771A1 SU1835564A SU1835564A SU518771A1 SU 518771 A1 SU518771 A1 SU 518771A1 SU 1835564 A SU1835564 A SU 1835564A SU 1835564 A SU1835564 A SU 1835564A SU 518771 A1 SU518771 A1 SU 518771A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
logical
block
trigger
Prior art date
Application number
SU1835564A
Other languages
English (en)
Inventor
Олег Алексеевич Тельных
Михаил Прохорович Овсянников
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU1835564A priority Critical patent/SU518771A1/ru
Application granted granted Critical
Publication of SU518771A1 publication Critical patent/SU518771A1/ru

Links

Landscapes

  • Bus Control (AREA)

Description

(54) БЛОК ПРИОРИТЕТА
Изобретение относитс  к aвтo faтиke к вычислительной технике и может быть нспользовано, в частности, в устройствах дл  управлени  электрическими печатающи ми машинами. Известен блок приоритета, содержащий логические элементы И, выходы которых соединены с единичными входами триггеров, первые входы - с нулевыми выходами треггеров, второй вход одного из логических элементов И через инвер тор и элемент задержки соединен с источ ником питани . Целью изобретени   вл етс  повышение быстродействи  и надежности работы блока .-/ -: : . Достигаетс  это тем, что блок содержит логический элемент ИЛИ-НЕ, выход которого подключен к нулевым входам триггеров, первый вход - к третьему ду одного из логических -элементов И и второй вход - ко второму входу другого логического элемента И. На чертеже показана функциональна  схема блока приоритета. Блок приоритета содержит логические элементы И 1 и 2., выходы каждого из которых соединены с единичными входг - ми соответствующих им триггеров 3 |первь1е входы - с нулевыми выxoдa триггеров 4 и 3, соответственно, второй вход одного из логических элементов И 2 через инвертор 5 и элемент задержки 6 соединен с нсточником питани  7, а так-же блок приоритета содержит логический элемент ИЛИ-НЕ 8, выход которого подключен к нулевым входам; триггеров 4 и 3, а входы соединены: один - с третьим входом логического элемента И 2 и с первым входом блока, другой - с вторым входом логического элемента И 1 и с вторым входом блока. Блок приоритета работает следующим образом. При включении блока питани  любой из входных сигналов (например, готовности , из резервированных печатающих электрических машин - на рисунке не показано ) через .логический элемент ИЛИ-. НЕ 8 устанавливает триггеры 6 н 4 в исходное положение, а сигналы с их нулевых выходов поступают на первые JBXO ы логических-эпементов И 1 и 2. Ло1;ический элемент И 1 имеет приоритет: .т:)в1К;л ц ш,;входнрго сигнапа. Логический Элемент И 2-будет открыт ш только после йобТуплени  сигнала на второй вход через элемент задержки б и инвертор 5, а также входные сигналы блока приоритета поступают на второй и третий входы логических элементов И 1 и 2. Логический элемент И открыт и подает сигнал на единичный вход триггера 3, а логический элемент И 2 закрыт, поскольку на его второй вход сигнал проходиТ; с задержкой. Далее триггер 3 переключаетс , на его единичном выходе по вл етс  запускающий сигнал, а на его нулевом выходе пропадает . Соответственно исчезает сигнал на первом входе логического элемента И 2. Второй входной сигнал не переключает триггер 4.
При пропаданш входного сигнала на втором входе логического элемента И 1 и, соответственно, на единичном выходе триг гера 3, элемент ИЛИ-НЕ 8 устанавпива- ет триггер 3 в исходное положение.
На первом входе логического элемента И 2 по вл етс  разрешающий сигнал. Логический элемент .И 2 открываетс  и входной сигнал поступает на единичный вход триггера 4, который переключаетс  и с его единичного выхода поступает запускающий сигнал (например, на блок коммутации дл  включени  шин печатающей машины). Одновременно, при переключении
триггера 4 пропадает сигнал на первом входе логического элемента И 1, который будет закрыт даже если повторно по витс  сигнап на его входе при условии наличи  другого входного сигнала.
Таким образом, логический элемент / ИЛИ-НЕ и его св зи повышают быстродействие и надежность работы блока приоритета за счет того, что с приходом любо го из входных сигналов блок надежно вклк чает приоритетный канал, а при отказе 11риорнтетного канала блок автоматически переключаетс  на резервный канал. При работе любого из каналов другой канал заблокирован от случайного срабатывани .

Claims (1)

  1. Формула изобретени 
    Блок приоритета, содержащий логические элементы И , выходы которых соединены с единичными входами триггеров, первые входы - с нулевытли выходами триггеров , второй экод одного из логических элементов И через инвертор и элемент задержки соединен с источником питани , отличающийс  тем, что, с целы повышени  быстродействи  и надежности работы блока, он содержит логический элемент ИЛИ-НЕ, выход которого подключен к нулевым входам триггеров, первый вход- к третьему входу одного из логических элементов И, второй вход - к второму входу другого логического элемента И,
SU1835564A 1972-10-09 1972-10-09 Блок приоритета SU518771A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1835564A SU518771A1 (ru) 1972-10-09 1972-10-09 Блок приоритета

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1835564A SU518771A1 (ru) 1972-10-09 1972-10-09 Блок приоритета

Publications (1)

Publication Number Publication Date
SU518771A1 true SU518771A1 (ru) 1976-06-25

Family

ID=20529028

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1835564A SU518771A1 (ru) 1972-10-09 1972-10-09 Блок приоритета

Country Status (1)

Country Link
SU (1) SU518771A1 (ru)

Similar Documents

Publication Publication Date Title
SU518771A1 (ru) Блок приоритета
GB1436726A (en) Ladder static logic control system and method of making
ES411891A1 (es) Sistema para controlar la direccion a tomar por un vehiculodesplazable a lo largo de una trayectoria.
GB1426191A (en) Digital circuits
GB1285903A (en) A bistable circuit arrangement suitable to be triggered
US3946254A (en) No-bounce electronically controlled switch circuit
GB1464150A (en) Textile machine and yarn feeder therefor
SU425335A1 (ru) Устройство для устранения дребезга контактов переключателей
SU1059574A1 (ru) Двухвходовое устройство приоритета
GB1257246A (ru)
SU372696A1 (ru) ДВУХПОЗИЦИОННЫЙ ключ КОММУТАЦИИ ИМПУЛЬСНЫХ СИГНАЛОВ
SU612418A2 (ru) Двухтактный релейный реверсивный распределитель
GB1145763A (en) Electrical circuit
SU1370763A1 (ru) Коммутатор с контролем
SU362494A1 (ru) •сесоюзкая
SU756368A1 (ru) Устройство для управления электроприводом 1
SU490148A1 (ru) Устройство дл сигнализации аварийного отключени механизмов
US3793536A (en) Shifters for shift register
KR870000263Y1 (ko) 일방향성 리미트스위치 회로
SU454682A1 (ru) Устройство дл формировани сигналов
SU497574A1 (ru) Пневматическое обегающее устройство
SU402165A1 (ru) УСТРОЙСТВО дл ПООЧЕРЕДНОГО ВКЛЮЧЕНИЯ
SU422107A1 (ru)
SU463230A1 (ru) Многоканальный датчик одиночных импульсов
SU799088A1 (ru) Устройство дл регулировани токаТиРиСТОРНОгО иНВЕРТОРА НАпР жЕНи