SU515286A1 - Device for dividing pulse frequency - Google Patents

Device for dividing pulse frequency

Info

Publication number
SU515286A1
SU515286A1 SU2067217A SU2067217A SU515286A1 SU 515286 A1 SU515286 A1 SU 515286A1 SU 2067217 A SU2067217 A SU 2067217A SU 2067217 A SU2067217 A SU 2067217A SU 515286 A1 SU515286 A1 SU 515286A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulses
source
frequency divider
frame
pulse frequency
Prior art date
Application number
SU2067217A
Other languages
Russian (ru)
Inventor
Лев Семенович Гельбштейн
Александр Ильич Козлов
Алмаз Жамалиевич Курмаев
Павел Александрович Курячьев
Анатолий Михайлович Михайлов
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU2067217A priority Critical patent/SU515286A1/en
Application granted granted Critical
Publication of SU515286A1 publication Critical patent/SU515286A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

и инвертор 11. При этоN4 вход ключа 2 св  зан с источником 12 тактовых импульсов, источник 13 кадровых импульсов - со входами всех пороговых элементов 9, вторые входы которых соединены с источниками опорных напр жений 14, Выход делител  частоты Г св зан со входом ключа 3 и сдвигающим входом импульсного преобразовател  4. Устройство работает следующим образом . Период следовани  внешних кадровых импульсов источника 13 провер етс  с помощью импульсного преобразовател  на равенство периоду следовани  выходных им пульсов делител  частоты .1 (режим поиска ). Если это равенство выполн етс  дл  определенного числа следующих подр д вне них фазирующих (кадровых) импульсов, фазирующие импульсы считаютс  истинными, проверка прекращаетс  и устройство переходит в режим захвата. При этом делитель частоты 1 находитс  в сфазированном состо нии, т; е. выходные импульсьг делител  частоты совпадают по фазе с внешними фазирующими импульсами источника 13 В режиме захвата ложные фазирующие импульсы не вли ют на работу устройства. При наличии помех в канале кадровых фазирующих импульсов в общем случае полезный сигнал может как уменьщатьс  по амплитуде, так и увеличиватьс  относитель но номинального значени . Следовательно, на выходе формирующих пороговых элементов 9 может наблюдатьс  как пропадание, так и по вление ложных импульсов. Входные кадровые импульсы источника 13 поступают одновременно на входы всех пороговых устройств 9. Весь возможный диапазон амплитуд кадровых фазирующих и пульсов (от минимального до максимального значени ) разделен на /V уровней, чт соответствует общему количеству пороговы элементов, причем уровни опорных напр жений выбираютс  в соответствии с соотнощением 14i 142 ... 14 j - 14. При превьшении кадровыми импульсами источника 13 тока уровн  14j срабатывае пороговый элемент 9j и устанавливает триггер 7-, в 1 состо ние. При этом входные тактовые импульсы источника 12 поступают через ключ 2 на вход делител  частоты 1. Выходные импульсы делител  частоты 1 при совпадении во времени с кадровыми импульсами источника 13 осуществл ют сдвиг 1, ааписа1П1-ый первоначально в триггере 7д вправо. В случае отсутстви  на каком-либо такте кадрового импульса источника 13 выход ные импульсы делител  частоты 1 сдвигают .i на один такт влево, а в случае многократных пропаданий кадровых импульсов подр д - вплоть до полного сброса в О всех триггеров 7. Если кэдровые импульсы следуют без пропаданий, то черос) М -1 кадровых интервалов срабатывает триггер 7 V, -, запуска  триггер 8, последний открывает ключ 3, Li вь ходные импульсы делител  частоты 1 поступают на выход устройства . Состо ние 1 триггера 8 свидетельствует о переходе устройства в режим захвата . В случае превыщени  кадровыми импуль- сами источника 13 уровн  14„ (либо 14 и т. д. до 14 п ) допо.пнительно срабатывает пороговый элемент Э (9, ,9,, д). Поскольку последний пороговый элемент 9 при этом не срабатывает, то на управл ющих входах элементов И 10 будет разрешающий потенциал и дополнительно установитс  в 1 триггер 72. Теперь дл  достижени  режима захвата понадобитс  уже Kj -2 (либо меньще в зависимости от количества сработавших пороговых элементов и триггеров импульсного преобразовател ) кадровых интервалов, т. е„ врем  поиска уменьшитс . Таким образом, при превыщении кадро- вым импульсом уровн  14.j, который соответствует номинальному значению амплитуды при отсутствии помех, одновременно срабатывают все триггеры 7 и 8 импульсного преобразовател  4. Первый же выходной импульс делител  частоты 1 поступит на выход, т. е. устройство в этом случае переходит в режим захвата, мину  режим поиска. При превышении кадровыми импульсами источника 13 на определенную величину уровн  14kj , что также возможно в случае воздействи  помех, срабатывает пороговое устройство 9ц , запира  через инвертор 11 все элементы И 10. При этом. как и в nepBONf случае, в режиме поиска будет осуществл тьс  проверка по полному циклу работы импульсного преобразовател  (по М -1 кадровым импульсам). В реальном случае всегда можно подобрать уровни ( такими, чтобы обеспечить минимальное врем  вхождени  в синхронизм при заданной веро тности ложной синхронизации. Предлагаемое устройство приобретает адаптивные свойства, т. е. врем  вхождени  в синхронизм определ етс  текущим соотнощением сигнал/щум на входе устройства и может быть установлено близким к оптимальному.and inverter 11. When this N4 key 2 input is connected to a source of 12 clock pulses, the source of 13 frame pulses is to the inputs of all threshold elements 9, the second inputs of which are connected to sources of reference voltages 14, the output of frequency divider G is connected to the key 3 input and the shift input of the pulse converter 4. The device operates as follows. The period of the external frame pulses of the source 13 is checked with a pulse converter for equality to the period of the output pulses of the frequency divider .1 (search mode). If this equality is fulfilled for a certain number of next phrasing (frame) pulses outside of them, the phasing pulses are considered true, the test is terminated, and the device switches to capture mode. In this case, frequency divider 1 is in the phased state, t; E. The output divider of the frequency divider coincides in phase with the external source pulses of the source. In the capture mode, false phase pulses do not affect the operation of the device. In the presence of interference in the channel of personnel phasing pulses, in general, the useful signal can both decrease in amplitude and increase relative to the nominal value. Consequently, at the output of the forming threshold elements 9, both the disappearance and the appearance of false pulses can be observed. The input frame pulses of source 13 are fed simultaneously to the inputs of all threshold devices 9. The entire possible range of amplitudes of personnel phasing and pulses (from the minimum to the maximum value) is divided into / V levels, which corresponds to the total number of threshold elements, and the levels of the reference voltages are selected in accordance with with the ratio 14i 142 ... 14 j - 14. When the source 13 of the current 13 transcends the level 14j by personnel pulses, the threshold element 9j is triggered and sets the trigger 7-, to 1 state. At the same time, the input clock of source 12 comes through key 2 to the input of frequency divider 1. The output pulses of frequency divider 1, when coinciding in time with the frame pulses of source 13, shift 1, and record 1H1 is first in trigger 7d to the right. In the case of the absence of a source 13 personnel clock, the output pulses of frequency divider 1 shift .i one clock cycle to the left, and in the case of repeated disappearances of frame pulses, it will go up to a complete reset to O of all triggers 7. If cadar pulses follow without interruptions, then cheros) M –1 frame intervals, trigger 7 V, - is triggered, trigger 8 is triggered, the latter opens key 3, Li the initial pulses of frequency divider 1 are output to the device. State 1 of trigger 8 indicates that the device has entered the capture mode. If the source pulses of level 13 exceed the level 14 "(or 14, etc., up to 14 n), then the threshold element E (9,, 9, e) is additionally triggered. Since the last threshold element 9 does not work in this case, the control inputs of the And 10 elements will have a resolving potential and will additionally be set to 1 flip-flop 72. Now, to achieve the capture mode, Kj -2 will be needed (or less, depending on the number of triggered threshold elements and triggers of the pulse converter of frame intervals, i.e., the search time is reduced. Thus, when the frame pulse exceeds the level 14.j, which corresponds to the nominal amplitude value in the absence of interference, all the triggers 7 and 8 of the pulse converter 4 operate simultaneously. The first output pulse of the frequency divider 1 will go to the output, i.e. in this case, it goes into capture mode, mine search mode. When the source pulses 13 are exceeded by a certain level of 14kj, which is also possible in the event of interference, the threshold device 9c is activated, locking all And 10 elements through the inverter 11. At the same time. as in the nepBONf case, in the search mode, a check will be performed on the full cycle of the pulse converter (by M -1 frame pulses). In the real case, one can always choose levels (such as to ensure the minimum time for synchronization at a given probability of false synchronization. The proposed device acquires adaptive properties, i.e., the time for synchronization is determined by the current signal-to-noise ratio at the device input be set close to optimal.

SU2067217A 1974-10-19 1974-10-19 Device for dividing pulse frequency SU515286A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2067217A SU515286A1 (en) 1974-10-19 1974-10-19 Device for dividing pulse frequency

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2067217A SU515286A1 (en) 1974-10-19 1974-10-19 Device for dividing pulse frequency

Publications (1)

Publication Number Publication Date
SU515286A1 true SU515286A1 (en) 1976-05-25

Family

ID=20598314

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2067217A SU515286A1 (en) 1974-10-19 1974-10-19 Device for dividing pulse frequency

Country Status (1)

Country Link
SU (1) SU515286A1 (en)

Similar Documents

Publication Publication Date Title
SU1003773A3 (en) Device for receiving and encoding signals for identification of objects
US4381446A (en) Photoelectric switch
SU515286A1 (en) Device for dividing pulse frequency
SU713548A3 (en) Protecting device for multifrequency detector from faulty operation
SU674622A2 (en) Switching unit
RU2134909C1 (en) Contactless live equipment warning device
SU508896A1 (en) Pulse Phase Detector
US4041248A (en) Tone detection synchronizer
SU869012A1 (en) Amplitude discriminator
SU809483A1 (en) Phase comparator
SU698158A1 (en) Device for automatic selection of the rate of reception of facsimile apparatus
SU777882A1 (en) Phase correcting device
SU803111A1 (en) Frequency-modulated signal quality detector
SU1188912A1 (en) Device for searching selective call
SU1462497A1 (en) Receiving apparatus for system of circular remote control via electric mains
SU884105A1 (en) Time interval converter
SU1003327A1 (en) Pulse duration discriminator
SU1385120A2 (en) Reversed time signal driver
SU580656A1 (en) Device for interlocking telegraphic receiver output in the presence of noise in communication channel
SU1707734A1 (en) Multiplier of sequence frequency of pulses
SU1334378A1 (en) Device for searching noise-like signals
RU1810992C (en) Pulse discriminator
SU508917A1 (en) Time-amplitude converter
SU1403359A2 (en) Selector of pulses by duration
SU502515A2 (en) Device for synchronizing pseudo-noise signals