SU507959A1 - Устройство дл формировани видеоимпульсов - Google Patents
Устройство дл формировани видеоимпульсовInfo
- Publication number
- SU507959A1 SU507959A1 SU2046376A SU2046376A SU507959A1 SU 507959 A1 SU507959 A1 SU 507959A1 SU 2046376 A SU2046376 A SU 2046376A SU 2046376 A SU2046376 A SU 2046376A SU 507959 A1 SU507959 A1 SU 507959A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- circuit
- output
- switch
- pulses
- Prior art date
Links
Landscapes
- Radar Systems Or Details Thereof (AREA)
Description
1
- Изобретение относитс к импульсной технике и может использоватьс в качестве имитатора подвижных цепей дл импульсных радиолокационных станций.
Известное устройство дл формировани видеоимпульсов, содержащее генератор импульсов и схему ИЛИ, решает задачу формировани видеоимпульсов, огибающа которых имеет пр моугольную форму.
Однако период повторени .следовани импульсов не измен етс .
Цель изобретени - изменение периода повторени следовани импульсов.
Дл этого в предлагаемое устройство . Ьведены коммутатор, схема И, схема НЕ, триггер, два делител с управл емым коэффициентом делени , счетный триггер, преобразователь временной интервал-амплитуда , лини задержки, при этом один из выходов генератора подключен к коммутатору непосредственно , а другой - через последовательно соединённые схему И, к второму входу которой подключен триггер, и пер-гвый делитель с управл емым коэффициентом .делени , сигнал с которого подан на вход
тртиггера, к второму входу которого подключен генератор, а меншу одним из выходо коммутатора и входами схемы ИЛИ включен блок схем И, вторые входы которого подключены к линии задержки, вход которой через схему НЕ подключен к коммутатору, п этом к второму входу первого делител С управл емым коэффициентом делени , а также к одному из входов коммутатора и второго делител с управл емым коэффициентом делени подключён счётный триггер, на вход которого подан сигнал с блока схем И, при этом второй делитель импульсов с управл емым коэффициентом делени , подключён к коммутатору, а выход схемы ИЛИ подключён одновременно к коммутатору и преобразователга временной интервал - амплитуда
На чертеже приведена функциональна схема предлагаемого устройства дл формировани видеоимпульсов.
Claims (2)
- Устройство содержит делители 1, 2 с управл емыми коэффициентами делени , управл ющие входы которых соединены с выходом счётного триггера 3 и с первым .входом управлени коммутатора 4. Сигналь- Hbfe входы делителей 1 и 2 соединены соответственно с выходом запускающих импульсов коммутатора 4 и с выходом схем И 5. При этом импульсный вход схемы И соединён с выходом опорных импульсов ге нератора 6, а потенциальный вход - с выходом триггера 7. Выход делител 2 сог единен с входом опорных импульсов ком мутатора 4 и с первым входом триггера 7j второй вход которого подключен к выходу запускающих импульсов генератора 6 и к входу запускающих импульсов коммутатор 4. .Выход депителд 1 Соединён со вторым входом управлени коммутатора 4, а выход опорных импульсов коммутатор т 4 через схему НЕ 8 подключен к входу линии задер жки 9, отводы которой соединены соответственно с первыми входами блока схем И 10, чиспо схем -И в котором определ етс заданным коппичеством видеоимпульсов в пачке. Переключаемые выходы опорных им- пульсов коммутатора 4 соединены соответственно со вторыми входами блока 1о схбй И , выходы которых через элемент ИЛИ 11 подключены к входу команд переключени коммутатора 4 и к входу преобразовател 12 временной интервал-амплитуда. Выход первой схемы И блока 10 соединен с вхо- дом счетного триггера 3. Выход преобразо вател 12 временной-интервал-амплитуда вл етс выходом устройства. Устройство работает следующим образом В исходном состо нии триггер 7 выдаёт , запрет на схему И 5; в делител х 1 и2 установлены коэффициенты делени , определ ющие соответственно начальный период повторени пачек и начальное временное положение видеоимпульсов первой пачки от- носительно запускающих импульсов, а коммутатор 4 обеспечивает св зь входов-первой схемы И блока 2 О к схемы НЕ 8 с выходрм делител 2, ; Генератор 6 вырабатывает опорные и запускающие Д1мпульсы с кратными частотами повторени , причём частота повторени опорных импульсов значительно выше частоты запускающих. Первый запускающий импульс переключает триггер 7., который выдаёт разрешени на схему И 5. В этом случае опорные импульсы с выхода схемы И 5 поступают на сигнальный вход делител .. 2. Последний выдел ет М- ый опорный импульс, которы поступит на вход триггера 7 и через коммутатор4 - на вход первой схемы И блока Юн схему НЕ 8. При этом триггер 7 переключаетс ивыдаёт запрет на схему И 5, с выхода которой прекращаетс выД4Йча опорных импульсов на делитель 2. Импульс с выхода схемы НЕ 8 через линию задержки 9 поступает на соответсгвующце входы блока 1О схем И. Так как незадержанный опорный импульс пос- тупает только на первую схему И блока . -«-14 - - 1О , подключенную к первому отводу линии 9 задержки, совпадение произойдет только на эт(Й1 схеме И. Выделенный этой схемой И блока 1О через схему ИЛИ 11 поступает на вход преобразовател 12 времеш.ой интервал-амплитуда и на вход команд переключени коммутатора 4. Кроме того, этот импульс подаетс на вход счетного триггера 3, который осуществл ет деление на два и тем самым выделение только четных импульсов. По сигналу, поступающему на вход команд переключени Коммутатора 4 с выхода схемы ИЛИ 11, коммутатор 4 отключает вход первой схемы И блока 1О от выхода делител 2 и подключает к вход второй схемы И блока Ю. При поступлении с генератора 6 второ го запускающего импульса триггер 7 снова вьщает сигнал разрешени на схему И 5, с выхода которой опорные импульсы поступ т на вход делител
- 2. Пост едний оп ть выдел ет импульс, который, как и предыдущий, переключает триггер 7 и через коммутатор 4 поступает на вход схемы НЕ 8 и на вход второй схемы И блока 1О, св занного со вторым отводом линии задержки 9. В результате воздействи задержанного и незадержанного импульсов на входы второй схемы И блока 10 на ее выходе образуетс импульс, длительность которого соответствует Величине задержки опорного импульса, снимаемого со второго отвода. Импульс с выхода схемы ИЛИ 11 аналогично предыдущему поступает на вход команд переклю- чени коммутатора 4 и вход.преобразова-i тел 12 временной интервал-акплитуда.. Описанный процесс повтор етс до момента срабатывани последней схемы И блока 1О, подключенной к последнему отводу лиНИИ задержки 9. После этого процесс коммутации переключаемых выходов коммутатора 4 осуществл етс в обратном направлении до повторного срабатывани первой схемы И блока 1О, Така последовательность коммутации схем И блока 1О,. позвол ет сформировать пачку видеоимпульсов, с имметричную относительно среднего.видеоимпульса . При очередлом срабатывании первойсхе- мы И блока 1О на вход счетного триггера 3 выдаетс второй импульс, который в качестве сигнала окончан1ш формировани пачки поступает у а управл ющие входы делителей 1, 2 и на первый вход управле- ЛИЯ коммутатором 4. 5 Зери видеоимпульсов, образующих пач-снова ку, поступающа на вход преобразовател 12 временной интервал-амплитуда, имеет нормированную амплитуду и модулирована по дг йтельности. Первый и последний видео- импульсы пачки имеют минимальную длитель ность, а центральный максимальную. В преобразователе 12 временной интервал-амплитуда длительность импульсов преобразуетс в амплитуду и таким образом формируетс Пачка видеоимпульсов, огибающа которой повтор ет заданную зависимость амплитуды импульсов от длительности. По сигналу окончани формировани пачки , поступающему на управл ющие входы де лителей 1 и 2, происходит изменение их коэффициентов. В этом случае фиксируетс момент по влени очередной пачки и устанавливаетс новое временное положенрге видеоимпульсов в ней относительно запускающих импульсов. Коммутатор 4 по сигналу окончани форЧмиррвши пачки отключает входы первой схемы И блока 1О и схемы НЕ 8 от выхода делител 2,-.исключа тем самым возможность формировани новой пачки до поступ;лени соответствующей команд) и, кроме iTOro, подключает сигнальный вход делител il к выходу-запускающих-импульсов генрратора 6. j Делитель 1 выдел ет из поступивших на него запускающих импульсов сигнал, соответствующий установленному в делителе . коэффициенту делени , и в качестве команды начала формировани новой пачки выдает его на второй вход управлени коммутатора 4. По этому сигналу коммутатор 4 отключает сигнальный вход делител 1 от выхода запускающих импульсов генератора 6, а входы первой схемы И блока Ю и схемы НЕ 8 507959 6 подключает к выходу делител 2, Устройсгво дл формирован Ш видеонмиуль- сов, таким образом, гтодготовленг к формированшо очередной пачки вид. оимпульсов. Пос ле формировани каждой новой пачкп описанчный-процесс повтору етс . Формула изобретени Устройство дл формировани Б1шеонмгг ль jcQg, содержащее геггератор имщльсов ц схему ИЛИ, отличающеес тем, что, с целью 1й.енени периода повторен ш следовани импульсов, в него введены комментатор, схо- ма И, схема НЕ, триггер, два делитеп с .управл емым коэф }лщпентом делени , счо.сный триггер, преобр0зователь времеппок интервал-амплитуда, лини задержки, при |этом один из выходов генератора подкл)оj чен к коммутатору непосредстБелно,, дру °й - через последовательно соединон1|Ыо схему И, к второму входу которой подклк,-, ® триггер, и первый делитель с управл п™ мым коэффициентом делени , сигнал с котопого подан на вход триггера, к второму вхолу «которого подключен генератор, а ,тожлу o,r;;(if. ( из выходов коммутатора и входам is схемы I ;, включен блок схем И, вторые входы |подключелы к пинии задержки, вход которсп (через схему НЕ подключен к комл утагору. ; при этом к второму входу первого дегагте| п с управл емым коэффициентом делет15№, а также к одному из входов коммутатора м второго делител с управл емым коэф(|и... том деленш подключен счётный триггер, ,чп . вход которого подан сиг.нал с блока схем li., при этом второй делитель импульсов с управ™ : п емым коэффициентом деленгш лодключе - .к коммутатору, а выход схемы ИЛИ подклгдчегт | одновременно к коммутатору и преобразова;телю временной интервал-амплитуда.К4inР
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2046376A SU507959A1 (ru) | 1974-06-07 | 1974-06-07 | Устройство дл формировани видеоимпульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2046376A SU507959A1 (ru) | 1974-06-07 | 1974-06-07 | Устройство дл формировани видеоимпульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU507959A1 true SU507959A1 (ru) | 1976-03-25 |
Family
ID=20591787
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2046376A SU507959A1 (ru) | 1974-06-07 | 1974-06-07 | Устройство дл формировани видеоимпульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU507959A1 (ru) |
-
1974
- 1974-06-07 SU SU2046376A patent/SU507959A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU507959A1 (ru) | Устройство дл формировани видеоимпульсов | |
US3092691A (en) | Electronic pulse correction circuit | |
US3840815A (en) | Programmable pulse width generator | |
JPS561645A (en) | Remote control system for optical repeater | |
US3073903A (en) | Electric pulse modulating and demodulating circuits | |
US3412208A (en) | Device for charging a capacitor | |
US3588366A (en) | Signaling circuitry for time-sharing telecommunication system | |
SU1265976A1 (ru) | Однопороговый формирователь импульсов начала и конца мерного интервала | |
SU1150738A1 (ru) | Формирователь пачек импульсов | |
SU667901A1 (ru) | Устройство синхронизации стробоскопического осциллографа | |
US2967910A (en) | Pulse transmitter | |
SU1208598A1 (ru) | Генератор импульсов | |
SU604167A1 (ru) | Устройство дл разделени асинхронных каналов | |
SU577622A1 (ru) | Балансный диодный преобразователь | |
SU1078602A1 (ru) | Устройство дл выделени заданного по счету импульса | |
SU780230A1 (ru) | Устройство автовыбора радиоканалов | |
SU1193788A1 (ru) | Устройство синхронизации сигналов тактовой последовательности | |
SU1363427A2 (ru) | Устройство формировани двух последовательностей радиоимпульсов с заданным фазовым сдвигом между заполнени ми радиоимпульсов | |
SU410566A1 (ru) | ||
SU911711A1 (ru) | Преобразователь пачки импульсов в пр моугольный импульс | |
RU1813230C (ru) | Преобразователь последовательности импульсов | |
SU1515385A1 (ru) | Устройство дл формировани частотно-манипулированного сигнала без разрыва фазы | |
SU1764155A1 (ru) | Устройство дл выделени синхронизированной пачки импульсов | |
SU811204A1 (ru) | Временное программное устройство | |
SU780201A1 (ru) | Преобразователь числа импульсов |