SU498625A1 - Integrator - Google Patents

Integrator

Info

Publication number
SU498625A1
SU498625A1 SU2045441A SU2045441A SU498625A1 SU 498625 A1 SU498625 A1 SU 498625A1 SU 2045441 A SU2045441 A SU 2045441A SU 2045441 A SU2045441 A SU 2045441A SU 498625 A1 SU498625 A1 SU 498625A1
Authority
SU
USSR - Soviet Union
Prior art keywords
amplifier
output
integrator
time interval
mode
Prior art date
Application number
SU2045441A
Other languages
Russian (ru)
Inventor
Юрий Васильевич Каштанов
Original Assignee
Ленинградское Конструкторское Бюро Электроавтоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградское Конструкторское Бюро Электроавтоматики filed Critical Ленинградское Конструкторское Бюро Электроавтоматики
Priority to SU2045441A priority Critical patent/SU498625A1/en
Application granted granted Critical
Publication of SU498625A1 publication Critical patent/SU498625A1/en

Links

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Description

(54) ИНТЕГРАТОР(54) INTEGRATOR

В момент /3 с прекращением действи  интервала времен:И усилитель / в.новь переходит в режим интегрировани  от уровн  выходного сигнала, который осталс  в нем после коррекции .At the moment / 3 with the termination of the time interval: And the amplifier / in. Again switches to the integration mode from the level of the output signal that remains in it after correction.

В момент /4 унравл ющий интервал времени тз (фиг. 2, д} замыкает ключ 5, включа  в цепь отр ицательной обратной св зи интегрирующего устройства усилител  J блок сравнени  3 (режим записи). Так как другой вход блока сравнени  3 соедилен с выходом усилител  2, сигнал рассогласовани  с выходом блока сравнени  3 (фиг. 2, е) воздействует так .им образом, что а выходе усилител  J устал ,авливаетс  напр жение, равное выходному напр жению усилител  2.At time / 4, the control time interval TZ (Fig. 2, e) closes key 5, including the comparison unit 3 (recording mode) in the negative feedback circuit of the integrator of amplifier J. Since the other input of the comparison unit 3 is connected to the output the amplifier 2, the error signal with the output of the comparison unit 3 (Fig. 2, e) acts in such a way that the output of the amplifier J is tired, the voltage is equal to the output voltage of the amplifier 2.

В момент /5 после прекращени  действи  интервала управл ющего интервала времени Тз усилитель У переходит в режим интегрировали .At the moment / 5 after the termination of the interval of the control time interval Tz, the amplifier Y goes into integrated mode.

В момент ts, который соответствует окончанию управл ющего иитервала временен ть переключатель 4 возвращаетс  в исходное положение , подключа  выход .интегратора к выходу усилител  /.At the time ts, which corresponds to the end of the control and time interval, the switch 4 returns to its initial position, connecting the output of the integrator to the output of the amplifier /.

Алалогич:но осуществл етс  коррекци  масштабной посто :нной усилител  2.Alalogich: but the correction of the scale constant amplifier 2 is carried out.

В момент /7 управл ющим интервалом времени Т4 (фнг. 2,е) усилитель 2 переводитс  вAt time / 7, the control time interval T4 (Fng. 2, e), amplifier 2 is translated into

режим коррекции, который продолжаетс  доcorrection mode that continues to

момента 4.moment 4.

В момент tg управл ющий интервал времени Тз (фиг. 2, ж) замыкает ключ 6, перевод  усилитель 2 в режим записи выходного напр жени  усилител  /. Работа блока сравнени  3 в этом режиме соответствует диаграммеAt the moment tg, the control time interval Tz (Fig. 2, g) closes the switch 6, switching the amplifier 2 to the recording mode of the output voltage of the amplifier /. The operation of the comparison unit 3 in this mode corresponds to the diagram

фиг. 2, м.FIG. 2 m

В момент /10 заканчиваетс  режим записи, и усилитель 2 лереходит в режи-м интегрировани .At time / 10, the recording mode ends, and amplifier 2 proceeds in the integration mode.

В момент,/, выход интегратора вновь подключаетс  к выходу усилител  2, и описанный выще цикл работы повтор етс .At the instant of, /, the integrator output is reconnected to the output of amplifier 2, and the operation cycle described above is repeated.

Формула и 3 о -б Р е т е Н и  Formula and 3 o-b Rete N and

Интегр1атор, содержащий интегрирующие усилители, первые входы которых соединены с источником входного сигнала, а выходы через переключатель, управл ющий вход которого соединен с выходом датчика временных интервалов , подключены к выходу интегратора, и ключи, унравл ющие входы которых подключены к датчику временных интервалов, отличающийс  тем, что, с целью повыще.ни  точности, 1В него введен блок сравнени , входы которого подключены к выходам интегрируюН1ИХ уаидителей, а выходы через ключи -- ко BTopbiM входам интегри, усилителей.An integrator comprising integrating amplifiers, the first inputs of which are connected to the input source, and the outputs through a switch whose control input is connected to the output of the time slot sensor are connected to the integrator output, and the keys whose counter inputs are connected to the time slot sensor that differs By the fact that, in order to increase accuracy, a comparison block was entered into it, the inputs of which are connected to the outputs of the integrated WAIDs, and the outputs through the keys - to the BTopbiM inputs of the integrated amplifiers.

t,t2t, t2

t-S ц tt-s c t

ij 4 tf tf tij 4 tf tf t

тгитtgit

SU2045441A 1974-07-19 1974-07-19 Integrator SU498625A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2045441A SU498625A1 (en) 1974-07-19 1974-07-19 Integrator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2045441A SU498625A1 (en) 1974-07-19 1974-07-19 Integrator

Publications (1)

Publication Number Publication Date
SU498625A1 true SU498625A1 (en) 1976-01-05

Family

ID=20591449

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2045441A SU498625A1 (en) 1974-07-19 1974-07-19 Integrator

Country Status (1)

Country Link
SU (1) SU498625A1 (en)

Similar Documents

Publication Publication Date Title
SU498625A1 (en) Integrator
SU564658A1 (en) Analogue memory
SU447725A1 (en) Device for modeling a hybrid computing system
SU590830A1 (en) Analogue storage
SU758177A1 (en) Device for computing relative difference of two dc voltages
SU728135A1 (en) Integrator
SU849244A1 (en) Analogue solving unit
SU736132A1 (en) Logarithmic analogue-digital converter
SU389515A1 (en) INTEGRATOR
RU1783471C (en) Controller
SU436362A1 (en) DEVICE FOR MULTIPLICATION AND STRESS VOLUME
SU378920A1 (en) ANGLE CONVERTER — CODE
SU508752A1 (en) High Speed Phase Shift to Constant Voltage
SU417731A1 (en)
SU612261A1 (en) Analogue-digital logarithmic converter
SU493916A1 (en) Functional frequency converter to code
SU482815A1 (en) Analog storage device
SU477365A1 (en) Digital Deviation Resistance Meter
SU458097A1 (en) Analog-digital constant voltage deviation sensor
SU608178A1 (en) Function converter
SU951297A1 (en) Device for determination of two number difference
SU807326A1 (en) Analogue integrator
SU377795A1 (en) DEVICE OF ADJUSTABLE LATE
SU463985A1 (en) Function Integration Device
SU811158A1 (en) Digital instanteneous value phase meter