SU496556A1 - Частотно-импульсное множительноделительное устройство - Google Patents

Частотно-импульсное множительноделительное устройство

Info

Publication number
SU496556A1
SU496556A1 SU1988853A SU1988853A SU496556A1 SU 496556 A1 SU496556 A1 SU 496556A1 SU 1988853 A SU1988853 A SU 1988853A SU 1988853 A SU1988853 A SU 1988853A SU 496556 A1 SU496556 A1 SU 496556A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
frequency
output
pulse
counter
Prior art date
Application number
SU1988853A
Other languages
English (en)
Inventor
Борис Викторович Чистяков
Original Assignee
Предприятие П/Я А-1923
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1923 filed Critical Предприятие П/Я А-1923
Priority to SU1988853A priority Critical patent/SU496556A1/ru
Application granted granted Critical
Publication of SU496556A1 publication Critical patent/SU496556A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ЧАСТОТНО-ИМПУЛЬСНОЕ МНОЖИТЕЛЬНО-ДЕЛИТЕЛЬНОЕ
УСТРОЙСТВО которого п6дкп1к)чён к первому входу двенай .. цато1Эд-вдв ента- Н- 71а его второй вход # соединен Ь-ёто{ |лм дес того эле% Мента И ,аБцхрд-|с вторым входом --суе{й1Шйдыда№й& о №с.мситЬ И, причем вход четвертого элемента задержки подключен к входу второго триггера. На чертеже дана функциональна  схема частотно-импульсного множительно-делительного устройства. Устройство состоит из счетчиков импульсов 1 и 2, регистра пам ти 3, входного триггера 4, триггеров 5-8, элементов И 9-20, элемента ИЛИ 21, элементов 2225 задержки, клемм 26-29.подачи сигналов и выходной клеммы ЗО. Устройство работает следующим образом . Выходные сигналы первой последовав тельности с частотой следовани  К характеризую ше один из сомножителей, пода ютс  на клемму 26. Сигналы второй после довательности с частотой следовани  Г„, характеризующей друт-ой сомножитель, подаютс  на клемму 28. Сигналы третьей последовательности с частотой следовани  f„, характеризующие делитель, подаютс  на клемму 29. Далее сигналы последовательности С частотой ГУ подаютс  на один извходов элемента И 10, сигналы F - на входы элементов И с частотой 15 и 16 и сигналы с частотой - на вход элемента И 9. В исходном состо нии счетчики 1 и 2| регистр пам ти 3 и триггеры обнулены. В момент t на клемму 27 подаетс  сигнал разрещени . При этом первый после момента t.. импульс, подаваемый на клемму 26, проходит. через элементИ 1 переводит входной триггер 4 в единичное состо ние, а также проходит на вход уст ройства (на выходную клемму 30) через элемент ИЛИ 21. В результате перевода триггера 4 в единичное состо вше на элемент И 9 и на вход счетчика 1 начи нают проходить сигналы делител  с частотой .FO (периодом Т), которые накапливаютс  в счетчике 1 до момента поступ- лени  следующего входного сигнала на кле му 26. . Очевидно, что частота Fr, должна быт больще частоты / в несколько раз и что количество импульсов с частотой Fo . iJ поступавших в течение периода Т, вательности импульсов с частотой flj на ход счетчика 1 определ етс  как поступлением на клемму 26 следующего (второго после подачи сигнала разрешешг ) мпульса информаци  накопленна  в счетч ке 1, передаетс  через элемент И 11, 12 в регистр пам ти 3 и в счетчик 2, где запоминаетс , а счетчик 1 обнул егс . Необходимый временной сдвиг междумоме тами передачи информации и обнулением счетчика 1 осуществл етс  с помощью элементов задержки 24, 25. Далее процесс повтор етс . С приходом каждого последутощего импульса из последовательности с ч&стотой следовани  F-, , он проходит на вы- , ход устройства и,кроме того, осуществл етс  обнулб1ше регистра, пам ти 3, а также передача накопленной в счетчике 1 информации в регистр пам ти 3. Сигналы на счетный вход счетчика 2 подаютс  с задержкой на один период частоты следовани  подаваемых на клемму 26 сигналов. Это необходимо дл  нормального функционировани  устройства, так .как в первый п&риод частоты следовани  F определ етс  информаци , определ ема  выражением (1), котора  далее используетс  дл  получени  импульсной последовательности, характеризующей результат, Дл  осуществле ш  подачи сигналов на вход счетчика 2, начина  с момента подачи второго после сигнала разрешени  импульса из последов тельности . с частотой F ji , служит схема, состо ща  из .триггеров 5, 6, элементов И 16,17 н элемента задержки 22. После подачи сигнала разрешени  на кием-. му 27 в момент / .первый после момен1 та t. сигнал из импульсной последовательности с частотой / проходит на . ходы элементов И 15 и 16. При этом свыхода элемента И 15 он-поступает через элемент задержки 22 на счетный вход триггера 5, перевод  его из нулевого в единичное Состо ние. Очевидно, что при этом сигнал с выхода элемента И 16 не проходит на выход элемента , тай как отпирающий сигнал с триггера 5 подаетс  на его.вход с задержкой за счет элемента задержки 22.При поступлении- -: следующего сигнала на клемму 26 сигнал с выхода элемента И 16 проходит на вьн .ход элемента /И 17, перевод  триггер 6 IB единичное состо ние. В результате отк)ры-; ваетс  элемент И и на вход счетчика 2 начинают подаватьс  импульсы с частотой следовани  Г . С переводом триггера 6 в единичное состо ние элемент И 16 за пираетс  дл  сигналов, подаваемых на клем му 26. Дл  получени  информации о резуль тате в течение первого периода частоты F, служит схема, состо ща  из элементов И 18-20, триггеров 7, 8 и элемента задерж ки 23. После подачи сигнала разрешени  на клемму 27, прохождени  импульса с клеммы 26 через элемент И 15 и неревода триггера 4 в еди1шчное состо ние на jвыход элемента И 18 проходит сигнал последовательности с частотой Fq (с клек мы 29). Одновременно импульс с клеммы 29 подаетс  на вход элемента И 19. С выхода элемента И 18 сигнал через эпе мент задержки 23 проходит на счетный вход триггера 7, перевод  его в единичное состо ние. При этом открываетс  элемент И 20 и на его выход проход т сигналы с клемм . 28. Указанные сигналы далее через элемент ИЛИ 21 подаютс  на выходную клемму 30 устройства, образу  первые сигналы результата. При поступлении следующего сигнала с клеммы 29 Осрабатывают триггеры 7 и 8,: в результате чего запираютс  элементы И 18, 19, 20 и подача импульсов с Клеммы 28 на выход устройства прекращаетс , что необходимо дл  .нормального функционировани  устрой- ства. В процессе функционировани  устройства информаци  в счетчике 2, который р ботает в режиме вычислени , имеет вид, отраженный позицией 9. Сигналы пересчета с выхода счетчика 2 подаютс  через элемент ИЛИ 21 на выходную клемму ЗО образу  равномерную Последовательность импульсов, характеризующую результат, а также на управл ющие входы элементов . И 13,14: В результате этого информаци , запомненна  в регистре пам ти. 3, перипдически передаетс  через элементы И 13, 14 в счетчик 2, образу  его исходную уставку. В. зависимости от величины исхо;С ной уставки на выходе счетчика 2 устанавливаетс  вполне определенна  частота, При этом каждый последую.щий импульсчастоты F осуществл ет периодический сброс „ , старой.,,информации в регистре 3 и запись новой информации. Очевидно, что период последовательности импульсов на выходе счетчика 2 определ етс  выражением Т Т„вых 2 где Т,., - период последовательности импульг сов, действующий на входе счетчика 2. Подставл   выражение (1) во (2), полу ним окончательное выражение дл  периода выходной частоты следовани  импульсов Т Т вых 2 или в частотном представлешш Г,.- (4) Таким образом на выходе устройства имеет место результат множительно-делительной операции с равномерным распределением выходных сигналов, что существенно повышает точность вычислений. Предмет изобретени  Частотно-импульсное множительно-делительное устройство, содержащее элементы И, входной триггер., выход которого череЬ первый элемент И подключен к первому входу первого счетч11ка импульсов, о т л й чающеес  тем, что, с целью шени  точности вычислений, оно содержит пам ти, второй счетчик импульсов, элемент ИЛИ, триггеры и элементы за , дер.нски, причем выходы первого счетчика . импульсов через второй и третий элементы И подключены к первому и второму iдам регистра пам ти, выходы которого.через четвертый и п тый элементы И соединены с первым и вторым входами второго :счетчика импульсов, третий вход которого подключен к шестому элементу И, а вы- к первому входу элемента ИЛИ к i « ДРУГим входам четвертого и п того эле; ментов И, второй вход элемента ИЛИ .соединен с третьим входом регистра пам ти , со вxoдa ш первого и второго элемен- i тов задержки и с входом входногр тригге-: , --- , , третий вход элемента ИЛИ подключей i выходу седьмого элемента И, выход входного триггера подключен к последова .тельно соединенньш восьмому элементуИ, I третьему элементу задержки, первому , выход которого соединен с первыми : входами дев того И седьмого элементов И, причем второй вход дев того элемента И подключен ко вторым входам восьмого и первого элементов И, а второй, вход седв ,,,, мого элемента И подключен к первому , . входу щестого элемента И, причем выход дев того апрмента И через второй триггер соединен с третьим входом восьмого элемб№Та И, второй и Третий в.ходы щестого айе- .мента И подключены соответственно к ; .первому выходу третьего триггера и к первому входу дес того элемента И., выход которого подключен через четвертый зл© мент задержки, четвертый триггер и
SU1988853A 1974-01-03 1974-01-03 Частотно-импульсное множительноделительное устройство SU496556A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1988853A SU496556A1 (ru) 1974-01-03 1974-01-03 Частотно-импульсное множительноделительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1988853A SU496556A1 (ru) 1974-01-03 1974-01-03 Частотно-импульсное множительноделительное устройство

Publications (1)

Publication Number Publication Date
SU496556A1 true SU496556A1 (ru) 1975-12-25

Family

ID=20573490

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1988853A SU496556A1 (ru) 1974-01-03 1974-01-03 Частотно-импульсное множительноделительное устройство

Country Status (1)

Country Link
SU (1) SU496556A1 (ru)

Similar Documents

Publication Publication Date Title
SU496556A1 (ru) Частотно-импульсное множительноделительное устройство
SU394830A1 (ru) Преобразователь фаза—интервал времени
SU955049A1 (ru) Устройство дл умножени
SU467456A1 (ru) Селектор импульсов
SU1161894A1 (ru) Устройство дл измерени сдвига фаз
SU411632A1 (ru)
SU1598949A1 (ru) Система дозировки наливных маргаринов
SU420113A1 (ru) Преобразователь фаза-частота
SU443349A1 (ru) Устройство дл акустического каротажа
SU457067A1 (ru) Измеритель длительности пачки импульсов
SU394722A1 (ru) Устройство допускового контроля частоты
SU399850A1 (ru) Многоканальный формирователь случайных сигналов
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU606140A1 (ru) Цифровой частотомер
SU1056186A1 (ru) Устройство дл извлечени квадратного корн
SU1027692A2 (ru) Цифровой измеритель отношени временных интервалов
RU2038694C1 (ru) Аналого-цифровой преобразователь
SU1283976A1 (ru) Преобразователь кода в период повторени импульсов
SU477540A1 (ru) Измерительно-вычислительное устройство
SU386398A1 (ru) УСТРОЙСТВО дл ИЗМЕРЕНИЯ КОРРЕЛЯЦИОННОЙ
SU1084899A1 (ru) Аналоговое запоминающее устройство
SU440677A1 (ru) Аналого-цифровой квадратор амплитуды одиночных импульсов
SU1322438A1 (ru) Датчик временных интервалов
SU1095371A1 (ru) Формирователь пилообразного напр жени
SU1014140A1 (ru) Преобразователь напр жени в интервал времени