SU494768A1 - Permanent storage device - Google Patents

Permanent storage device

Info

Publication number
SU494768A1
SU494768A1 SU2045402A SU2045402A SU494768A1 SU 494768 A1 SU494768 A1 SU 494768A1 SU 2045402 A SU2045402 A SU 2045402A SU 2045402 A SU2045402 A SU 2045402A SU 494768 A1 SU494768 A1 SU 494768A1
Authority
SU
USSR - Soviet Union
Prior art keywords
address
storage device
permanent storage
register
bits
Prior art date
Application number
SU2045402A
Other languages
Russian (ru)
Inventor
Евгений Павлович Балашов
Дмитрий Викторович Пузанков
Дмитрий Алексеевич Страбыкин
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority to SU2045402A priority Critical patent/SU494768A1/en
Application granted granted Critical
Publication of SU494768A1 publication Critical patent/SU494768A1/en

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Description

гическои операции поступает на выходной регистр .The operation goes to the output register.

Считывание производитс  независимо в каждом разр де устройства по одному из четырех адресов, отличающихс  (в соответствии со значени ми переменных Xi и У; в г-х разр дах адресно-чис.човых регистров) только двум  младшими разр дами адреса (00, 01, 10 или 11). По этим адресам в ПЗУ хран тс  результаты выполнени  логической операции, код которой составл ет остальные разр ды адреса и поступает на регистр адреса.The reading is performed independently in each device bit by one of four addresses differing (in accordance with the values of the variables Xi and Y; in the gth bits of the address-number registers) only by the two lower address bits (00, 01, 10 or 11). At these addresses, the ROM stores the results of performing a logical operation, the code of which constitutes the remaining bits of the address and goes to the address register.

ПЗУ, в котором необходимо выполнить все 16 логических операций, должно иметь 16X4 64  чейки пам ти.The ROM in which all 16 logical operations are to be performed must have 16X4 64 memory locations.

Таким образом, ПЗУ совмещает в себе функции хранени  и логической обработки информации.Thus, the ROM combines the functions of storing and logical processing of information.

Применение предложенного ПЗУ в системах переработки дискретной информации позволит упростить или полностью исключить из их состава операционное устройство.The use of the proposed ROM in the systems of processing discrete information will simplify or completely eliminate from their composition the operating device.

Предмет изобретени Subject invention

Посто нное запоминающее устройство, содерл ащее блоки пам ти, выходы которых подключены ко входам выходного регистра, а адресные входы - к выходам регистра адреса, отличающеес  тем, что, с целью расщирени  области применени , оно содержит два адресно-числовых регистра, управл ющий вход первого из которых соединен с выходом первого разр да регистра адреса, а управл ющий вход второго - с выходом второго разр да регистра адреса: выходы первого адресночислового регистра соединены с адресными входами первых разр дов блоков пам ти, а выходы второго - с адресными входами вторых разр дов блоков пам ти.A permanent memory device containing memory blocks, the outputs of which are connected to the inputs of the output register, and the address inputs to the outputs of the address register, characterized in that, in order to expand the scope, it contains two address-number registers, the control input the first of which is connected to the output of the first bit of the address register, and the control input of the second is connected to the output of the second bit of the address register: the outputs of the first address-number register are connected to the address inputs of the first bits of the memory blocks, and the output second - with address inputs of the second bits of memory blocks.

SU2045402A 1974-07-18 1974-07-18 Permanent storage device SU494768A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2045402A SU494768A1 (en) 1974-07-18 1974-07-18 Permanent storage device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2045402A SU494768A1 (en) 1974-07-18 1974-07-18 Permanent storage device

Publications (1)

Publication Number Publication Date
SU494768A1 true SU494768A1 (en) 1975-12-05

Family

ID=20591430

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2045402A SU494768A1 (en) 1974-07-18 1974-07-18 Permanent storage device

Country Status (1)

Country Link
SU (1) SU494768A1 (en)

Similar Documents

Publication Publication Date Title
GB1507485A (en) Data processing system including a programmable logic array
ES443570A1 (en) Address extending control unit
KR870004366A (en) Data processing systems
MY108517A (en) Increasing options in mapping rom in computer memory space
KR890015121A (en) Division calculator
SU494768A1 (en) Permanent storage device
JPS5644946A (en) Code error correction and detection system
KR840003853A (en) Sequins controller
GB1179047A (en) Data Processing System with Improved Address Modification Apparatus
JPS638971A (en) Polynomial vector arithmetic and control unit
SU474808A1 (en) Device for reducing redundancy of information
SU376808A1 (en) PERMANENT STORAGE DEVICE WITH RECORDING INFORMATION GEOMETRIC CODES
GB2111262A (en) Digital data storage apparatus
SU588561A1 (en) Associative memory
GB1406312A (en) Memory device
SU483712A1 (en) Permanent transformer type memory
KR860009421A (en) Memory circuit with logic function
SU639019A2 (en) Permanent storage
GB1167336A (en) Improvements in or relating to Data Processing Devices
SU429425A1 (en) COMPUTATIONAL DEVICE:, '- 1 -' '' '' Жt n ^ J-ЛП. ”^ -'-“ '*' * '' * '*
SU625248A1 (en) Permanent storage
SU501421A1 (en) Logical memory
SU790017A1 (en) Logic memory
SU427379A1 (en) BUFFER STORAGE DEVICE
KR900007798B1 (en) Data arithemetic apparatus