формирователей 5 и 6; блок 7 электронных счетчиков, включающий четыре электронных счетчика 7а -- 7г; блок логических схем И 8; блок автоматики 9 и блок констант 10. Устройство работает следующим образом В исходное состо ние устройство приводитс сигналами иэ блока автоматики 9. Периодическа последовательность интервалов времени, заданна в виде стар-ри стоп-импульсов, подаетс через клеммы А и Б на схемы И 3, 4 и блоки формирователей 5 и 6, а на другие входы этих же блоков подаютс импульсы кварцевого генератора 1а,, подключенные через схему IИ 16, первым выходом дешифратора 2. Измерение начинаетс с момента первог совпадени стартового импульса с импульсами кварцевого генератора 1а, на схеме И 3, С этого момента в блоках 5 и б происходит формирование первого и второго интервалов времени и 2 также квантование их импульсами кварцевого генератора и стартовой последовательности. Конец временных интервалов fj и определ етс моментами совпадени стопового и стартового импульсов с импульсами кварцевого генератора на схемах И 3 и 4. о При этом и 2 7 1 и определ ютс f mToили i2. LToили ;,, И2Т, , (а) где f/t, L , М, иМ2 - целое число импульсов, прошедщих на электронные счетчики 7а -- 7г с выходов блоков формировани 5 и 6; TQ - период кварцевого генератора Т„ - период следовани стартового импульса, Дл обеспечени требуемой точности I измерений в широком диапазоне следовани периода входных сигналов необходимо выполнить неравенство . ( VlkTo4ui-10 Q2iO -.)5t)/(Jt, (3) где k - любое положительное целое число; (J-p- абсолютна погрешность измере J-: - период if -го кварцевого генератора , который определ етс как . kTo+(Vld a2-id4...)(St , где а-,, а2,... - разр дные коэффициенты. Проверка неравенства (3) осуществл етс в блоке логических схем И 8, к входам которого подключены электронный счетчик 7в, блок констант 10 и выход блока автоматики 9. В электронном счетчике 7в фиксируетс число М2, а в блок констант 10 вводитс число М. .При этом, М2 1 и определ етс в зависимости от требуемой точности, как М .УО . Если или М2 М ,то с выхода блока логических схем И 8 на вход дешифратора 2 подаетс импульс, которым осуществл етс подключение следующего кварцевого генератрра. Импульс опроса блока логических схем И 8 вырабатываетс в блоке автоматики в момент формировани конца интервала времени 2- После этого сигналами из блока автоматики 9 устройство устанавливаетс в исходное состо ние и начинаетс второй цикл измерений. Во втором цикле период кварцевого генератора определ етс , как (а, ...)(St. Если и во втором цикле М2 М или М2 М, то будет происходить третий цикл измерени . И так циклы измерени будут повтор тьс до тех пор, пока М2 будет равно М.. При процесса повторени циклов измерени заканчиваетс , так как на выходе блока логических схем И 8 импульс не будет присутствовать. Конечный результат измерени интервала времени ty определ етс как tx(W--fe /L)T,, , где Ш и L - целое число импульсов квантовани интервалов 1 2 импульсами ti -го кварцевого генератора ; Mj и Мп целое число импульсов квантовани интервалов времени j и 2 пульсами стартовой пос- ледовательности периода Значени fn , U , Mj, М2 наход тс в электронных счетчиках 7а, 7г, 76, 7в, а значение периода TQ, непосредственно определ етс по номеру выхода дешифрато ра 2. Процесс вычислени конечного результата можно автоматизировать, если к изм рителю добавить блок арифметического ус ройства. Предмет изобретени « Измеритель периодических интервалов времени, содержащий дешифратор, две схемы И, два блока формирователей, блок электронных счетчиков, блок схем И, блок автоматики и блок констант, отличающийс тем, что, с целью повыщени точности измерений и расширени : функциональных возможностей, он снабжен блоком кварцевых генераторов, выход которого через первую схему И, блок автоматики , блок схем И дешифратор подключен к его входам, и через ту же схему И, блоки формирователей, первые входы которых соединены с выходом первой схемы И, через блок электронных счетчиков соединен с бторыми входами блока схем И, третьи входы которых пЪдключёны к выходу блока констант, при этом входы схем И соединены с вторыми входами блоков формирователей , а выход второй схемы И подключен к третьему входу первого блока формирователей.