SU481127A1 - Селектор - Google Patents

Селектор

Info

Publication number
SU481127A1
SU481127A1 SU1735564A SU1735564A SU481127A1 SU 481127 A1 SU481127 A1 SU 481127A1 SU 1735564 A SU1735564 A SU 1735564A SU 1735564 A SU1735564 A SU 1735564A SU 481127 A1 SU481127 A1 SU 481127A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
delay
capacitor
Prior art date
Application number
SU1735564A
Other languages
English (en)
Inventor
Валентин Павлович Шляпников
Борис Александрович Волков
Владимир Самуилович Эстрин
Феликс Галеевич Гарипов
Original Assignee
Предприятие П/Я А-3886
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3886 filed Critical Предприятие П/Я А-3886
Priority to SU1735564A priority Critical patent/SU481127A1/ru
Application granted granted Critical
Publication of SU481127A1 publication Critical patent/SU481127A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

напр жением, приложенным к его катоду с выхода элемента «И-НЕ 4 триггера 6. На выходах элемента задержки 5 и формировател  выходных имиульсов 6 значени  «О и «1 соответственно. Первый имиульс серии, проход  через входной элемент «НЕ 1, занускает триггер, одновременно запренда  прохождение сигнала через схему задержки 2, поддерживающего триггер в исходном состо нии. Этот же имиульс разр жает конденсатор 9 через открытый выходной транзистор входного элемента «НЕ 1. Отрицательный перепад напр жени , возникающий на выходе элемента «И-НЕ 4 триггера, разр жает также конденсатор 10 через диод 8. При этом состо ние формировател  выходных импульсов 6 не изменитс , так как на одном из его входов попрежнему ирисутствует .нотенциал нулевого уровн . Пока импульс на входе присутствует, нанр жение на конденсаторе 9 не изменитс . Но после прохождени  первого импульса диод 7 запираетс  и начинаетс  зар д конденсатора 9 входным током элемента задержки 2. Емкость конденсатора 9 выбирают таким образом, чтобы за иромежуток времеии между импульсами конденсатор не успевал зар дитьс  до порога срабатывани  элемента задержки 2. С приходом очередного .импульса конденсатор 9 снова разр жаетс , при этом состо ние триггера, и следовательно, формировател  выходных сигналов 6 не измен етс . Если же импульсы на входе будут отсутствовать в течение времеииого интервала , большего, чем период следовани  импульсов , напр жение на конденсаторе 9 успеет достигнуть порогового уровн  элемента задержки 2 и триггер переброситс  в исходное состо ние. Одновременно по вл етс  отрицательный перепад на выходе схемы, так как оба входа формировател  выходных импульсов некоторое врем  наход тс  иод положительным потенциалом.
Длительность выходного импульса определ етс  посто нной времени зар да емкости 10, так как после ее зар да на выходе элемента задержки 5 возникает значение «о, формирующее задний фронт выходного импульса.
Емкость конденсатора 9 может быть подобрана на пропадание одного или нескольких импульсов серии.
Плавную регулировку посто нной времени врем задающих цепей производ т подключением резисторов параллельно врем задающим конденсаторам путем изменени  их зар дных токов.
Кроме того, схема может быть использована в качестве схемы задержки или одновибратора . При этом запуск осуигествл етс  импульсами положитель)1ой иол р.ности. Выходной сигнал снимаетс  либо с выхода триггера , либо с выхода формировател  6. Величина задержки может регулироватьс  изменением номинала конденсатора 9. Период следовани  запускающих импульсов должен быть не менее длительности задержки одновибратора .
Если схема исиользуетс  в качестве генератора одииочных импульсов, то на ее входе устанавливаетс  кнонка иормальнозамкнута  на землю. При нажатии кнопки триггер запускаетс , а при отпускании он сбрасываетс . ФорМИроваиие узкого импульса но заднему фронту нроизводитс  аналогично описанноЛП . Устройство может работать как преобразователь количества имиульсов во временной интервал или как ипдикатор отклонени  частоты следовани  имиульсов ниже задаиного значени .
Предмет изобретени 

Claims (2)

1.Селектор нропаданий имиульсов в серии, содержащий входиой элемент «НЕ, нодключеппый ко входу элемента задержки, подсоединенного выходом ко входу «Установка нул  триггера, и формирователь выходиых импульсов , состо щий из элемента «И-НЕ, подсоединенного первым из его входов ко второму входу через элемепт задержки, отличающийс  тем, что, с целью повышени  надежности работы и упрощени  устройства, выход входного элемента «НЕ соединен со входом «Установка единицы триггера, а первый вход упом путого элемепта «Н-НЕ формировател  выходных импульсов подсоединен к нулевому выходу триггера.
2.Селектор по п. 1, отличающийс  тем, что каждый из уном нутых элементов задержки выполнен на основе элемента «И- НЕ транзисторно-транзисторной логики, подсоединенного входами соответственно к катоду и аноду диода врем задающей диодноконденсаторной последовательной цепи этого элемента задержки.
fa г. ч
10
1
Ul,b,
.
J cpcS
Т
SU1735564A 1972-01-07 1972-01-07 Селектор SU481127A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1735564A SU481127A1 (ru) 1972-01-07 1972-01-07 Селектор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1735564A SU481127A1 (ru) 1972-01-07 1972-01-07 Селектор

Publications (1)

Publication Number Publication Date
SU481127A1 true SU481127A1 (ru) 1975-08-15

Family

ID=20499453

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1735564A SU481127A1 (ru) 1972-01-07 1972-01-07 Селектор

Country Status (1)

Country Link
SU (1) SU481127A1 (ru)

Similar Documents

Publication Publication Date Title
US3253157A (en) Timing circuit for actuating a load in accurate relationship to two inputs
SU481127A1 (ru) Селектор
US4178585A (en) Analog-to-digital converter
US2938168A (en) Extended delay circuit
SU496657A1 (ru) Генератор пр моугольных импульсов
SU508917A1 (ru) Врем -амплитудный преобразователь
SU762150A1 (ru) Формирователь импульсов 1
SU409230A1 (ru) УСТРОЙСТВО дл УПРАВЛЕНИЯ ЦИФРОВЫМИ ПРИБОРАМИ ПОРАЗРЯДНОГО УРАВНОВЕШИВАНИЯ
SU434586A1 (ru) Селектор импульсов по длительности
US3721907A (en) Detection of range marks nearest the center of a range gate
JPH06337276A (ja) 電気信号遅延回路
SU978326A2 (ru) Одновибратор
SU373881A1 (ru) УСТРОЙСТВО дл ИЗМЕРЕНИЯ ЧИСЛА ИМПУЛЬСОВ
SU570055A1 (ru) Устройство дл контрол импульсных схем
SU362426A1 (ru) И. м. жобтис
SU1172001A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU418968A1 (ru) Импульсное устройство
SU246581A1 (ru) Устройство для контроля совпадения двух импульсов
SU930595A1 (ru) Одновибратор
SU464070A1 (ru) Синхронизирующее устройство
SU437211A1 (ru) Частотно-фазовый селектор
SU1504650A1 (ru) Распределитель импульсов
SU1448396A1 (ru) Формирователь установочного импульса
SU452917A1 (ru) Устроойство дл функционального контрол генератора пр моугольных импульсов
SU731568A2 (ru) Элемент задержки потенциальных сигналов