SU471541A1 - Digital balancing device automatic compensator - Google Patents
Digital balancing device automatic compensatorInfo
- Publication number
- SU471541A1 SU471541A1 SU1970651A SU1970651A SU471541A1 SU 471541 A1 SU471541 A1 SU 471541A1 SU 1970651 A SU1970651 A SU 1970651A SU 1970651 A SU1970651 A SU 1970651A SU 471541 A1 SU471541 A1 SU 471541A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- balancing device
- device automatic
- automatic compensator
- distributor
- digital balancing
- Prior art date
Links
Landscapes
- Measurement Of Resistance Or Impedance (AREA)
Description
Rj - сопротивление /-ого элемента; б - заданна величина предельного относительного отклонени RJ от Rj is the resistance of the / th element; b - given value of limiting relative deviation of RJ from
или, что то же самое, выполнение неравенстваor, equivalently, the fulfillment of inequality
I.Ri-RiI.Ri-Ri
2.2
пP
2 RI2 RI
где п - количество элементов многоэлементного резистора;where n is the number of elements of the multi-element resistor;
п P
пP
п- 1 + n- 1 +
(3) п.(3) p.
Другими словами, работа предлагаемого устройства сводитс к автоматическому контролю выполнени неравенства (2).In other words, the operation of the proposed device is reduced to the automatic control of the implementation of the inequality (2).
Первоначально устройством производитс 11Initially, the device produced 11
измерение ZRi, что сводитс к уравновешиванию мостовой схемы, состо щей из процентного магазина 9, резистора 11, набора 5 уравновешивающих сопротивлений и многоэлементного резистора 7, включенного таким образом , что все его элементы образуют последовательную цепочку. Дл уравновещивани моста ключ каждого разр да набора 5 сопротивлений включаетс непосредственно основными разр дами распределител /, мину чейку пам ти 3, но в тот момент, когда распределитель / переходит в новое состо ние и сигнал от распределител с ключа снимаетс , на вход ключа подаетс сигнал с чейки пам ти, если только чейка данного разр да должна быть включена (когда отрабатываетс в данном разр де «единица). Если же в данном разр де должен быть зафиксирован «нуль, то-соответствующа чейка пам тиZRi measurement, which reduces to balancing a bridge circuit consisting of a percentage magazine 9, a resistor 11, a set of 5 balancing resistors, and a multi-element resistor 7 connected in such a way that all its elements form a series chain. To balance the bridge, the key of each bit of the resistance set 5 is turned on directly by the main bits of the distributor /, the memory cell min 3, but at the moment when the distributor / switches to the new state and the signal from the distributor is removed from the key, a signal is supplied to the key from the memory cell, if only the cell of this bit should be switched on (when it is processed in this bit unit). If in this category a “zero is to be fixed, then the corresponding memory cell
не включаетс .not included
////
После измерени ILRi устройство начинаетAfter measuring the ILRi, the device starts
контролировать выполнение неравенства (2) дл всех / от 1 до п.control the implementation of inequality (2) for all / from 1 to p.
Это осуществл етс поочередным замыканием каждого элемента многоэлементного резистора 7 с помощью коммутатора 8, на вход которого поступают сигналы с дополнительных разр дов распределител / через дешифратор 6 и ключи 4.This is accomplished by alternately closing each element of the multi-element resistor 7 with the help of a switch 8, to the input of which signals are received from additional bits of the distributor / through the decoder 6 and the keys 4.
Одновременно сигналы с соответствующихSimultaneously, the signals from the corresponding
дополнительных разр дов распределител /, проход дешифратор 6 и соответствующие ключи 4, воздействуют на процентный магазин 9 таким образом, что за врем , в течение которого замкнут /-ый элемент резистора 7,additional bits of the distributor /, the passage of the decoder 6 and the corresponding keys 4, affect the percentage store 9 in such a way that during the time during which the closed / th element of the resistor 7,
сопротивление процентного магазина 9 изменитс дважды: сначала в Р, а затем в Ру, раз. Если относительное изменение сопротивлени при замыкании /-ого элемента резистора 7 превыщает границы, определ емые Р иThe resistance of interest store 9 changes twice: first in P, and then in Roux, times. If the relative change in resistance when the closure of the / th element of the resistor 7 exceeds the limits defined by P and
Р2, то за счет совпадени сигналов с выходов дешифратора 6 и нуль-органа 10 на входах соответствующей схемы «И 2 сформируетс сигнал «Брак.P2, then due to the coincidence of the signals from the outputs of the decoder 6 and the null organ 10, the signal "Marriage."
Предмет изобретени Subject invention
Цифровое уравновешивающее устройство автоматического компенсатора с поразр дным уравновешиванием, содержащее распределитель импульсов, схемы совпадени , чейки пам ти, нуль-орган и ключи, управл ющие набором ураанавещлвающих сопротивлений, отличающеес тем, что, с целью контрол процентного отклонени отдельных последовательно соединенных элементов многоэлементного резистора от среднего арифметического значени сопротивлений всех его элементов , оно снабжено дешифратором, коммутатором , процентным магазином проводимостей , а также дополнительными разр дами распределител импульсов, дополнительными ключами и дополнительной схемой совпадений , причем выходы дополнительных разр дов распределител импульсов через дешифратор и дополнительные ключи св заны с управл ющими входами коммутатора и процентного магазина проводимостей, а выходы дешифратора и нуль-органа св заны с входами дополнительной схемы совпадени .A digital balancing device with an automatic balancing equalizer comprising a pulse distributor, a matching circuit, a memory cell, a null organ, and keys that control a set of uravanschanelnyh resistances, in order to control the percentage deviation of individual successively connected elements of a multi-element resistor from the arithmetic mean value of the resistances of all its elements; it is equipped with a decoder, a switch, a percentage conductivity store, and also additional bits of the pulse distributor, additional keys and an additional coincidence circuit, the outputs of the additional bits of the pulse distributor through the decoder and the additional keys are connected to the control inputs of the switch and the percentage conductivity store, and the outputs of the decoder and null organ are connected to the inputs of the additional conductivity match schemes.
.,Бра., Bra
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1970651A SU471541A1 (en) | 1973-12-04 | 1973-12-04 | Digital balancing device automatic compensator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1970651A SU471541A1 (en) | 1973-12-04 | 1973-12-04 | Digital balancing device automatic compensator |
Publications (1)
Publication Number | Publication Date |
---|---|
SU471541A1 true SU471541A1 (en) | 1975-05-25 |
Family
ID=20567766
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1970651A SU471541A1 (en) | 1973-12-04 | 1973-12-04 | Digital balancing device automatic compensator |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU471541A1 (en) |
-
1973
- 1973-12-04 SU SU1970651A patent/SU471541A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU471541A1 (en) | Digital balancing device automatic compensator | |
GB1034814A (en) | Improvements relating to data sorting devices | |
SU618687A1 (en) | Digital measuring device | |
GB1085807A (en) | Analog-to-digital conversion system | |
SU613500A1 (en) | Time interval-to-code converter | |
SU370720A1 (en) | ANALOG-DIGITAL PHASE DIFFERENCE CONVERTER | |
SU372512A1 (en) | DEVICE FOR SORTING RESISTORS | |
SU962920A1 (en) | Device for determining extremum number | |
SU653746A1 (en) | Binary pulse counter | |
JPS55153188A (en) | Memory unit | |
SU705360A1 (en) | Digital central frequency meter | |
SU396827A1 (en) | TO AUTHOR'S CERTIFICATE. Cl. H 03k 17 / 02UDK 681.142.67 (088.8) | |
SU864584A1 (en) | Multichannel pulse counter | |
SU428286A1 (en) | DIGITAL MEASURING BRIDGE | |
SU617747A1 (en) | Digital follow-up phase meter | |
SU1293664A1 (en) | Digital frequency meter | |
SU1012041A1 (en) | Device for multi-point measuring of temperature | |
SU366423A1 (en) | DEVICE FOR DETERMINATION OF THE INSTABILITY OF REVERSE CURRENTS OF TRANSITIONS OF SEMICONDUCTOR | |
SU678673A1 (en) | Frequency divider with variable division factor | |
SU441523A1 (en) | Digital device for measuring the instantaneous phase shift value | |
SU1013959A1 (en) | Device for determination of data party | |
SU373643A1 (en) | DEVICE OF DIGITAL MEASUREMENT OF INSTANT VALUE OF PHASE SHIFT | |
SU1547072A2 (en) | Device for determining number of units in binary number | |
SU809485A1 (en) | Digital phase discriminator | |
SU938168A1 (en) | Multi-range digital automatic bridge with servo-balancing |