SU470811A1 - Модель ветви графа - Google Patents

Модель ветви графа

Info

Publication number
SU470811A1
SU470811A1 SU1925527A SU1925527A SU470811A1 SU 470811 A1 SU470811 A1 SU 470811A1 SU 1925527 A SU1925527 A SU 1925527A SU 1925527 A SU1925527 A SU 1925527A SU 470811 A1 SU470811 A1 SU 470811A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
branch
signal
inputs
Prior art date
Application number
SU1925527A
Other languages
English (en)
Inventor
Александр Георгиевич Додонов
Владимир Витальевич Хаджинов
Original Assignee
Институт Электродинамики Ан Укр.Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электродинамики Ан Укр.Сср filed Critical Институт Электродинамики Ан Укр.Сср
Priority to SU1925527A priority Critical patent/SU470811A1/ru
Application granted granted Critical
Publication of SU470811A1 publication Critical patent/SU470811A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

Модель ветви работает следующим образом.
Генератор импульсов 14 вырабатывает на своих выходах 36 и 37 импульсы FHi и riiz, сдвинутые относительно друг друга.
Предварительно в счетчики начального и конечного адресов 6 и 7 занос тс  соответственно адреса начального и конечного узлов моделируемой ветви графа.
В формирователь временного интервала 10 заноситс  длительность ветви, а триггеры 8 и 9 устанавливаютс  в нулевое состо ние.
Дл  запуска модели ветви 11 блок автоматического формировани  топологии 12 подает на вход 23 модели ветви 11 импульсы серии ГИ2 до тех пор, нока на выходе счетчика начального адреса 6 не по витс  сигнал. В этот момент блок управлени  13 прекращает подачу импульсов серии ГИа из блока автоматического формировани  топологии 12 на вход 23 и одновременно с импульсом ГИа подает на вход 22 модели ветви 11 через элемент «ИЛИ 18 пусковой импульс из блока автоматического формировани  топологии 12. Пусковой импульс со входа 22 поступает на второй вход элемента «И 2. Сигнал с выхода триггера 9 поступает на третий вход элемента «Fi 2. Ксли модель ветви 11 принадлежит ветви, исход щей из начального узла, сигнал с выхода счетчика «ачального адреса 6 поступает па первый вход элемента «И 2. Выходной сигнал элемента «И 2 разрешает дл  формировател  временного интервала 10 счет импульсов серии ГИь поступающий по входу 24 из блока автоматического формировани  топологии 12. Отсчитав, число импульсов, пропорциональное длительности данной ветви, формирователь временного интервала 10 выдает сигнал , который поступает на первый вход элемента «И 1. При наличии на втором входе элемента «И 1 разрещающего сигнала с выхода триггера 9, сигнал с выхода этого элемента устанавливает в единичное состо ние триггер 8. Сигнал с единичного выхода триггера 8 поступает на первый вход элемента «И 5 и при наличии разрещающего сигнала на втором входе элемента «И 5 с выхода триггера 9, сигнал с выхода элемента «И 5 по выходу 25 поступает в блок автоматического формировани  топологии 12 на один из входов группы входов 27 элемента «ИЛИ 15, к остальным входам которого подсоединены одноименные выходы других моделей ветвей, не изображенных на чертеже. Пройд  через элемент «ИЛИ 15, сигнал поступает па вход инвертора 21, который вырабатывает запрет на одном из входов элемепта «И 20. Второй вход элемента «PI 20 соединен со входом 31 и далее с выходом 36 генератора импульсов 14, поэтому сери  импульсов ГЙ больше не поступает на вход 24 модели ветви И. Одновременно с выхода элемента «ИЛИ 15 на один из входов элемеита «И 19 поступает разрешение, и через элемент «И 19, второй вход которого соединен со входом 32 и далее- с выходом 37 генератора импульсов 14,
сери  импульсов ГИ2, пройд  элемент «ИЛИ
10,поступает по выходу 34 на вход 23 модели ветви 11.
Серию ИлМпульсов ГИ2 начинают считать одповременно счетчики начального и конечного адресов и и 7. Сигнал переполнени  с выхода счетчика конечного адреса 7 поступает на входы элементов «И 3 и 4. Если данна  ветвь закончилась, то на втором входе элемента «И
4 имеетс  разрешающий сигнал с единичного триггера 8, и сигнал переполнени  счетчика конечного адреса 7, пройд  через элемент «И 4, поступит по выходу 26 в блок автоматического формировани  топологии 12 па одип из
входов группы входов 28 элемента «ИЛИ 17, к остальным входам которого подсоедипены одноименные выходы других моделей ветвей, не изображенных на чертеже. Выходной сигнал эле.мента «ИЛИ 17 блока автоматического формировани  топологии 12, пройд  через элемент «ИЛИ 18, поступает через вход 22 модели ветви 11 на входы элементов «И 2 и 3. Одновременное по вление сигнала на входе 22 и выходе счетчика конечного адреса 7 свидетельствует о том, что данна  ветвь закончилась ранее других ветвей, вход щих в узел, адрес которого записан в счетчике конечного адреса 7. Так как счетчики начального и конечного адресов 6 и 7 считают импульсы одновременно , то на выходе счетчика начального адреса 6 модели ветви 11 и других моделей ветвей, исход щих из рассматриваемого узла, будут разрещающие потенциалы. В модели ветви 11 этот потенциал поступает на вход
элемента «И 1. И если на входе 22 имеетс  в этот момент разрещающий потенциал, то выходной сигнал элемента «И 1 модели ветви
11,других моделей ветвей, исход щих из рассматриваемого узла, подготавливает формирователь временного интервала 10 дл  отсчета импульсов, поступающих на вход 24.
Сигналы с выхода счетчика конечного адреса 7 поступают на вход элемента «И 3 при наличии разрешени  на входе 22. Во всех модел х ветвей, вход щих в узел графа, выходной сигнал элемента «И 3 устанавливает в единичное состо ние триггер 9, и выходной сигпал триггера 9 запрещает прохождение сигпала с единичного выхода триггера 8 через
элемент «И 5 на соответствующий выход 25 и запрещает установку в единичное состо ние триггера 8 с выхода элемента «И 1, если в модели ветви И, вход щей в данный узел, счет импульсов закончилс  нозже.
Импульсы серии ГИз ноступают на вход 23 модели ветви 11 до тех пор, пока на любом из входов группы входов 27 блока автоматического формировани  тонологии 12 присутствует сигнал. Таким образом, в случае одновред енного окончани  работы блоков-моделей ветвей, вход щих в разные узлы графа, каждый из них опращиваетс . После того, как опращиваютс  все модели ветвей, в которых закончено формирование временного интервала,
схема «ИЛИ 15 блока автоматического формировани  топологии 12 запрещает подачу импульсов ГИ2 на входы 23 и разрешает поступление импульсов THi на входы 24.
При по влении сигнала на входе 22, фиксирующего окончание какой-либо ветви, вход щей в конечный узел графа, блок управлени  13 прекращает работу.
Суммарное количество импульсов, поступивщее по входу 24 начала счета, равно величине кратчайшего пути. Единичный выход трнггера 8 модели ветви 11 индуцирует принадлежность ветви дереву кратчайших путей.
Предмет изобретени 
Модель ветви графа, содержаща  триггер, формирователь временного интервала, счетчики начального и конечного адресов и элементы «И, причем один вход первого элемента «И соединен с выходом формировател  временного интервала, первый вход которого соединен с выходом второго элемента «И, первый вход которого соединен с выходом с гетчи6
ка начального адреса, выход счетчика конечного адреса соединен с первыми входами третьего и четвертого элементов «И, второй вход третьего элемента «И соединен со вторым входом второго элемента «И, третий вход которого соединен с выходом триггера, а вход счетчика начального адреса соединен со входом модели, отличающа с  тем, что, с пелью сокращени  оборудовани , она содержит второй триггер, вход которого сое0 динен с выходом первого элемента «И, второй вход которого и первый вход п того элемента «И соедипены с выходом первого триггера , второй вход п того элемента «И соеди5 нен с выходом второго триггера и со вторым входом четвертого элемента «II, вторые входы формировател  временного интервала и третьего элемента «И соединены с соответствуюн ими входами модели ветви, выходы которой соединены с выходами четвертого и п того элементов «И, а вход счетчика конечного адреса соединен со входом счетчика нача .-|ьиого адреса.
-- 1л-I ..г Л i2:; V .:-. и-г-Щ}
SU1925527A 1973-06-04 1973-06-04 Модель ветви графа SU470811A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1925527A SU470811A1 (ru) 1973-06-04 1973-06-04 Модель ветви графа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1925527A SU470811A1 (ru) 1973-06-04 1973-06-04 Модель ветви графа

Publications (1)

Publication Number Publication Date
SU470811A1 true SU470811A1 (ru) 1975-05-15

Family

ID=20554678

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1925527A SU470811A1 (ru) 1973-06-04 1973-06-04 Модель ветви графа

Country Status (1)

Country Link
SU (1) SU470811A1 (ru)

Similar Documents

Publication Publication Date Title
SU470811A1 (ru) Модель ветви графа
SU422002A1 (ru)
SU608169A1 (ru) Устройство дл моделировани сетевого графика
SU485451A1 (ru) Устройство дл моделировани кратчайших путей на графе
SU1182538A1 (ru) Устройство для моделирования сетевых графов
SU556460A2 (ru) Устройство дл моделировани сетевых графиков
SU723594A1 (ru) Модель ветви сетевого графика
SU486330A1 (ru) Устройство дл исследовани сетей
SU394793A1 (ru) Вптб
SU750503A1 (ru) Вычислительное устройство дл решени задач сетевого планировани
SU636634A2 (ru) Устройство дл моделировани сетевых графиков
SU636635A2 (ru) Устройство дл моделировани сетевых графиков
SU570060A1 (ru) Устройство дл моделировани сетевого графика
SU1012267A1 (ru) Устройство дл моделировани сетевого графика
SU530479A1 (ru) Устройство дл опроса информационных датчиков
SU378829A1 (ru) Датчик случайных величин
SU640314A1 (ru) Устройство дл определени экстремальных путей в графах
SU1631711A1 (ru) Селектор пар импульсов
SU1499313A2 (ru) Устройство дл измерени временных интервалов
SU1201844A1 (ru) Модель ветви сети
SU736121A1 (ru) Модель двунаправленной ветви
SU813746A2 (ru) Селектор импульсов по длительности
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU468259A1 (ru) Устройство дл моделировани сетевого графика