SU465618A1 - Digital time device - Google Patents

Digital time device

Info

Publication number
SU465618A1
SU465618A1 SU1945315A SU1945315A SU465618A1 SU 465618 A1 SU465618 A1 SU 465618A1 SU 1945315 A SU1945315 A SU 1945315A SU 1945315 A SU1945315 A SU 1945315A SU 465618 A1 SU465618 A1 SU 465618A1
Authority
SU
USSR - Soviet Union
Prior art keywords
time
digital time
delay
time device
plot
Prior art date
Application number
SU1945315A
Other languages
Russian (ru)
Inventor
Станислав Викторович Солецкий
Владимир Павлович Сумский
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU1945315A priority Critical patent/SU465618A1/en
Application granted granted Critical
Publication of SU465618A1 publication Critical patent/SU465618A1/en

Links

Landscapes

  • Control Of Charge By Means Of Generators (AREA)

Description

Пусковой ключ 7 служит дл  остановки счета и пуска, пусковой ключ 6 - дл  установки всего устройства в исходное состо ние «О. В момент включени  напр жение источника питани  нарастает по экспоненте (фиг. 2, эпюра а). Подача сигнала «Установка «О может пройти только после выхода устройства на рабочий режим. Дл  автоматической установки в исходное состо ние устройства напр жение источника 12 подаетс  на устройство 8 задержки , посто нна  времени которого больше выхода на режим всего устройства. Устройство 8 может представл ть собой фильтр низких частот с бистабильным элементом 9 на выходе. По достижении определенного уровн  напр жени  бистабильный элемент срабатывает (фиг. 2, эпюра б), и формирователь 10 вырабатывает импульс «Установка «О (фиг. 2, эпюра г). В более сложном варианте устройство 8 содержит генератор тока с обратной св зью, обеспечивающий линейный зар д конденсатора независимо от величины напр жени  (фиг. 2, эпюра в), тем самым достигаетс  больша  стабилизаци  длительности задержки. Таким образом, после подачи питани  через врем  i осуществл етс  автоматическа  установка всех делителей и счетчиков в «О. Дл  автоматического учета временной ощибки включени  в цифровом коде времени устанавливаетс  дополнительна  задержка-формирователь , котора  вводит в делитель частоты временную поправку на суммарную величину основной задержки и дополнительной. Задержка-формирователь вырабатывает импульс автоматической коррекции, который воздействует на определенные триггеры делител  2. В результате после событи  «О сигнал первой секунды на выходе устройства по витс  раньше на врем  (31 + 32), где tsi - врем  основной задержки, а 32 - врем  дополнительной задержки, т. е. значение первой секунды и всех последующих соответствует отсчету с момента включени . Предмет изобретени  1. Устройство цифрового времени, содержащее генератор стабильной частоты, пусковой ключ, делитель частоты, декадный двоично-дес тичный счетчик с коммутатором и источник питани , отличающеес  тем, что, с целью обеспечени  возможности отсчета времени непосредственно с момента включени  источника питани  устройства и упрошени  запуска последнего, между источником питани  и пусковой цепью включены дополнительно носледовательно соединенные устройство задержки, бистабильный элемент и формирователь сигнала пуска. 2. Устройство по п. 1, отличающеес  тем, что, с целью автоматического учета в выходном коде временной ошибки запуска, между формирователем сигнала пуска и делителем частоты включена дополнительна  задержка-формирователь .The start key 7 serves for stopping the counting and starting, the start key 6 for setting the entire device into the initial state "O." At the moment of switching on, the voltage of the power source increases exponentially (Fig. 2, plot a). The “Setting“ O ”signal can be given only after the device has entered the operating mode. For automatic resetting of the device, the voltage of the source 12 is applied to the delay device 8, the time constant of which is greater than the output to the mode of the entire device. Device 8 may be a low pass filter with a bistable element 9 at the output. Upon reaching a certain voltage level, the bistable element is triggered (Fig. 2, plot b), and shaper 10 generates a pulse "Setting" O (Fig. 2, plot g). In a more sophisticated version, device 8 contains a feedback current generator that provides linear capacitor charge regardless of the voltage (Fig. 2, plot B), thereby achieving greater stabilization of the delay time. Thus, after the power is supplied through time i, all dividers and counters are automatically set to "O." To automatically account for the turn-on time error, an additional delay shaper is set in the digital time code, which introduces a time correction for the total value of the main delay and an additional one in the frequency divider. The delay driver generates an automatic correction impulse that affects certain triggers of divider 2. As a result, after the event "O, the signal of the first second at the device output is earlier than the time (31 + 32), where tsi is the main delay time and 32 an additional delay, i.e., the value of the first second and all subsequent ones corresponds to the countdown from the moment of switching on. The subject matter of the invention 1. A digital time device comprising a stable frequency generator, a start key, a frequency divider, a decadal binary-decimal counter with a switch and a power source, characterized in that, in order to provide the possibility of counting the time immediately after the power source of the device and Start-up simplifications of the latter, between the power supply and the start-up circuit, include an additionally connected delay device, a bistable element, and a start signal generator. 2. The device according to claim 1, characterized in that, for the purpose of automatically recording a temporary launch error in the output code, an additional delay driver is included between the start signal generator and the frequency divider.

сек. зсвкseconds ssvk

г, / п сек JceK g, / n sec JceK

JWULOUJwulou

Фиг.22

SU1945315A 1973-07-16 1973-07-16 Digital time device SU465618A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1945315A SU465618A1 (en) 1973-07-16 1973-07-16 Digital time device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1945315A SU465618A1 (en) 1973-07-16 1973-07-16 Digital time device

Publications (1)

Publication Number Publication Date
SU465618A1 true SU465618A1 (en) 1975-03-30

Family

ID=20560371

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1945315A SU465618A1 (en) 1973-07-16 1973-07-16 Digital time device

Country Status (1)

Country Link
SU (1) SU465618A1 (en)

Similar Documents

Publication Publication Date Title
US3989960A (en) Chattering preventive circuit
US3248605A (en) Capacitor charge monitoring and controlling apparatus
SU465618A1 (en) Digital time device
JPS6087678A (en) Control circuit for inverter
GB1083167A (en) Digital counting circuits
GB1215333A (en) Improvements relating to inverter starting circuit
US2516533A (en) Electrical circuit
US3225311A (en) Preset circuit for a solid state magnetic oscillator
SU428521A1 (en) AUTOMATIC DEVICE OF FREQUENCY
JPS5547731A (en) Oscillation circuit
JPS6118152B2 (en)
SU474880A1 (en) Device for overcurrent protection
SU476631A1 (en) Transistor amplifier
SU1468534A1 (en) Electroneorostimulator
SU903838A1 (en) Voltage stabilizer with smooth start-up
US3474352A (en) D.c. to a.c. converter for use with battery driven clocks and the like
SU720421A1 (en) Threshold device
SU932599A1 (en) Blocking oscillator
SU930673A1 (en) Transistorized switch
SU1228285A1 (en) Device for converting voltage to time interval
SU484634A1 (en) Thyristor magnetic pulse modulator
RU1766177C (en) High-voltage power source for radiation detector
JPS57193999A (en) Low noise type voltage regulator
SU886240A1 (en) Timer
SU773860A1 (en) Converter