SU462180A2 - Устройство дл контрол статистических анализаторов - Google Patents
Устройство дл контрол статистических анализаторовInfo
- Publication number
- SU462180A2 SU462180A2 SU1896536A SU1896536A SU462180A2 SU 462180 A2 SU462180 A2 SU 462180A2 SU 1896536 A SU1896536 A SU 1896536A SU 1896536 A SU1896536 A SU 1896536A SU 462180 A2 SU462180 A2 SU 462180A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- reference signal
- signal
- counter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1
Устройство относитс к области средств статистической обработки информации и может использоватьс дл контрол функционировани статистических анализаторов, работающих в широких диапазонах частот.
По основному авт. св. № 392501 известно устройство, содержащее тактовый генератор, выход которого ггодключен к входу первого формировател образцового сигнала и к входу блока формировани запаздывани , выход последнего подключен к входу второго формировател образцового сигнала. Выходы формирователей образцового сигнала через формирователи вида коррел ционной зависимости соединены с входами фильтров нижних частот, выходы которых подключены к выходам устройства. Однако в процессе контрол или проверки прибора при формировании образцового сигнала могут возникать сбои, т. е. самопроизвольные перебрасывани триггеров ступеней сдвигающего регистра, обусловленные импульсными помехами, идущими по сети . Результатом сбо вл етс искажение формы генерируемого образцового сигнала и его характеристик, а также изменение его периода (как правило, уменьшение). Все это влечет за собой увеличение погрешности воспроизведени образцового сигнала, котора при контроле или проверке статистического
анализатора складываетс с погрешностью самого прибора.
Цель изобретени - повышение точности и надежности измерений при контроле статистических анализаторов.
Это достигаетс тем, что устройство дл контрол статистических анализаторов снабжено блоком контрол комбинаций образцового сигнала, четыре входа которого соединены соответственно с генератором тактовых импульсов, выходами соответствующих ступеней обоих формирователей образцового сигнала и выходом блока запаздывани , а выход блока контрол комбинаций образцового сигнала подключен к шинам сброса обоих формирователей образцового сигнала устройства . Блок контрол состоит из первого счетчика , вход которого подключен к первому входу блока, а выход первого счетчика соединен с первым входом первого элемента «И, второй вход которого подключен к второму входу блока, а выход первого элемента «И через запоминающее устройство подключен к первому входу второго элемента «И, другой вход которого соединен с выходом второго счетчика , вход которого подключен к четвертому входу блока, и входом третьего элемента «И, другой вход которого соединен с третьим входом блока, а выходы второго и третьего элементов «И подключены к входам сумматора по модулю два, выход которого соединен с выходОлМ блока контрол .
На чертеже показана блок-схема предлагаемого устройства.
Устройство содержит генератор 1 тактовых импульсов, формирователи 2 и 3 образцового сигнала, формирователи 4 и 5 вида коррел ционной зависимости, фильтры 6 и 7 нижних частот, блок 8 формировани запаздывани . Блок 9 контрол комбинаций образцового сигнала содержит счетчики 10 и 11 тактовых импульсов , элементы «И 12, 13 и 14, запоминающее устройство 15 и сумматор 16 по модулю два. Выход 17 блока 9 контрол комбинаций образцового сигнала соединен с шинами 18 и 19 сброса формирователей 2 и 3 образцового сигнала; выходы 20 и 21 фильтров 6 и 7 нижних частот соответственно вл ютс выходами первого и второго каналов устройства.
Устройство работает следующим образом.
По истечении выбранной длительности реализации (выбранного числа тактовых импульсов ) заполн етс счетчик 10 тактовых импульсов , и в з-ависимости от состо ни ступени формировател 2 образцового сигнала, выход которого соединен с элементом «И 12, последний срабатывает, и сигнал с его выхода поступает на запоминающее устройство 15. По истечении длительности реализации в канале с запаздыванием, отличающейс от длительности реализации в канале без запаздывани на интервал запаздывани , заполн етс счетчик 11 тактовых импульсов; в зависимости от состо ни ступени формировател 3 образцового сигнала, выход которого соединен с элементом «И 13, последний срабатывает. С приходом импульса заполнени счетчика 11 тактовых импульсов и в зависимости от состо ни запоминающего устройства 15 срабатывает элемент «И 14. Если сбо ни в одном канале нет, то с выходов элементов «И 13 и 14 на оба входа сумматора 16 по модулю два пройдут сигналы, так что на его выходе сигнала не будет. Если же сбой произошел, то на входах сумматора по модулю два будет лишь один сигнал, и на выходе его по витс сигнал сброса, который попадает на шины сброса и приведет формирователи 2 и 3 образцового сигнала в исходное состо ние, из
которого они смогут быть выведены только импульсом запуска. Счетчик 10 тактовых импульсов по окончании счета импульсов начинает новый цикл. Счетчик 11 тактовых импульсов по окончании счета импульсов сбрасывает показани запоминающего устройства 15 и также начинает новый цикл счета в случае нормальной работы устройства.
Использование предлагаемого устройства позвол ет исключить из результатов измерений при контроле или проверке статистических анализаторов измерени , которые проводились при сбое образцового сигнала. Устройство исключает эти грубые погрешности из результатов измерений путем введени контрол правильности следовани комбинаций образцового сигнала (путем повышени надежности работы устройства дл проверки статистических анализаторов).
Предмет изобретени
Устройство дл контрол статистических анализаторов по авт. св. № 392501, отличающеес тем, что, с целью повышени точности и надежности измерений, оно содержит блок контрол комбинаций образцового сигнала, четыре входа которого соединены соответственно с генератором тактовых импульсов , выходами соответствующих ступеней обоих формирователей образцового сигнала и выходом блока запаздывани , а выход блока контрол комбинаций образцового сигнала подключен к шинам сброса обоих формирователей образцового сигнала устройства, состо щий из первого счетчика, вход которого подключен к первому входу блока, а выход первого счетчика соединен с первым входом первого элемента «И, второй вход которого подключен к второму входу блока, а выход первого элемента «И через запоминающее устройство подключен к первому входу второго элемента «И, другой вход которого соединен с выходом второго счетчика, вход которого подключен к четвертому входу блока, и входом третьего элемента «И, другой вход которого соединен с третьим входом блока, а выходы второго и третьего элементов «И подключены к входам сумматора по модулю два, выход которого соединен с выходом блока контрол .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1896536A SU462180A2 (ru) | 1973-03-19 | 1973-03-19 | Устройство дл контрол статистических анализаторов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1896536A SU462180A2 (ru) | 1973-03-19 | 1973-03-19 | Устройство дл контрол статистических анализаторов |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU392501 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU462180A2 true SU462180A2 (ru) | 1975-02-28 |
Family
ID=20546329
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1896536A SU462180A2 (ru) | 1973-03-19 | 1973-03-19 | Устройство дл контрол статистических анализаторов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU462180A2 (ru) |
-
1973
- 1973-03-19 SU SU1896536A patent/SU462180A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU462180A2 (ru) | Устройство дл контрол статистических анализаторов | |
SU896594A2 (ru) | Устройство дл измерени временных интервалов | |
SU480996A1 (ru) | Цифровой фазометр с врем импульсным преобразованием | |
SU612195A2 (ru) | Измеритель средней частоты импульсов | |
SU1659973A1 (ru) | Измеритель длительности и временного положени импульса | |
JPS6233393Y2 (ru) | ||
SU1160417A1 (ru) | Устройство дл контрол цифровых узлов | |
SU599222A1 (ru) | Частотный измеритель | |
SU1008667A1 (ru) | Устройство дл измерени отношени частот двух импульсных последовательностей | |
SU834662A1 (ru) | Измеритель длительности сериииМпульСОВ | |
SU936950A1 (ru) | Устройство дл измерени временных параметров бега | |
SU840817A1 (ru) | Устройство дл диагностики системАВТОМАТичЕСКОгО упРАВлЕНи | |
SU799119A1 (ru) | Дискриминатор временного положени СигНАлОВ | |
SU1113681A1 (ru) | Устройство дл определени теоретической массы проката | |
SU548862A1 (ru) | Устройство дл диагностики неисправностей в логических схемах | |
SU577475A2 (ru) | Цифровой фазометр | |
SU841012A1 (ru) | Устройство дл измерени параметровпОМЕХОуСТОйчиВОСТи диСКРЕТНыХ блОКОВ | |
SU1075090A1 (ru) | Устройство дл измерени показател тепловой инерции частотных термодатчиков | |
SU573772A1 (ru) | Цифровой фазометр | |
SU1013757A1 (ru) | Ультразвуковой эхо-импульсный толщиномер | |
SU737899A1 (ru) | Устройство дл автоматического измерени статистических характеристик случайных погрешностей цифровых приборов | |
SU523428A1 (ru) | Устройство дл считывани информации | |
SU563641A1 (ru) | Устройство дл определени характеристик блоков сравнени | |
SU1365093A1 (ru) | Устройство дл моделировани систем св зи | |
SU1365087A2 (ru) | Устройство дл контрол логических схем |