SU439800A1 - Преобразователь двоичной кодовой последовательности импульсов в псевдотроичную кодовую последовательность - Google Patents

Преобразователь двоичной кодовой последовательности импульсов в псевдотроичную кодовую последовательность

Info

Publication number
SU439800A1
SU439800A1 SU1817220A SU1817220A SU439800A1 SU 439800 A1 SU439800 A1 SU 439800A1 SU 1817220 A SU1817220 A SU 1817220A SU 1817220 A SU1817220 A SU 1817220A SU 439800 A1 SU439800 A1 SU 439800A1
Authority
SU
USSR - Soviet Union
Prior art keywords
converter
binary
sequence
pulses
output
Prior art date
Application number
SU1817220A
Other languages
English (en)
Inventor
Николай Федорович Клочков
Original Assignee
Рижское Высшее Военное Краснознаменное Училище Им. Маршала Советского Союза Бирюзова С.С.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Высшее Военное Краснознаменное Училище Им. Маршала Советского Союза Бирюзова С.С. filed Critical Рижское Высшее Военное Краснознаменное Училище Им. Маршала Советского Союза Бирюзова С.С.
Priority to SU1817220A priority Critical patent/SU439800A1/ru
Application granted granted Critical
Publication of SU439800A1 publication Critical patent/SU439800A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

1
Изобретение отпоситс  к дискретной технике и может быть использовано в схемах аппаратуры передачи данных, а также дл  создани  многоканальной анпаратуры телефонной св зи при уплотнении посредством импульсно-кодовой модул ции (ИКМ).
Известна схема преобразовател , в которой двоична  последовательность импульсов подаетс  на логический элемент, управл юнл ,ий двум  логическими и двум  формирующими элементами.
Недостаток известной схемы заключаетс  в том, что опа сложна и имеет относительно низкую надежность. Кроме того, известна  схема может работать только при единственном представлении (отображении) единиц и нулей в двоичной кодовой последовательности импульсов, поступающей на вход преобразовател . Изменение нол рности импульсов, отображающих (представл ющих) единицу, а также общее изменение снособа нредставлени  единицы и цул  в двоичной кодовой последовательности нриводит к необходимое изменени  схемы нреобразовател .
Целью изобретени   вл етс  упрощение схемы, новышение надежности ее работы и обеснечение возможности подачи па вход преобразовател  двоичной кодовой носледовательности с любылг из вариантов представлени  единицы и НУЛЯ соответственно либо положительным импульсом и отсутствием импульса , либо отрицательным импульсом и отсутствиел импульса, либо отсутствием импульса и положительным импульсом, либо отсутствием импульса и отрицательным импульсом .
Предлагаемый преобразователь содержит логические элементы, выполненные на ферритовых логических элементах, реализующих три устойчивых состо ни , причем вход преобразовател  соединен с первым и вторьт входами первого ферритового логического элемента; выход первого ферритового логического элемента соединен с первыми и вторыми входами второго и третьего ферритовых логических элементов; выход второго ферритового логического элемента соединен с третьими входами нервого и третьего ферритовых логических элементов; а выход преобразовател  соединен с выходом третьего ферритового логического элемента.
На фиг. 1 изображена функциональна  схема преобразовател  двоичной кодовой последовательности в нсевдотроичную после.довательпость; па фиг. 2 - электрическа  схема этого нреобразовате.т .
Г1реобразо1 атель состоит из трех цецей: заноминани  имнульса, формировани  отрицательных и формировани  ноложительных импульсов.
В цепь запоминани  импульса входит два ферритовых четырехторовых логических элемента 1 и 2. Элемент 1 будем называть входпым , а элемент 2 - промежуточным.
Цепь формпровапп  отрицательных импульсов образована логическим элементом 1 и ферритовым четырехторовым логическим элементом 3. Элемент 3 будем называть выходным .
Цепь формировани  положительных импульсов образоваиа элементами 2 и 3.
Соединение элементов 1, 2 и 3 показано па схеме фпг. 2.
Схема преобразовател  - трехтактиа . Элемент 1 подключен к первой фазе, элемент 2 - к третьей, элемент 3 - к третьей фазе питани .
Схема работает следующим образом.
По третьему такту во входной элемент 1 может быть записана единица, представл ема  либо положительным, либо отрицательным импульсом. В этом случае по следующему первому такту единица переписываетс  в промежуточный элемент 2 и выходной элемент 3. Затем по второму такту единица из выходного элемента 3 считываетс  па выход преобразовател  в виде отрицательного импульса . Далее по третьему такту единица из промежуточного элемента 2 считываетс  в виде отрицательного импульса и записываетс  в элементы 1 и 3. Если во входной двоичной кодовой последовательности за единицей последуют пули, то в цепи запоминани  импульса будет «циркулировать отрицательный импульс , переписыва сь из элемепта 2 в элемент 1, из элемента 1 в элемент 2 и т. д. Одновременно отрицательный импульс будет проходить в цепи формировани  положительных импульсов, переписыва сь из элемента 2 в элемент 3. Однако считывани  единицы из элемента 3 на выход преобразовател  происходить не будет, так как при этом по первому такту в элемент 3 по третьему входу будет также записыватьс  единица. Поэтому по второму такту па выходе элемента 3 в этом случае сигнал будет подаватьс  за счет взаимной компенсации записи.
С ио влепием очередного импульса па входе преобразовател  по третьему такту в элеMeirr 1 будет записана единица по третьему или четвертому входу. Тогда ио первому такту при считывании информации из элемента 1 произойдет компенсаци  записи, и «циркулирование отрицательного импульса в цепи запоминани  прекратитс . По цепи формировани  отрицательиых импульсов не будет переписаиа единица и в элемент 3. В результате ио второму такту на выход преобразовател 
будет считан положительный импульс, так как по второму входу в элементе 3 еще хранилась единица.
При поступлеиии следующего импульса любой пол рности на вход преобразовател 
по очередному третьему такту повтор ютс  процессы, описанные выще.
Предмет изобретени 
Преобразователь двоичной кодовой последовательности импульсов в псевдотроичпую кодовую последовательность, содержащий логические элементы, отличающийс  тем, что, с целью уирощени  схемы и расширени  функциональных возможностей преобразовате.п , логические элементы выполнены на ферритовых логических элементах, реализующих три устойчивых состо ии , причем вход преобразовател  соединен с первым и вторым входами первого ферритового логического элемента; выход первого ферритового логического элемента соединен с первыми и вторыми входами второго и третьего ферритовых логических элементов; выход второго ферритового
логического элемента соединен с третьими входами первого и третьего ферритовых логических элементов, а выход преобразовател  соединен с выходом третьего ферритового логического элемента.
Вюд
ч:
+
С
-о Вопод
+
Т
о Вымд
)
вход
Фиг Z
SU1817220A 1972-07-17 1972-07-17 Преобразователь двоичной кодовой последовательности импульсов в псевдотроичную кодовую последовательность SU439800A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1817220A SU439800A1 (ru) 1972-07-17 1972-07-17 Преобразователь двоичной кодовой последовательности импульсов в псевдотроичную кодовую последовательность

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1817220A SU439800A1 (ru) 1972-07-17 1972-07-17 Преобразователь двоичной кодовой последовательности импульсов в псевдотроичную кодовую последовательность

Publications (1)

Publication Number Publication Date
SU439800A1 true SU439800A1 (ru) 1974-08-15

Family

ID=20523891

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1817220A SU439800A1 (ru) 1972-07-17 1972-07-17 Преобразователь двоичной кодовой последовательности импульсов в псевдотроичную кодовую последовательность

Country Status (1)

Country Link
SU (1) SU439800A1 (ru)

Similar Documents

Publication Publication Date Title
US2922985A (en) Shifting register and storage device therefor
US3027464A (en) Three state circuit
GB1257157A (ru)
FR2189796B1 (ru)
GB1380570A (en) Logical circuit arrangements
SU439800A1 (ru) Преобразователь двоичной кодовой последовательности импульсов в псевдотроичную кодовую последовательность
US3001140A (en) Data transmission
US3185825A (en) Method and apparatus for translating decimal numbers to equivalent binary numbers
US2794970A (en) Identification of serial stored information
GB1363707A (en) Synchronous buffer unit
US2881412A (en) Shift registers
GB1380317A (en) Storage-processor elements
SU786741A1 (ru) Запоминающий элемент
GB1397050A (en) Splitphase signal detector
US2975365A (en) Shift register
GB1466915A (en) Magnetic record reading circuitry
SU600614A1 (ru) Однотактный регистр сдвига
GB924203A (en) Improvements in memory elements
US3003144A (en) Converter device
US3043513A (en) Magnetic core serial adder
SU1057941A1 (ru) Сумматор по модулю три
SU999140A1 (ru) Преобразователь кодов
SU151511A1 (ru) Способ выполнени логических операций
SU421028A1 (ru) Устройство воспроизведения
US3474419A (en) Word drive system for a magnetic core memory