SU429431A1 - Интегрирующее устройство - Google Patents

Интегрирующее устройство

Info

Publication number
SU429431A1
SU429431A1 SU1791616A SU1791616A SU429431A1 SU 429431 A1 SU429431 A1 SU 429431A1 SU 1791616 A SU1791616 A SU 1791616A SU 1791616 A SU1791616 A SU 1791616A SU 429431 A1 SU429431 A1 SU 429431A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
amplifier
adder
output
inverter
Prior art date
Application number
SU1791616A
Other languages
English (en)
Original Assignee
И. В. Калмыков , В. Г. Языков
Московский ордена Ленина авиационный институт Серго Орджоникидзе
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by И. В. Калмыков , В. Г. Языков, Московский ордена Ленина авиационный институт Серго Орджоникидзе filed Critical И. В. Калмыков , В. Г. Языков
Priority to SU1791616A priority Critical patent/SU429431A1/ru
Application granted granted Critical
Publication of SU429431A1 publication Critical patent/SU429431A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

1
Изобретение относитс  к автоматике и вычислительной технике.
Известно интегрирующее устройство, содержащее усилитель с входным сумматором, обхваченный положительной обратной св зью.
Предложенное устройство отличаетс  тем, что оно содержит усилитель-инвертор, вход которого соед;инен с источником входного сигнала , выходной сумматор, входы которого подключены к выходам усилител  с положительной обратной св зью и усилител -инвертора , а в обратную св зь усилител  включено апериодическое звено.
Это увеличивает частотный диапазон и упрощает устройство.
На чертеже показано предлагаемое устройство . Оно состоит из входного сумматора /, усилител  2 с положительной обратной св зью, в цепь которой включено ашар.иодичеокое звено 3, усилител -инвертора 4 и выходного сумматора 5.
Входной сигнал в устройстве подаетс  на входной сумматор и усилитель-инвертор 4, а выходной снимаетс  с выходного сумматора 5.
Дл  по снени  работы схемы допустим, что передаточные коэфф1щиенты усилител  2 и усилител -инвертора одинаковы и равны К, а передаточна  функци  апериодического звена - Кос/ТР+1. Сигнал, снимаемый с выходного сумматора, определ етс  из сле.з:ующего соотнощени :
Л -Лос у
Dblx TVi 1А
J p-t- 1-П -Л ос
Из этого соотношени  следует, что прп выполнении услови  ККос 1, передаточна  функци  устройства будет соответствовать передаточной функции идеального интегри ,рующего звена . Пр-и К дл  построени  схемы люгут быть использованы элементы типа катодных-эмиттерных повторителей, характеризуемых высокой стабпльностью параметров .
Предмет и з о -б р е т е н и  
Интегрирующее устройство, содержащее входной сумматор, вход которого соединен c.i входом усилител , отличающеес  тем, что, ;: целью расширени  частотного диапазона устройства в работе, оно содержит апериодическое звено, выходной сумматор и усилительинвертор , вход которого подключен к одному из входов ВХОДНОГО сумматора и источнику входного , а выход - ко входу выходного сумматора, другой вход которого соединен с выходом ус лител  и входом апериодического звена, выход которого подключен ко входу входного сумматора.
J(8bif
SU1791616A 1972-06-02 1972-06-02 Интегрирующее устройство SU429431A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1791616A SU429431A1 (ru) 1972-06-02 1972-06-02 Интегрирующее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1791616A SU429431A1 (ru) 1972-06-02 1972-06-02 Интегрирующее устройство

Publications (1)

Publication Number Publication Date
SU429431A1 true SU429431A1 (ru) 1974-05-25

Family

ID=20516309

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1791616A SU429431A1 (ru) 1972-06-02 1972-06-02 Интегрирующее устройство

Country Status (1)

Country Link
SU (1) SU429431A1 (ru)

Similar Documents

Publication Publication Date Title
SU429431A1 (ru) Интегрирующее устройство
JPS5261945A (en) Transistor circuit
DE3575645D1 (de) Dpcm-codierer mit verringerter interner rechenzeit.
SU557468A1 (ru) Преобразователь сопротивлени в частоту
SU710042A1 (ru) Комбинационный сумматор
SU397906A1 (ru) Цифровое точечное квазиобрати/иое интегрирующее устройство
JPS55100734A (en) Output buffer circuit with latch function
SU575767A1 (ru) Формирователь импульсов
SU411627A1 (ru)
SU1716546A1 (ru) Интегрирующее устройство
SU706949A1 (ru) Устройство дл мажоритарного сглаживани сигнала
SU710043A2 (ru) Устройство дл обнаружени ошибок в регистре сдвига
SU386420A1 (ru) |i ЕСЕСОЮЗНАЯI ;^-,''-^'Т^ш»тру !^чрп<д !Автор
JPS5329643A (en) Singal hold circuit
SU482714A1 (ru) Устройство дл измерени временных рассогласований
SU396703A1 (ru) Устройство для преобразования угла поворота
SU1196907A1 (ru) Устройство дл формировани целых степеней синуса и косинуса
SU483778A1 (ru) Устройство с одним устойчивым состо нием
SU482862A1 (ru) Усилитель
SU474027A1 (ru) Устройство дл регистрации картографической информации
SU800991A1 (ru) Устройство дл вычитани издВОичНОгО чиСлА пОСТО ННОгО КОдА,РАВНОгО дВуМ
SU418857A1 (ru)
SU429504A1 (ru)
SU523537A1 (ru) Устройство дл измерени координаты светового потока
SU503255A1 (ru) Устройство дл извлечени квадратного корн