SU425115A1 - DEVICE COMPARISON - Google Patents

DEVICE COMPARISON

Info

Publication number
SU425115A1
SU425115A1 SU1812266A SU1812266A SU425115A1 SU 425115 A1 SU425115 A1 SU 425115A1 SU 1812266 A SU1812266 A SU 1812266A SU 1812266 A SU1812266 A SU 1812266A SU 425115 A1 SU425115 A1 SU 425115A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
shift register
decoder
comparison
Prior art date
Application number
SU1812266A
Other languages
Russian (ru)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1812266A priority Critical patent/SU425115A1/en
Application granted granted Critical
Publication of SU425115A1 publication Critical patent/SU425115A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1one

Изобретение относитс  к цифровой измерительной технике и может быть использовано при построении помехоустойчивых цифровых измерительных приборов и аналого-цифровых преобразователей.The invention relates to digital measurement technology and can be used in the construction of noise-tolerant digital measuring devices and analog-to-digital converters.

Известно устройство сравнени , содержащее триггер, выход которого соединен с устройством съема информации, а вход - с устройством подачи импульсного напр жени , со входом которого через ключ соединен генератор импульсов.A comparison device is known which contains a trigger, the output of which is connected to an information pickup device, and the input is connected to a pulse voltage supply device, to the input of which a pulse generator is connected via a key.

Однако известное устройство обладает веро тностью ложного результата сравнени , если один или оба сравниваемых сигнала поступают на вход триггера со случайной помехой .However, a known device has the probability of a false comparison result if one or both of the compared signals arrive at the trigger input with random noise.

Целью изобретени   вл етс  повышение точности сравнени .The aim of the invention is to improve the accuracy of the comparison.

Дл  этого в устройство сравнени  введены п-разр дный регистр сдвига и дешифратор, включенные между входом ключа и выходом устройства съема информации, причем выход /г-разр дного регистра сдвига соединен со входом дешифратора, выход которого подключен ко входу  -разр дного регистра сдвига.To do this, an n-bit shift register and a decoder connected between the key input and the output of the information picker are entered into the comparator, with the output of the / z-bit shift register connected to the input of the decoder, the output of which is connected to the input of the bit-shift register.

На чертеже приведена блок-схема устройства .The drawing shows a block diagram of the device.

Устройство сравнени  содержит генератор импульсов 1, ключ 2, устройство подачи импульсного папр жепи  3, триггер 4, устройство съема информации 5, «-разр дный регистр сдвига 6, дешифратор 7, выходы дешифратора 8 и 9.The comparator comprises a pulse generator 1, a key 2, a pulsed pulse feeder 3, a trigger 4, an information pickup device 5, a "-shift shift register 6, a decoder 7, the outputs of the decoder 8 and 9.

Устройство сравнени  работает следуюш,имComparison device works the following,

образом.in a way.

Импульсы опроса поступают с генератора импульсов I через открытый ключ 2 на вход устройства 3 подачи импульспого напр жени . С выхода дешифратора 7 сигнал поступит на управл юш,ий вход ключа 2 и закроет его. Кроме того, с выхода дешифратора 7 сигнал поступает на установку в исходное состо ние «-разр дного регистра сдвига 6 и на выходе 8 дешифратора 7 по витс  сигнал,The interrogation pulses come from the pulse generator I through the open key 2 to the input of the pulsed voltage supply device 3. From the output of the decoder 7, the signal will go to the control, the input of the key 2 and close it. In addition, from the output of the decoder 7, the signal goes to the installation in the initial state of the "-sized shift register 6 and the output 8 of the decoder 7 shows a signal

фиксируюший результат сравнени , равный «О. Аналогичные изменени  произойдут в устройстве сравнени , если «-разр дный регистр сдвига 6 будет заполнен «1 п сигнал, фпксируюш.пй результат сравнени , равныйfixing result of comparison, equal to "O. Similar changes will occur in the comparator if the “-discharge shift register 6 will be filled with a“ 1 n signal, which gives the comparison result equal to

«1, по витс  на выходе 9 дешифратора 7."1, according to Wits at the output 9 of the decoder 7.

Если га-разр дный регистр сдвига 6 будет заполнен и «нзлем и «единицей, то с выхода дешифратора 7 сигнал поступит только паIf the g-bit shift register 6 is filled with both the "ground and the" one, then the output from the decoder 7 will only receive a signal

установку «О «-разр дного регистра сдвига 6 и затем снова произойдет его заполнение. Заполпение п-разр дного регистра сдвига 6 п установка его в «О будет продолжатьс  до тех пор, пока в нем пе образуетс  лпбо «О,setting “O” is bit shift register 6 and then it will be filled again. The firing of the n-bit shift register 6 n, setting it to "O will continue until it is formed in it"

либо «1.or “1.

Предмет изобретени Subject invention

Устройство сравнени , содержандее триггер, выход которого соединен с устройством съема информации, а вход - с устройством подачи импульсного напр жени , со входом которого через ключ соединен генератор импульсов, отличающеес  тем, что, с целью повышени  точности сравнени , в него введены  -разр дный регистр сдвига и дегиифратор, включенные между входом ключа и выходом устройства съема информации, причем выход л-разр дного регистра сдвига соединен со входом дешифратора, выход которого подключен ко входу п-разр дного регистра сдвига.The comparator contains a trigger, the output of which is connected to the information picker, and the input is connected to a pulsed voltage supply device, to the input of which a pulse generator is connected via a key, characterized in that, in order to improve the comparison accuracy, a bit is inserted into it. the shift register and the deiafrarator connected between the key input and the output of the information picker, the output of the n-bit shift register is connected to the input of the decoder, the output of which is connected to the input of the n-bit shift register.

УHave

SU1812266A 1972-07-10 1972-07-10 DEVICE COMPARISON SU425115A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1812266A SU425115A1 (en) 1972-07-10 1972-07-10 DEVICE COMPARISON

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1812266A SU425115A1 (en) 1972-07-10 1972-07-10 DEVICE COMPARISON

Publications (1)

Publication Number Publication Date
SU425115A1 true SU425115A1 (en) 1974-04-25

Family

ID=20522398

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1812266A SU425115A1 (en) 1972-07-10 1972-07-10 DEVICE COMPARISON

Country Status (1)

Country Link
SU (1) SU425115A1 (en)

Similar Documents

Publication Publication Date Title
SU425115A1 (en) DEVICE COMPARISON
SU1001455A1 (en) Pulse delay device
SU601625A1 (en) Frequency-code converter
SU1486915A2 (en) Multichannel device for locating acoustxic emission source
SU798788A1 (en) Device for input of random signal train
RU1461198C (en) Range meter
SU555546A1 (en) Error Correction Device
SU440777A1 (en) Random Pulse Generator
KR910009076B1 (en) Universal pulse generator
SU445144A1 (en) Binary to time converter
SU377789A1 (en) MULTI-CHANNEL PULSES ANALYZER
SU414909A1 (en) Nuclear Radiation Detector
SU1700555A1 (en) Stochastic duration pulse generator
SU917337A1 (en) Logarithmic voltage-to-code converter
SU537351A1 (en) Stochastic quad
SU151227A1 (en) Angle or displacement transducer to binary code
SU429361A1 (en) DEVICE FOR MEASURING VOLTAGE AMPLITUDE
SU737852A1 (en) Device for determining analogue-digital converter characteristics
SU1635220A1 (en) Buffer memory
SU1206820A1 (en) Stochastic piece-linear interpolator
SU501362A1 (en) Device for recording waveforms of nanosecond repetition
SU475640A1 (en) Device for digital tracking scan
SU374722A1 (en) DEVICE FOR FORA PULSE FOR PULSES WITH DISCRETE FREQUENCY MEASUREMENT
SU412561A1 (en) PULSE VOLTMETER
SU480185A1 (en) Normalized Pulse Generator