SU413611A1 - - Google Patents

Info

Publication number
SU413611A1
SU413611A1 SU1720356A SU1720356A SU413611A1 SU 413611 A1 SU413611 A1 SU 413611A1 SU 1720356 A SU1720356 A SU 1720356A SU 1720356 A SU1720356 A SU 1720356A SU 413611 A1 SU413611 A1 SU 413611A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
pulse
transistor
emitter
resistor
Prior art date
Application number
SU1720356A
Other languages
English (en)
Other versions
SU413611A2 (ru
Filing date
Publication date
Application filed filed Critical
Priority to SU1720356A priority Critical patent/SU413611A1/ru
Application granted granted Critical
Publication of SU413611A2 publication Critical patent/SU413611A2/ru
Publication of SU413611A1 publication Critical patent/SU413611A1/ru

Links

Description

1
Изобретение относитс  к области наносекундной мИНимпульсной технике.
По основному авт. св. № 365030 известно формирующее устройство.
1Дель изобретени  - повышение амплитуды выходных импульсов и уменьшение пьедестала .
Дл  этого в предлагаемом устройстве к точкам соединени  резисторов с эмиттерами транзисторов одной проводимости двух выходных эмиттерных повторителей подключены одноименные электроды диодов, другие электроды которых объединены между собой и подключены к нагрузочному резистору, при этом база одного из транзисторов выходных эмиттерных новторителей подключена к выходу элемента регулировки времени нарастани  импульса , а база другого транзистора подключена к выходу элемента регулировки времени спада импульса.
На чертеже приведена схема предлагаемого устройства.
Формирующее устройство работает следующим образом.
В ИСХОДНОМ состо нии транзисторы 1 и 2 закрыты, а транзисторы 3, 4 и 5 открыты. Па базе транзистора 3 действует потенциал +Е, который, повтор  сь на эмиттере, передаетс  через диод 6 на резистор 7 нагрузки.
С другой стороны потенциал +Е, который действует на выходе схемы задержки 8, повтор етс  на эмиттере нормально открытого транзистора 4 благодар  тому, что он работает в режиме эмиттерного повторител .
Па коллекторе же закрытого транзистора 2 действует нулевой потенциал, который повтор етс  на эмиттере транзистора 1, но не проходит на резистор 7 нагрузки, так как быстродействующий импульсный диод 9 в этом случае смещен в обратном направлении.
Таким образом, на выходе устройства имеетс  положительный потенциал +Е.
При поступлении сигнала на вход устройства на выходе блока 10 регулировки времени нарастани  формируетс  импульс отрицательной пол рности, а на выходе схемы 8 формируетс  пр моугольный импульс отрицательной пол рности, фронт которого задержан на /зад.
Врем  задержки определ ет длительность импульса на выходе устройства tn. Импульс с выхода блока 10 повтор етс  на эмиттере транзистора 3 и через диод 6 проходит на резистор 7. Диод 9 продолжает находитьс  в обратносмещенном состо нии, что преп тствует прохождению этого импульса на эмиттер транзистора 1 и тем самым способствует выделению на выходе полностью напр л ени  +Е. Импульс с выхода схемы 8 закрывает транзистор 4, транзистор 2 открываетс , и на его коллекторе выдел етс  импульс с периодом от нул . Времл нарастани  этото импульсЯ де к-йтс  ве.1ичи11а; 1и конденсатора 11 и ;.езистора 12.
Линейность фронта обеспечиваетс  блигодар  посто нному току зар да конденсатора 11.
С коллектора транзистора 2 нмнульс по:тунает на базу транзистора 1 н; новторл сь на его эмиттере, через диод 9 проходит на резистор 7, где он сумм:;руетс  с отрнцательны.м имнульсом, действующим на выходе.
Суммирование на резисторе 7 происходит оез потери по амплитуде, так как включение транзисторов 3 и 1 и наличие диодов G и 9 полностью разв зывает схемы регулировк ; времени нарастани .
После суммировани  на выходе формируетс  импульс с амплитудой, практически равной Е, и длительностью, определ емой /лад. Врем  нарастани  выходного импульса регулируетс  блоком 10, а врем  спада- -резистором 12 и конденсатором И.
Благодар  включению транзиеторои 3 и 1 на выходе практически нет ньедестала. Эю св зано с тем, что во врем  формировани  BIMходного импульса суммировани  но cyuiecTBy не происходит, осундествл етс  последовательное формирование в нагруз .е двух перепадов
( от -f Е до нул  и от нул  до -f Е), разделенных по времени на /зад.
В люмент же суммировани  этих перепадов транзисторы 3 и 1 открыты, а диоды 6 и 9 пр мо смещены, и нанр жение в нагрузке практически равно напр жению питани .
Расщирение диапазона регулировки спада выходного импульса достигаетс  включение.м ipauancTopa 4 и резистора 13.
Предмет изобретен и  
Формирующее устройство по авт. св. 365030, отличающеее  тем, что, с целью повыщени  амплитуды выходных импульсов и y vIeньшeни  пьедестала, к точкам соединени  резиеторов с ьмнттерамн транзисторов одной проводимости двух выходиых эмиттерных повторителей подключены одноименные электроды диодов, другие электроды которых объединены между собой н подключены к нагрузочному резистору, при этом база одного из транзисторов выходных эмиттерных повторителей подключена к выходу элемента регулировки времени иарастаии  имнульса, а база другого тра}1зистора соединена е выходо .1 элемента регулировки времени спада импульса .
SU1720356A 1971-12-03 SU413611A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1720356A SU413611A1 (ru) 1971-12-03

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1720356A SU413611A1 (ru) 1971-12-03

Publications (2)

Publication Number Publication Date
SU413611A2 SU413611A2 (ru) 1974-01-30
SU413611A1 true SU413611A1 (ru) 1974-01-30

Family

ID=

Similar Documents

Publication Publication Date Title
US3049625A (en) Transistor circuit for generating constant amplitude wave signals
GB1180982A (en) Improvements in or relating to Pulse Duration Modulators
US3308308A (en) Square-wave pulse-generator employing triggered avalanche transistor and two equal-length delaylines connected thereto to provide sharp cutoff
SU413611A1 (ru)
US3302040A (en) Linear sawtooth voltage-wave generator employing transistor timing circuit having capacitor-zener diode combination feedback
US4282447A (en) Signal buffer circuit arrangement
US3800169A (en) Timing circuit including temperature compensation
US3530313A (en) Circuit arrangement to convert rectangular pulses
US3304443A (en) Delay circuit
US3267297A (en) Delay line timed pulse generator
SU362444A1 (ru) УСТРОЙСТВО дл НЕЗАВИСИМОЙ РЕГУЛИРОВКИ
US3341712A (en) Current sensing timing circuits
US2573558A (en) Pulse generator
SU410549A1 (ru)
GB896759A (en) Improvements in or relating to electric pulse circuits
SU422089A1 (ru) Устройство временной задержки электрических импульсов
SU526966A1 (ru) Реле времени
SU458095A1 (ru) Релаксационный формирователь пр моугольных импульсов
SU613498A1 (ru) Селектор импульсов максимальной длительности
SU409363A1 (ru) Амплитудно-импульсный преобразователь
SU447818A1 (ru) Генератор серии импульсов
SU951676A1 (ru) Устройство задержки
SU571892A1 (ru) Селектор импульсов по длительности
GB966600A (en) Improvements in transistor logic circuitry for digital systems
SU843202A2 (ru) Формирователь импульсов