SU362444A1 - УСТРОЙСТВО дл НЕЗАВИСИМОЙ РЕГУЛИРОВКИ - Google Patents

УСТРОЙСТВО дл НЕЗАВИСИМОЙ РЕГУЛИРОВКИ

Info

Publication number
SU362444A1
SU362444A1 SU1499402A SU1499402A SU362444A1 SU 362444 A1 SU362444 A1 SU 362444A1 SU 1499402 A SU1499402 A SU 1499402A SU 1499402 A SU1499402 A SU 1499402A SU 362444 A1 SU362444 A1 SU 362444A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
transistors
output
polarity
pulse
Prior art date
Application number
SU1499402A
Other languages
English (en)
Inventor
изобретени Авторы
Original Assignee
М. А. Анан , Е. Б. Алексеев Московский ордена Ленина энергетический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by М. А. Анан , Е. Б. Алексеев Московский ордена Ленина энергетический институт filed Critical М. А. Анан , Е. Б. Алексеев Московский ордена Ленина энергетический институт
Priority to SU1499402A priority Critical patent/SU362444A1/ru
Application granted granted Critical
Publication of SU362444A1 publication Critical patent/SU362444A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

1
Изобретение относитс  к области наносекундной импульсной техники.
Известно устройство независимой регулировки амплитуды, длительности, времен нарастани  и спада импульсов, содержащее канал регулировки нарастани  и канал регулировки спада импульсов на транзисторах типа р-п-р и п-р-П, переключатель пол рности выходных импульсов и импульсные диоды .
Известное устройство имеет недостаточную надежность и малый диапазон регулировки.
С целью повышени  надежности, расширени  диапазона независимой регулировки и улучшени  выходных характеристик в предлагаемом устройстве на входе каждого канала включена регулируема  лини  задержки, а коллектор транзистора первого каскада каждого канала подключен к источнику питани  через переменный резистор, средний вывод которого соединен с базой транзистора следуюш,его каскада, а выходы каналов подключены к обш,ему контакту переключател  пол рности выходных импульсов.
На фиг. 1 представлена принципиальна  схема предлагаемого устройства; на фиг. 2 - временна  диаграмма, по сн юща  работу устройства дл  случа , когда на входе действует импульс отрицательной пол рности, а на выходе выдел етс  сигнал положительной пол рности . Этому же случаю соответствуют положени  переключателей пол рностей на фиг. 1.
Устройство, состо щее из двух каналов, содержит регулируемые линии 7 и 2 задержки , транзисторы 5, 4 и 5 типа п-р-п, транзисторы 6,7 М 8 типа р-п-р, переключатели 9 п 10 пол рности, инверторы 11 и 12, конденсаторы 13 и 14, резистор 15, подключенный к коллектору транзистора 5 и к источнику питани , средний вывод резистора подключен к базе транзистора 4, резистор 16, аналогичным образом подключенный к коллектору транзистора б и к базе транзистора 7, отсекающне диоды 17 и /5, резисторы 19 и 20, включенные в цепи эмиттеров транзисторов 5 и 8.
Предлагаемое устройство работает следующим образом.
При импульсе, действующем на входе, выдел етс  сигнал отрицательной пол рности, а при импульсе, действующем на выходе, - сигнал положительной пол рности. В исходном состо нии транзисторы 3 типа
п-р-га и транзистор 6 типа р-п-р закрыты . Конденсаторы 13 и 14 ъ коллекторно-.базовых цеп х транзисторов 3 и 6 соответственно зар жены до напр жений, определ емых источниками питани . Напр жени  на базах
транзисторов 3 и 6 равны нулю.
Напр жени  между средними выводами резисторов 15 и 16 соответственно и общей шиной «повтор ютс  эмиттерными повторител ми на транзисторах 4 и 5 типа п-р-п и транзисторах 7 и 5 типа р-п-р.
Величины положительного и отрицательного посто нных напр жений источников питани , а также величины резисторов 19 и 20 выбираютс  одинаковыми, поэтому в общей точке соединени  резисторов, а следовательно, и в нагрузке напр жение равно нулю.
Входной импульс (фиг. 2, а отрицательной пол рности поступает на инвертор 11, на выходе которого форма сигнала соответствует зависимости, показанной на фиг. 2, б. Выходной сигнал, задержива сь в линии / задержки , поступает на базу транзистора 3 (фиг. 2, б), а затем одновременно инвертиру сь (инвертор 12, поступает на базу транзистора 6 (фиг. 2, г).
Регенеративные линии / и 2 задержки, собранные на транзисторах и диодах с накоплением зар да, рассчитаны таким образом, что на их выходах формируютс  импульсы такой же пол рности, как и на входах, т. е. с малым временем нарастани  и амплитудой, равной величине напр жени  источника питани .
Инверторы // и 12 со.браны на высокочастотных транзисторах и работают в ключевом режиме. Таким образом, на базах транзисторов 3 к 6 действуют импульсы с амплитудой, близкой по величине к напр жению источников питани  с малым временем нарастани , причем на базе транзистора 3 действует импульс положительной пол рности, а на базе транзистора 6 - отрицательной.
С приходом входного ситнала напр жение на базе транзистора 3 резко возрастает до величины напр жени  на его коллекторе, транзистор открываетс , напр жение на коллекторе падает до нул .
Врем  нарастани  формируемого при этом на коллекторе транзистора отрицательного перепада может регулироватьс  величиной емкости Конденсатора 13. Так как последний перезар жаетс  под воздействием двойного перепада напр жени , то фронт формируемого перепада получаетс  линейным (фиг. 2,). Аналогично без задержки формируетс  положительный перепад на коллекторе транзистора 5 (фиг. 2, е) с временем нарастани , регулируемым величиной емкости конденсатора 14.
Далее эти перепады суммируютс  в общей точке резисторов 19 и 20, при этом формируетс  (относительно нул ) импульс положительной пол рности (фиг. 2, ж) длительностью , определ емой величиной задержки на линии 1, временем нарастани , определ емым величиной емкости конденсатора 14, временем -спада, определ емым величиной емкости
конденсатора 13, и амплитудой, определ емой положени ми движков резисторов 15 и 16, измен емых синхронно, при этом возникающий вслед за «полезным положительным импульсом отрицательный импульс отсекаетс  диодом 17. На выходе выдел етс  только импульс положительной пол рности (фиг. 2, з). По окончании входного импульса схема через врем , меньщее длительности входного сигнала, снова готова к работе.
Предмет изобретени 
Устройство дл  независимой регулировки
амплитуды, длительности, Бремен нарастани  и спада импульсов, содержащее канал регулировки нарастани  и канал регулировки спада импульсов на транзисторах типа р-п-р и п-р-п, переключатель пол рности выходных имлульсов и импульсные диоды, отличающеес  тем, что, с целью повыщени  надежности , расщирени  диапазона независимой регулировки и улучщени  выходных характеристик , на входе каждого канала включена регулируема  лини  задержки, а коллектор транзистора первого каскада каждого канала подключен к источнику питани  через переменный резистор, средний вывод которого соединен с базой транзистора следующего
каскада, а выходы каналов подключены к общему контакту переключател  пол рности выходных импульсов.
Л
--tfKФь-г- 2.
SU1499402A 1970-12-28 1970-12-28 УСТРОЙСТВО дл НЕЗАВИСИМОЙ РЕГУЛИРОВКИ SU362444A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1499402A SU362444A1 (ru) 1970-12-28 1970-12-28 УСТРОЙСТВО дл НЕЗАВИСИМОЙ РЕГУЛИРОВКИ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1499402A SU362444A1 (ru) 1970-12-28 1970-12-28 УСТРОЙСТВО дл НЕЗАВИСИМОЙ РЕГУЛИРОВКИ

Publications (1)

Publication Number Publication Date
SU362444A1 true SU362444A1 (ru) 1972-12-13

Family

ID=20461090

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1499402A SU362444A1 (ru) 1970-12-28 1970-12-28 УСТРОЙСТВО дл НЕЗАВИСИМОЙ РЕГУЛИРОВКИ

Country Status (1)

Country Link
SU (1) SU362444A1 (ru)

Similar Documents

Publication Publication Date Title
US3194979A (en) Transistor switching circuit
US3751682A (en) Pulsed voltage driver for capacitive load
US4054804A (en) Bipolar charging and discharging circuit
SU362444A1 (ru) УСТРОЙСТВО дл НЕЗАВИСИМОЙ РЕГУЛИРОВКИ
US3489925A (en) Pulse generator with variable pulse width
US3548219A (en) Semiconductor pulse amplifier
US3217173A (en) Pulse generator employing bipolar-signal gated bistable amplifiers to produce unipolar, shaped output pulses
US3530313A (en) Circuit arrangement to convert rectangular pulses
US3197656A (en) Transistor time delay circuits
GB1167326A (en) Electronic Frequency Divider
SU347899A1 (ru) Генератор импульсной последовательности
US3586885A (en) Square wave generator
SU464970A1 (ru) Преобразователь посто нного тока в частоту следовани импульсов
US3588547A (en) Pulse delay circuit
SU1152087A2 (ru) Делитель частоты
SU951676A1 (ru) Устройство задержки
SU430511A1 (ru) Устройство управления двухимпульсным декатроном
SU984004A1 (ru) Формирователь импульсов
SU1160537A1 (ru) Мультивибратор
SU403037A1 (ru) Формирователь импульсов
US3160763A (en) Pulse delay network incorporating a pulse generator
SU911686A2 (ru) Генератор импульсов
SU1547027A1 (ru) Устройство считывани информации
SU389514A1 (ru) УСТРОЙСТВО дл ДЕЛЕНИЯ НАПРЯЖЕНИЙ
RU2025038C1 (ru) Устройство формирования импульсов напряжения