SU984004A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU984004A1
SU984004A1 SU813246046A SU3246046A SU984004A1 SU 984004 A1 SU984004 A1 SU 984004A1 SU 813246046 A SU813246046 A SU 813246046A SU 3246046 A SU3246046 A SU 3246046A SU 984004 A1 SU984004 A1 SU 984004A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
resistor
collector
capacitor
base
Prior art date
Application number
SU813246046A
Other languages
English (en)
Inventor
Геннадий Иванович Передельский
Эдуард Филиппович Сербин
Михаил Рудольфович Эрмантраут
Original Assignee
Томский Институт Автоматизированных Систем Управления И Радиоэлектроники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Томский Институт Автоматизированных Систем Управления И Радиоэлектроники filed Critical Томский Институт Автоматизированных Систем Управления И Радиоэлектроники
Priority to SU813246046A priority Critical patent/SU984004A1/ru
Application granted granted Critical
Publication of SU984004A1 publication Critical patent/SU984004A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ
Изобретение относитс  к импульсной технике и может быть использо-г вано в устройствах информационноизмерительной техники, автоматики и телемеханики.
Известен генератор трапецеидальных импульсов, измен ющий длительность переднего фронта, содержащий формирующий конденсатор, включенный между коллектором и базой составного транзистора, стабилитрон, усилитель посто нного тока С13. .
Известен также генератор трапецеидального напр жени , содержащий первый и второй транзисторы, соединенные по схеме эквивалента двухбазового днода, у которых коллектор первого транзистора через первый резистор соединен с шиной питани , эмиттер транзистора через второй резистор - с выходной шиной, база транзистора через последовательно соединенные конденсатор и диод соединена с базой второго транзистора, эмиттер второго транзистора через третий резистор соединен с шиной питани , а коллектор через четвертый резистор с выходной шиной, нагрузку , соедин юсцую выходную шину с общей, и усилитель запускающих импульсов на транзисторном ключе, коллектор которого через п тый резистор соединен с коллектором пер ,вого транзистора, а база - с шиной запуска 2.
Недостатком обоих устройств-,  вл ютс  малые функциональные возможности ..
Целью изобретени   вл етс  рас10 ширение функциональных возможностей, заключающеес  в возможности формировани  импульсов сложной формы, содержащих участок напр жени , измен ющийс  по параболическому за15 кону, участок напр жени  с плоской вершиной и участок с изменением напр жени  по линейному закону при управл ющих импульсах простой пр моугольной формы.
20
Поставленна  цель достигаетс  тем, что в устройство, содержащее первый и второй транзисторы, соединенные по схеме эквивалента двухбазового диода, у которых коллектор первого
25 транзистора соединен через первый резистор с шиной питани , эмиттер - второй резистор - с выходной шиной, база транзистора - с первым выводом конденсатора, эмит30 тер второго транзистора через .третий резистор соединен с первым выодом четвертого резистора, а его коллектор через п тый резистор соеинен с выходной шиной, нагрузку, соедин квдую выходную и общую шины, усилитель запускающих импульсов а транзисторном ключе, коллектор которого через шестой резистор соединен с коллектором первого транзистора , а база соединена с шиной запуска , введены параллельно соединенные седьмой резистор и транзисторный ключ, включенные-между шиной питани  и вторым выводом четвертого резистора , причем вход ключа соединен с коллехтором транзистора усилител  запускающих импульсов, а второй вывод конденсатора соединен с базой второго транзистора.
На фиг.1 приведена принципиальна  схема предлагаемого формировател  импульсов; на-фиг.2 - диаграммы напр жени  на входе и выходе формировател .
Формирователь импульсов содержит два каскада на транзисторах 1 и 2 противоположного типа проводимости с резисторами 3-6 в коллекторных и эмиттерных цеп х, выходы каскадов взаимно соединены с входами непосредственно . Между базами транзисторов 1 и 2 включен конденсатор 7, а к коллектору транзистора 1 через резистор 8 подключаетс  усилитель 9 запускающих импульсов на транзисторе 10. Эмиттер транзистора 1 и коллектор транзистора 2 через резисторы подсоедин ютс  к резистору 11 нагрузки, с которого снимаетс  выходной импульс. Между имеющимс  резистором 5 в эмиттерной цепи транзистора 2 и шиной питани  параллельно соединены резистор 12 и ключевой п-р-п транзистор 13, база которого через резистор 14 соединена с коллектором транзистора 10 усилител  9 запускающих импульсов .
В исходном состо нии, т.е. при отсутствии запускающих импульсов, конденсатор 7 зар жаетс  до напр жени  источника питани , плюс - на нижней обкладке, минус - на верхней по цепи из резисторов 11, б, 3 и конденсатора 7. При этом транзистор 10 закрыт, закрыты транзисторы 1, 2, 13, так как на их базах нулевое напр жение относительно эмиттера. Схема практически не потребл ет энергии.
С приходом на запуск пр моугольного импульса отрицательной пол рности открываетс  транзистор 10, который, в свою очередь, вызывает открывание транзисторов 13 и 2. В схеме устройства действует р д обратных св зей. Каскады на транзисторах 1 и 2 имеют резисторы в эмиттерных цеп х, посредством которых образуетс  отрицательна  обратна  св зь (ООС). Выход каскада на транзисторе 1 соединен со входом каскада на транзисторе 2, и выход каскада на транзисторе 2 соединен со входом каскада на транзисторе 1. Это петл  положительной обратной св зи (ПОС). Конденсатор 7 включен между коллектором и базой транзистора 2 и образует емкостную отрицательную обратную св зь. Устройство с емкостной отрицательной обратной св зью с коллектора на базу формирует, как известно, линейно-измен ющийс  сигнал, т.е. сигнал, измен ющийс  с посто нной скоростью.
Если в устройстве две другие обратные св зи в эквиваленте дают положительную обратную св зь, то сигнал измен етс  с нарастающей скоростью . Выбором значени  сопротивлени  резистора 5 обеспечиваетс  такое значение эквивалентной обратн св зи, что выходной сигнал измен етс  по квадратичному закону. После разр да конденсатора 7 в схеме формируетс  участок сигнала с плоской вершиной, так как транзисторы 1 и 2 вход т в насыщение. После окончани  управл ющего импульса транзисторы 1 и 13 закрываютс . Начинаетс  стади  формировани  линейно-измен кидейс  части. Конденсатор 7 начинает зар жатьс  по цепи из резисторов 11, б, 1, 3 и конденсатора -7. Так как транзистор 13 закрыт, то резистор 12 подключаетс  последовательно к резистору 5. При этом действуют положительна  и отрицательна  обратные св зи с коллектора на базу каждого транзистора 1 и 2, которые в сильно степени линеаризуют процесс зар да конденсатора. Изменением резжзтора можно добитьс , чтобы зар д конденсатора проходил по линейному закону . В результате на выходе формируетс  импульс сложной формы. Осциллограммы напр жений дл  этого формировател  приведены на фиг.2.
С приходом следующего запускающего импульса все процессы в формирователе повтор ютс . Токи транзисторбв 1 и 2 объедин ютс  на резисторе 11. От этого заметно улучшаетс  нагрузочна  способность формировател . Вместо резистора 11 можно включить потенциометр и, осуществл ть регулировку амплитуды выходного импульса от нул  до максимального значени .

Claims (1)

  1. Формула изобретени 
    Формирователь импульсов, содержащий первый и второй транзисторы.
SU813246046A 1981-02-10 1981-02-10 Формирователь импульсов SU984004A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813246046A SU984004A1 (ru) 1981-02-10 1981-02-10 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813246046A SU984004A1 (ru) 1981-02-10 1981-02-10 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU984004A1 true SU984004A1 (ru) 1982-12-23

Family

ID=20942382

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813246046A SU984004A1 (ru) 1981-02-10 1981-02-10 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU984004A1 (ru)

Similar Documents

Publication Publication Date Title
US3532993A (en) Variable period,plural input,set-reset one shot circuit
GB1460068A (en) Zero crossover circuit
SU984004A1 (ru) Формирователь импульсов
US4427901A (en) Waveform shaping circuit
SU1035786A1 (ru) Умножитель напр жени
SU930594A1 (ru) Генератор пр моугольных импульсов
SU604137A1 (ru) Генератор пр моугольных импульсов
SU811492A1 (ru) Устройство дл формировани трапецеидаль-НОгО НАпР жЕНи
RU2028724C1 (ru) Формирователь пилообразных импульсов удвоенной частоты
SU1160539A1 (ru) Мультивибратор
SU790118A1 (ru) Генератор пр моугольных импульсов
SU868871A1 (ru) Реле времени периодических включений
SU1450082A1 (ru) Генератор импульсов
SU841085A1 (ru) Генератор импульсов
RU2022442C1 (ru) Устройство для формирования тока в фазе асинхронного электропривода
SU1734192A1 (ru) Управл емый мультивибратор Климова
SU454685A1 (ru) Преобразователь напр жени в частоту следвани импульсов
SU410546A1 (ru)
SU1202042A1 (ru) Формирователь импульсов
SU644028A1 (ru) Генератор пр моугольных импульсов
SU593309A1 (ru) Преобразователь напр жени в число импульсов
SU1231589A1 (ru) Генератор пилообразного напр жени
SU843016A1 (ru) Реле времени
SU923009A2 (ru) Ждущий мультивибратор
SU712939A1 (ru) Формирователь трапецеидальных симметричных импульсов