SU410534A1 - - Google Patents
Info
- Publication number
- SU410534A1 SU410534A1 SU1711927A SU1711927A SU410534A1 SU 410534 A1 SU410534 A1 SU 410534A1 SU 1711927 A SU1711927 A SU 1711927A SU 1711927 A SU1711927 A SU 1711927A SU 410534 A1 SU410534 A1 SU 410534A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- comparator
- circuit
- amplifier
- inverter
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
1one
Изобретение относитс к импульсной технике . Компаратор может быть использован, например , в цифровых измерительных приборах , прецизионных устройствах регулируемой задержки.The invention relates to a pulse technique. The comparator can be used, for example, in digital measuring devices, precision adjustable delay devices.
Известен компаратор, содержащий интегральный прерыватель на двух структурнокомпенсированных инверсных ключах с заземленной средней точкой, усилитель переменного тока, соединенный с одним входом схемы совпадени , управл ющий генератор, выходы которого подключены соответственно ко входам интегрального прерывател и другому входу схемы совпадени .A known comparator comprising an integral breaker on two structurally compensated inverse keys with a grounded midpoint, an AC amplifier connected to one input of the coincidence circuit, a control generator, the outputs of which are connected respectively to the inputs of the integrated breaker and the other input of the coincidence circuit.
Известный компаратор слабо защищен от паразитных наводок и внешних полей и недостаточно чувствителен, что приводит к невысокой точности сравнени напр жений малых уровней.The known comparator is poorly protected from parasitic interference and external fields and is not sensitive enough, which leads to a low accuracy of comparing low level voltages.
Цель изобретени - повышение точности и помехозащищенности устройства.The purpose of the invention is to improve the accuracy and noise immunity of the device.
Предлагаемый компаратор отличаетс тем, что дополнительно содержит эмиттерный повторитель , инвертор и схему алгебраического сложени , причем один из выходов интегрального прерывател через эмиттерный повторитель , а другой - через инвертор подключены к схеме алгебраического -сложени , выход которой соединен со входом усилител переменного тока.The proposed comparator is characterized in that it further comprises an emitter follower, an inverter and an algebraic addition circuit, one of the outputs of the integrated chopper through an emitter follower, and the other through an inverter connected to an algebraic circuit whose output is connected to the AC amplifier.
На чертеже приведена схема устройства. Компаратор содержит интегральный прерыватель 1 на двух структурно-компенсированных инверсных ключах с заземленной среднейThe drawing shows a diagram of the device. The comparator contains an integral breaker 1 on two structurally-compensated inverse keys with a grounded average
точкой, эмиттерный повторитель 2, инвертор 3, схему алгебраического сложени 4, усилитель переменного тока 5, схему совпадени б, управл ющий генератор 7 и клеммы 8, 9, на которые подаютpoint, emitter follower 2, inverter 3, algebraic addition circuit 4, ac amplifier 5, coincidence circuit b, control generator 7 and terminals 8, 9, which are supplied to
сравниваемые напр жени . Один нз выходов интегрального прерывател 1 через эмиттерный повторитель 2, а другой - через инвертор -3 подключены к схеме алгебраического сложени 4, выход которой соединен со входом усилител переменного тока 5. Выход усилител переменного тока соединен с одним входом схемы совпадени 6, к другому входу которой подключен выход управл ющего генератора 7. Второй выход управл ющего генератора подключен ко входу интегрального прерывател 1.comparable voltages. One of the outputs of the integrated chopper 1 is connected via an emitter follower 2, and the other is connected via an inverter -3 to an algebraic addition circuit 4, the output of which is connected to the input of an AC amplifier 5. The output of an AC amplifier is connected to one input of the matching circuit 6, to another input which is connected to the output of the control generator 7. The second output of the controlling generator is connected to the input of the integral chopper 1.
В отсутствие сравниваемых напр жепий на клеммах 8 и 9 на эмиттерах транзисторов интегрального прерывател 1, коммутируемогоIn the absence of compared voltage on terminals 8 and 9 on the emitters of the transistors of the integral interrupter 1, switched
напр жением с выхода управл ющего генератора 7, образуютс сигналы остаточных напр жений и токов с паразитными выбросами. Паразитные сигналы одинаковой пол рности поступают на вход эмиттерного новторител voltage from the output of the control generator 7, signals are generated residual voltages and currents with parasitic emissions. Parasitic signals of the same polarity are fed to the input of the emitter novtoritel
2 и инвертора 3, коэффициенты передачи.2 and inverter 3, transfer ratios.
входное и выходное сопротивлени которых одинаковы и стабилизированы в широком интервале температур. Затем паразитные сигналы поступают на схему алгебраического сложени 4 на обычных резистивных цепочках , котора складывает противоположные по фазе паразитные сигналы; нескомненсированный остаток сводитс к нулю регулировкой коэффициента передачи в одном из плеч схемы алгебраического сложени .the input and output impedances of which are the same and stabilized over a wide range of temperatures. Then, the parasitic signals are fed to the algebraic addition circuit 4 on ordinary resistive chains, which adds opposite parasitic signals in phase; the uncompensated residue is reduced to zero by adjusting the gain in one of the arms of the algebraic addition scheme.
Схема алгебраического сложени , кроме того , подавл ет паразитные наводки и помехи, поступающие синфазно на оба входа компаратора .The algebraic addition circuit, in addition, suppresses parasitic pickups and noise in-phase at both inputs of the comparator.
Если на клеммах компаратора присутствуют сравниваемые нанр жени разных знаков, разность этих напр жений поступает на один из входов интегрального прерывател 1, где посто нное напр жение преобразуетс в переменное , которое через эмиттерный повторитель 2 и схему алгебраического сложени 4 поступает на вход усилител неременного тока 5, имеющего большой коэффициент усилени , стабилизированного глубокой отрицательной обратной св зью. Усиленный сигнал попадает на один из входов схемы совпадени 6, па другой вход которой поступает сигпал от управл ющего генератора 7. Схема совпадени реагирует только на определенную фазу усиливаемого сигнала.If the comparator has different signs on the terminals of the comparator, the difference between these voltages goes to one of the inputs of the integrated chopper 1, where the constant voltage is converted into an alternating voltage, which through the emitter follower 2 and the algebraic addition circuit 4 is fed to the input of non-temporary current amplifier 5 having a high gain, stabilized by deep negative feedback. The amplified signal falls on one of the inputs of the coincidence circuit 6, the other input of which is supplied by the sigpal from the control generator 7. The coincidence circuit responds only to a certain phase of the amplified signal.
Предмет изобретени Subject invention
Компаратор, содержащий интегральный прерыватель на двух структурно-компенсированных инверсных ключах с заземленной средней точкой, усилитель переменного тока, соединенный с одним входом схемы совпадени , управл ющий генератор, выходы которого подключены соответственно ко входам интегрального прерывател и другому входу схемы совпадепи , отличающийс тем, что с целью повыщени точности и помехозащищенности , он дополнительно содержит эмиттерный повторитель, инвертор и схему алгебраического сложени , причем один из выходов интегрального прерывател через эмиттерный повторитель, а другой - через инвертор подключены к схеме алгебраического сложени , выход которой соединен со входом усилител переменного тока.A comparator comprising an integral breaker on two structurally compensated inverse keys with a grounded midpoint, an AC amplifier connected to one input of the coincidence circuit, a control generator, the outputs of which are connected respectively to the inputs of the integrated breaker and the other input of the circuit coincide, characterized in that in order to improve accuracy and noise immunity, it additionally contains an emitter follower, an inverter and an algebraic addition circuit, one of which is an integral cial chopper through an emitter follower, and the other - through an inverter connected to an algebraic addition circuit whose output is connected to the input of an AC amplifier.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1711927A SU410534A1 (en) | 1971-11-04 | 1971-11-04 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1711927A SU410534A1 (en) | 1971-11-04 | 1971-11-04 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU410534A1 true SU410534A1 (en) | 1974-01-05 |
Family
ID=20492226
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1711927A SU410534A1 (en) | 1971-11-04 | 1971-11-04 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU410534A1 (en) |
-
1971
- 1971-11-04 SU SU1711927A patent/SU410534A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3054910A (en) | Voltage comparator indicating two input signals equal employing constant current source and bistable trigger | |
US3237116A (en) | Amplifiers and corrective circuits therefor | |
US3064144A (en) | Bipolar integrator with diode bridge discharging circuit for periodic zero reset | |
KR900007277B1 (en) | Differential amplifiers with balancing compensation circuit | |
SU410534A1 (en) | ||
GB813307A (en) | Transistor integrating circuits | |
GB1297867A (en) | ||
JPS5533221A (en) | Current output circuit | |
US3611172A (en) | Temperature-compensating shunt for solid-state devices | |
US3202922A (en) | Transistor chopper | |
JPS5942489B2 (en) | frequency discrimination circuit | |
JPS6412409B2 (en) | ||
SU362410A1 (en) | TWO-TIME AMPLIFIER | |
US3076129A (en) | Millivolt inverter | |
SU656108A1 (en) | Analogue storage | |
SU117136A1 (en) | DC amplifier with negative feedback | |
US2885497A (en) | Drift compensated direct coupled amplifier | |
SU414721A1 (en) | ||
SU527003A1 (en) | Differential amplifier | |
SU666632A1 (en) | Differential amplifier | |
SU649123A1 (en) | Dc small signal modulator | |
SU1596429A1 (en) | Detector of amplitude-modulated signals | |
SU802960A1 (en) | Integrator | |
SU535716A1 (en) | Phase Detection Device | |
SU1531114A1 (en) | Current integrator |