Изобретение относитс к области автоматики и вычислительной техники, а именно , к устройствам.запоминани аналоговых измерительных сигналов, выраженных в виде электрического напр жени . Известно аналоговое запоминаюш.ее устройство , содержащее источник входного посто нного напр жени , последовательно с которым включен ключ, и выходной эмиттерный повторитель на транзисторе, база которого соединена с выходом ключа, коллектор - с источником питани , а эмиттер - с накопительным элементом, например конденсатором 1. Недостатком этого устройства вл етс мала точность запбминани входного сигнала в том случае, если перед отключением его от накопительного элемента происходит уменьшение входного напр жени . Наиболее близким по технической сущности к изобретению вл етс устройство, содержащее входной и выходной усилители, выполненные на транзисторах, включенных по схеме с общим эмиттером, эмиттерный повторитель на транзисторе, эмиттер которого подключен к накопительному элементу , например, конденсатору 2. Однако точность запоминани этого устройства в момент уменьшени входного сигнала недостаточна. Целью изобретени вл етс повыи1ение точности работы устройства. Эта цель достигаетс введением, в предложенное устройство транзистора п-р-п типа , эмиттер и кОоТлектор которого соединены соответственно с ключом и через резисторы с базой и коллектором второго и третьего транзисторов р-п-р типа и базой третьего транзистора р-п-р типа, а база - с базой первого транзистора р-п-р типа. На чертеже приведена принципиальна схема предложенного устройства. Устройство содержит транзисторы 1-3 р-п-р типа, транзистор 4 п-р-л-типа, коллектор которого через резистор 5 соединен с базой транзистора 3, эмиттер через резистор 6 - с базой и коллектором транзисторов 2 и 3 соответственно. Коллектор транзистора 2 соединен с эмиттером транзистора 1, св занным с одной из обкладок накопительного конденсатора 7. Эмиттер транзистора 4 через ключ 8 соединен с входом 9 устройства. Друга обкладка конденсатора 7 и эмиттеры транзисторов 2 и 3 соединены с шиной 10 нулевого потенциала. Коллектор транзистора 1 соединен с шиной питани 11.The invention relates to the field of automation and computing, in particular, to devices for storing analog measurement signals expressed as electrical voltage. An analog storage device is known that contains a source of input DC voltage, in series with which a switch is connected, and an output emitter follower on a transistor, the base of which is connected to the switch output, a collector with a power source, and an emitter with a storage element, such as a capacitor 1. A disadvantage of this device is that the input signal is low in accuracy if the input voltage decreases before disconnecting it from the storage cell. The closest in technical essence to the invention is a device containing an input and output amplifiers made on transistors connected in a common emitter circuit, an emitter follower on a transistor, the emitter of which is connected to a storage element, for example, a capacitor 2. However, the accuracy of storing this device at the time of reducing the input signal is insufficient. The aim of the invention is to improve the accuracy of the device. This goal is achieved by introducing into the proposed device of a pnp type transistor, the emitter and coupler of which are connected respectively to the key and through resistors to the base and collector of the second and third transistors of pnp type and the base of the third transistor pnp type, and the base - with the base of the first transistor pn pp type. The drawing shows a schematic diagram of the proposed device. The device contains transistors 1-3 of a pp type, transistor 4 of pn-type, the collector of which is connected to the base of transistor 3 through resistor 5, the emitter through resistor 6 to the base and collector of transistors 2 and 3, respectively. The collector of the transistor 2 is connected to the emitter of the transistor 1 connected to one of the plates of the storage capacitor 7. The emitter of the transistor 4 is connected via a switch 8 to the input 9 of the device. Another capacitor plate 7 and the emitters of transistors 2 and 3 are connected to the bus 10 of zero potential. The collector of the transistor 1 is connected to the power line 11.
Устройство работает следующим образом. При замкнутом ключе 8 и повышении напр жени Ugy конденсатор 7 зар жаетс по цепи: источник UBX (на чертеже не показан) ключ 8, эмиттер-база транзистора 4 и база-эмиттер транзистора 11. При этом током коллектора транзистора 4 транзистор 3 насыщен , поэтому транзистор 2 заперт. При понижении напр жени Uj транзисторы 3, 4, 1 тока не провод т, а транзистор 2 открыт током через резистор 6, и конденсатор 7 быстро разр жаетс до величины напр ЖеНИЯ UB;(.The device works as follows. When the switch 8 is closed and the voltage Ugy is increased, the capacitor 7 is charged along the circuit: UBX source (not shown), key 8, emitter-base of transistor 4 and base-emitter of transistor 11. At the same time, the collector current of transistor 4 is saturated, therefore transistor 2 is locked. When the voltage Uj is lowered, the current transistors 3, 4, 1 are not conducted, and the transistor 2 is opened by the current through the resistor 6, and the capacitor 7 is quickly discharged to the voltage UB; (.
При размыкании ключа 8 все транзисторы 1-4 надежно закрыты и конденсатор 7 запоминает амплитуду напр жени сигнала UBX, предшествующего размыканию ключа 8..,.When key 8 is opened, all transistors 1–4 are securely closed and capacitor 7 remembers the amplitude of the voltage UBX prior to opening the key 8 ..,.