SU407316A1 - Устройство для управления и синхронизации комплекса обмена информацией - Google Patents
Устройство для управления и синхронизации комплекса обмена информациейInfo
- Publication number
- SU407316A1 SU407316A1 SU1433587A SU1433587A SU407316A1 SU 407316 A1 SU407316 A1 SU 407316A1 SU 1433587 A SU1433587 A SU 1433587A SU 1433587 A SU1433587 A SU 1433587A SU 407316 A1 SU407316 A1 SU 407316A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- code
- block
- synchronization
- address
- exchange
- Prior art date
Links
Landscapes
- Exchange Systems With Centralized Control (AREA)
Description
1
Изобретение относитс к области вычислительной и информационной техники, предназначенное дл использовани на борту крунных научно-исследовательских судов и можег быть использоваио в автоматических вычислительных и информационных системах.
В известных комплексах обмена информацией между абонентами функции управлени и синхронизации выполн ют универсальные или управл ющие ЭВМ или устройства синхрони зации, включающие генератор опорной частоты , блок оперативного запоминающего устройства , блоки формировани синхроимпульсов и блок местного управлени .
Использование ЭВМ дл выполнени функций управлени обменом информации между абонентами снижает производительность ЭВМ по рещению задач обработки информации, при этом возможности ЭВМ используютс односторонне и неэффективно. По этим причинам использование стандартных ЭВМ дл целей управлени обменом вл етс нерентабельным .
Известные устройства управлени и синхронизации комплексов обмена информацией обладают узкими функциональными возможност ми и низкой производительностью, поскольку они исключают возможность гибкого измеиени последовательности избирани абонентов , обслуживание асинхронных источников и абонентов с разными скорост ми приема- передачи и различными формами информационных слов.
Известные блоки приоритетного управлени 5 имеют тот недостаток, что они не сокращают врем избирани готового к обмену старщего но приоритету среди асинхронных абонентов по сравнению с тривиальным последовательным перебором абонентов по старшинству,
0 т. е. обладают низким быстродействием.
Целью изобретени вл етс расщирение функциональных возможностей и повышени быстродействи специализированного устройства .
5 Указанна цель достигаетс тем, что параллельные выходы оперативного запоминающего устройства соединены с входами командного регистра, содержащего группы разр дов кода режима синхронизации, кода разовой
0 команды, кода частоты центральной синхронизации , кода формата слова, кода формата кадра, кода очередного адреса абонента, кода режима адресовани и резервные группы кода . Выходы разр дов кода режима син5 хроннзадин и разовой команды соединены через раздельно управл емые вентили и первый элемент сборки с соответствующим входом блока согласовани . Выходы разр дов кода частоты синхронизации и кода
0 формата слова и кадра соединены через вентили с общим управлением со входами управл емого делител частоты, выход которого соединен с одним из входов блока формата слова и соответствующими входами блока местного управлени и блока согласовани . Выход разр дов кода режима адресовани соединен через управл емый вентиль со вторым элементом сборки, выход которого соединен с соответствующим входом блока согласовани . Выход разр дов очередного адреса абонента соединен через вентиль с общим управлением с входом блока адресовани , выход которого соединен с адресным входом оперативного запоминающего устройства и входом первого элемента сборки. Блок местного управлени соединен своими выходами со всеми управл емыми вентил ми, оперативным запоминающим устройством и блоком адресовани , а входами - с входами блока согласовани , первый выход которого соединен с соответствующим входом блока адресовани , а второй выход - с каналом св зи.
На фиг. 1 изображена блок-схема предлагаемого устройства; на фиг. 2 - состав слова команды, из которых формируетс программа обмена; на фиг. 3 - временна диаграмма команд и синхроимпульсов, выдаваемых устройством в линии св зи.
Предлагаемое устройство содержит блок магнитного оперативного запоминающего устройства (МОЗЦ) /, параллельный командный регистр-дешифратор 2, управл емые вентили , блок 4 местного управлени , блоки сборки 5, блок 6 согласовани со вхоламн . канал св зи 7, делитель частоты 8, блок формата слова 9, блок формата кадра 10, блок адресовани 11, блок 12 сборки и генератор опорной частоты 13
Работа устройства управлени и синхронизации происходит следующим образом.
В блок МОЗУ 7, емкость пам ти которого равна числу адресов, извне заноситс программа обмена, состо ща из слов- команд (см. фиг. 2).
Дл удобства описани предлагаетс конкретный количественный состав устройства управлени .и синхронизации, дл комплекса обмена, обслуживающего 64 абонента, имеющих одну из 128-ми фиксированных частот сигнала Гс центральной синхронизации, формат слова от 1 до 32 разр дов, формат кадра от 1 до 32 каиалов, код разовой команды на трех разр дов.
Слово - команда состоит из сорока двоичных 1ра 3р дов, которые содержат код режима (г+1)-го адресовани (сигнал Гра с одни.м избыточным, 3 разр да), код режима синхронизации (сигнал Грс с одним избыточным, 3 разр да), код разовой команды (сигнал JPI.-, 3 разр да), код частоты центральной синхронизации (7 разр дов, определ ет частоту сигналов Гс), код формата слова (5 разр дов, определ ет частоту сигнала Гк), код формата кадра (5 разр дов, определ ет количество сигналов Tie), код (/-|-1)-го адреса абонента
(6 разр дов, определ ет последующий адрес абонента в режиме произвольного адресовани ) и свободные 8 разр дов.
Рассмотрим г-,ный цикл о-бмен а.
На регистре-дещифраторе 2 находитс слово-команда ()-го цикли обмена,в которой указаны код режима адресовани и г-го адреса дл 111-го И IV-ro режимов обмена. Цикл обмена начинаетс выдачей блоком 4 в момент вре.мени /о сигнала Го, который считывает код режима адресовани ТР в блок 4 и на вход блока 6 через блок 12 в промежутке времени (см. фиг. 3). Одновременно на вход ЛБ поступает синхронизирующий сигнал Гс. Далее с момента времени 2 работа устройства происходит в соответствии с кодом режима адресовани Тра.
В 1-ом и П-ом режимах адреса г-го цикла обмена образуетс в блоке 4 прибавлением единицы к коду (г-1)-го цикла обмена. Аналогичное суммирование осуществл етс в аппаратуре абонентских пунктов.
В 111-ем и IV-OM режимах код адреса /то цикла обмена считываетс из регистра-дешифратора , в котором записано 1слово-команда (i-1)-го адгкла, в блок адресовани //, и сигнал Га передаетс в промежутке времени tz /3 на вход Лз блока 6.
В V-OM и VI-O.M режимах код адреса i-ro цикла обмена формируетс узлом адресовани 11.
Таким образо.м, во всех режимах отработка адреса в г-ом цикле обмена заканчиваетс к моменту времени з- Если за один такт прин ть период сигналов Гс, то в 1-ом и П-ом режимах отработка адреса происходит за один такт, в остальных режимах - за logs N тактов или, дл рассматриваемого состава аппаратуры , за щесть тактов.
После отработки кода адреса по этому адресу происходит считывание слова - команды из МОЗУ / в регистр-дещифратор 2.
Блоком 4 считываетс с регистра-дещифратора 2 код режима сиихроиизац.ии, который сигналом Грс передаетс на вход Лз блока 6 в промежутке времени и в блок 4.
Далее работа устройства происходит в соответствии с кодом режима синхронизации.
В режиме центральной синхронизации (релсимы I, П1, V - режимы обмена) блоком 4 производитс считывание с регистра-дещифратора 2 кода разовой команды кода частоты синхронизации /Сс, кодов формата слова /Сфс и формата кадра /Сфк.
Код частоты синхронизации поступает на управл емый делитель частоты 8, который вырабатывает синхросигн-ал Гс, поступающий на блок 4, блок формата слова 9 и на вход Лд блока 6. Код разовой команды сигналом ГРК передаетс в блок 4 и на вход Лз блока 6 через сборку 5. Код формата слова поступает на блок формата слова 9, который выдает сигнал Тк, поступающий в блок 4 и на вход Л4 блока 6.
Код формата кадра поступает на блок формата кадра 10, который формирует сигнал Го, поступающий в блок 4 и на вход Л блока 6 и служащий пр знаасом окончани г-го цикла обмена. В режиме синхронизации от абонентов (.режимы II, IV, VI-режимы обмена) с момента 5 времени 4 устройство управлени и синхронизации прекращает выдачу сигналов в линию св зи, передает управление абоненту, адрес которого был выработай с промежутке времени цикла обимена и который заканчи- Ю вает цикл обмена выдачей сигнала То на вход Л1 блока 6. Обмен информацией во всех режимах происходит сигналами Та, которые размещаютс словами между сигналами Тк число которых 15 соответствует количеству слов (формату кадИзложим подробнее алгоритм работы блока адресовани в режиме ориоритетного адресоваии (в V-OM и VI-ом режимах обмена). Абоненты распределены по приоритету так, что большему номеру адреса соответствует больший приоритет, т. е. имеетс N .рангов приоритетности. Дл выработки приоритетного адреса каж- 2,5 дъш из абонентов должен иметь аналогичный блок а ресова-ни . Устройство управлени и оинхронизации также вл етс абонентом и имеет приоритет з соответст1вии с присвоенным ему адресом. Выработка приоритетного 30 адреса абонента начинаетс при готовности абонента к обмену и наличии кода режима приоритетного адресовани в команде на регистре-дешифраторе 2. Код адреса а формируетс в линии Лз по- 35 разр дно. Если л-а-/-ый разр д кода адреса г-го абонента, то код адреса избранного абонента формируетс в линии Л- по алгоритму Л1 N I- V КК-( -1) & ( Z Х ) I-Q -,1 L J причем блоки адресовани всех готовых к обмеиу абонентов выдают поразр дно кодь своих адресов дг; в общую линию св зи, котора играет роль сборки до тех пор, пока раз- 50 р ды кода Z в ЛИВИИ совиадают с разр дами кода собственного адреса абонента. Приоритетное адресование обладает высо20 ким быстродействием, поскольку позвол ет избрать готовый к обмену старший по приоритету абонент за loga -V тактов, вместо Лу2 такто:з в среднем, необ-ходимых при иоследовательиом адресном опросе и равиоверо тиости готовности абонентов. Предмет и з о б р е т е и ц Устройство дл управлени и синхронизаци комплекса обмена информацией, содержащее генератор сигнала опорной частоты, блок оперативиого запоминающего устройства и блок местного управлени , отличающеес тем, что, с целью расщирени фун«циональных воз.можностей и повышени быстродействи , параллельные выходы оперативного запоминающего устройства соединены со входами командного регистра, содержащего группы разр дов када режима синхронизации, кода разовой команды, кода частоты центральной синхронизации, кода формата слова, кода формата кадра, кода очередного адреса абонента , кода режима адресовани и резервные группы кода, выходы разр дов кода режима синхронизации и разовой команды соединены черкез раздельно управл емые вентили и иерЕЫЙ элемент сборки с соответствующим входом блока согласовани , выходы разр дов кода частоты синхронизации и кода формата слова и кадра соединены через вентили с общим управлением со входами управл емого делител частоты, выход которого соединен с одним из входов блока формата слова и соотзетствующими входами блока местного уиравлени и блока согласовани , выход разр дов кода режима адресовани соединеи через управл емый вентиль со Вторым элементом сборки, выход которого соедииен с соответствующим входом блока согласовани , выход разр дов очередного адреса абонента соедииен через вентиль с общим управлением с входом блока адресовани , выход которого соединеи с адресным входом оцератпвного за помииаю щего устройства и входом первого элемента оборки, блок местного управлени соединен своими выходами со всеми управл емыми вентил ми, оперативным запоминающим устройством и блоком адресовани , а входами-с входами блока согласовани , первый выход которого соединен с соответствующим входом блока адресовани , а второй выход - с каналом св зи.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1433587A SU407316A1 (ru) | 1970-04-29 | 1970-04-29 | Устройство для управления и синхронизации комплекса обмена информацией |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1433587A SU407316A1 (ru) | 1970-04-29 | 1970-04-29 | Устройство для управления и синхронизации комплекса обмена информацией |
Publications (1)
Publication Number | Publication Date |
---|---|
SU407316A1 true SU407316A1 (ru) | 1973-11-21 |
Family
ID=20452467
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1433587A SU407316A1 (ru) | 1970-04-29 | 1970-04-29 | Устройство для управления и синхронизации комплекса обмена информацией |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU407316A1 (ru) |
-
1970
- 1970-04-29 SU SU1433587A patent/SU407316A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4149144A (en) | Polling and data communication system having a pulse position to binary address conversion circuit | |
US4056851A (en) | Elastic buffer for serial data | |
US4366478A (en) | Signal transmitting and receiving apparatus | |
US4882710A (en) | FIFO memory including dynamic memory elements | |
US4999814A (en) | Dynamic memory with internal refresh circuit and having virtually refresh-free capability | |
EP0147500A2 (en) | Semiconductor memory device | |
US3804987A (en) | Multiplexing apparatus having interlaced and/or parallel data transfer with a data processor and communication lines | |
US3130387A (en) | Buffer system for transferring data between two asynchronous data stores | |
US4135060A (en) | Circuit arrangement for a time division multiplex communication system for the channel by channel combination at the receiving end of information transmitted in the form of multiframes | |
US4503525A (en) | Common circuit for dynamic memory refresh and system clock function | |
SU407316A1 (ru) | Устройство для управления и синхронизации комплекса обмена информацией | |
US4594656A (en) | Memory refresh apparatus | |
US4040122A (en) | Method and apparatus for refreshing a dynamic memory by sequential transparent readings | |
US4679169A (en) | Printer hammer resetting control system | |
US4023145A (en) | Time division multiplex signal processor | |
SU586452A1 (ru) | Устройство управлени вводом-выводом | |
US3345617A (en) | Digital data processing apparatus | |
RU1805548C (ru) | Преобразователь последовательного кода в параллельный | |
SU1714612A1 (ru) | Устройство дл обмена информацией | |
SU1727213A1 (ru) | Устройство управлени доступом к общему каналу св зи | |
SU1486990A1 (ru) | Система 'для числового программного управления группой станков | |
SU809354A1 (ru) | Устройство дл записи информацииВ ОпЕРАТиВНую пАМ Ть | |
SU1481787A1 (ru) | Устройство дл обмена информацией | |
SU1251062A1 (ru) | Устройство дл отображени информации | |
SU1238151A1 (ru) | Устройство дл регенерации информации |