SU399060A1 - - Google Patents

Info

Publication number
SU399060A1
SU399060A1 SU1685502A SU1685502A SU399060A1 SU 399060 A1 SU399060 A1 SU 399060A1 SU 1685502 A SU1685502 A SU 1685502A SU 1685502 A SU1685502 A SU 1685502A SU 399060 A1 SU399060 A1 SU 399060A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
function
inputs
code
Prior art date
Application number
SU1685502A
Other languages
Russian (ru)
Inventor
К. Безродный В. Г. Сюрха И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1685502A priority Critical patent/SU399060A1/ru
Application granted granted Critical
Publication of SU399060A1 publication Critical patent/SU399060A1/ru

Links

Landscapes

  • Ac-Ac Conversion (AREA)

Description

1one

Изооретеине относитс  к тех1ИИ ке шреобразовани  цифровы.ч величин в а иалоговые и может быть 1гапользо1вапо в качестве устройства св зи цифровых вычислительных машин с алалогавь 1ми счетио-решаюпдИМИ устройствами. Isoporetin belongs to the tech nical conversion of digital values in analogue and can be used as a communication device for digital computers with an allohavm 1 counting and resolving device.

Известен упи версальный фу1Ркциональный декодирующий преобразователь, содержащий ка1окад1но .выключенные лилейИые преобразователи кода в на.нр жение, дешифратор, коммутатор , суммирующие блоки и источник опорного напр жени .A vertical versatile decoding converter is known that contains a decoupled lily code converters for direct current, a decoder, a switch, summing blocks, and a source of reference voltage.

Однако точ)1ость известного устройства определ етс  количеством уча стков аипрокси .м.ации, которое nipn вьгсокой точнаетн преобразовани  может быть довольно большим (так, дл  получени  точласти «е .менее 0,1% при аппромсимаадии функции cifHyica в пределах от О до 45° .необходимо более 20 участков ainnipoKcHiMa Hw ). ДлЯ каж ого вида функции эти участки могут быть различными, лоэтому при необхади.мюсти получени  на выходе шреобразаватеЛЯ ш.ирокого клаоса функциональных зависимостей количест1во участков аипро-юснмащии paiBHO -оуММе учасБкав дл  каждого вида ф ущ1КЦии, что приводит к 31начИтельному усло1Ж1иеиию схемы. KpoiMe того, при реализации оринципа кусочно-линейлой агапрсйссимацил  а вЫХоде линейного преобразовател  «ход-на1Пр жвние (ПКН) необходимо подключать большое количество резисторов с However, the exactness of the known device is determined by the number of parts of the aiproxy .mution that the nipn conversion can be quite large (for example, to obtain a range of less than 0.1% with approximadiadia of cifHyica function in the range from 0 to 45 °. Need more than 20 plots ainnipoKcHiMa Hw). For each kind of function, these areas can be different, therefore, if you need to get the output of the wide variety of functional dependencies of the number of sections of the paiBHO -MME part of the functional area, which leads to 31 conditions, this leads to a definite condition. KpoiMe addition, when implementing a piecewise-linear agaprenessimacyl orbFOR linear transducer “stroke-na1Pr zhnee (PKN), you must connect a large number of resistors with

22

шунтирующ}1ми ключами, что приводит к снижению точности преобразовани . (Точность та;ких устройств не выше 0,5%).shunting} with 1 key, which leads to a decrease in conversion accuracy. (The accuracy is the same; their devices are not higher than 0.5%).

С целью повышени  точности преойразовани  кода в показательную или тригонометр чеокую функцию в предлагаемом преобразователе входы каждого суммирующего блока соедишены с выходами тех л}шейны.х преобразователей кода в })апр жение, намер которых ращен степени аргумента при разложбнли функции в степенной р д, через резисторы св зи, если член р да положителен, и дополнительно через инверторы, если член р да отрицателен , а с источником опорного наг р|Я Жени , если разложение функции в р д наЧ1жаетс  с нулевой степени ар.гу.мента.In order to improve the accuracy of converting a code into an exponential or trigonometer check function in the proposed converter, the inputs of each summing block are connected to the outputs of those l} shane.x code converters in}) aprment, which are intended to be the degree of the argument when the function is expanded in the power series, communication resistors, if the member of the row is positive, and additionally through inverters, if the term of the row is negative, and with the source of the reference load p | I Zheni, if the decomposition of the function in a row is at a frequency of zero degree a.gu.ment.

На чертеже дано предлагаемое устройство.In the drawing given the proposed device.

Преобразователь -содержит л йейные ПКН /-5, HHiBepTopbi 6 и 7, суммнрующ11е у-стройства 8-10 с резисторными св з ми во входны.х це1п х (резнсторы //-22.The converter -consists for PCN / -5, HHiBepTopbi 6 and 7, totaling 8-10 devices with resistor connections in the input circuits (resistors // - 22.

Управл ющие в.ходы всех ПКН соедииены с шнНой входного кода, аналоговый вход ПКН / соединен с }tcTO4Hn«o.vi опорного напр жени  fo, аналоговый вход каждого последующего по номеру ПКН соединен с выходом Предыдуще го ПКН.The control inputs of all VCPs are connected to the input code string, the analog input PKN / is connected to} tcTO4Hn «o.vi of the reference voltage fo, the analog input of each subsequent PKN is connected to the output of the Previous PKN.

Входы суммнрующего устройства 8 через резжгроры и-16 св зи соединены с источинком oriopiiopo напр жени  и с выхоаавдн всех ПК И. Входы суммирующего устройства 9 через резисторы св зи, а второ вход дополFiHTtvibHo через Иппертор 6 соедише.иы с выходами ПКН /, 3 н 5. Входы ,м1фующего устройстБа 10 через резисторы 20-22 св зи, а второй вход доподнптельно через nHiscpTOp 7 соединены с источннком опорного напр жени  и с выходами ПКН 2, 4. Дл  обеспечени  возлюжиости получени  функний сннуса и косинуса во всем днаназоне изменени  аргумента нреобразователь дошоднительно содержнт деншф:рато1р 23 трех старших разр дов кода, идверторы 24 и 25, ко-мвдутатор 26, БЫПоЛнениый, наиример, в виде резистищНых цепочек с ключами 27-34 и су1ммирующие уоил.ители 35 и 36. Вход дешифратора соедилен с ши1ной входного кода, выхюды его соедииены по цеп м управлени  с ко-ммутатором 26. Выходы с ™м1И1рующих устройСТ|В 9 и 10 совдинены со входами коммутато-ра непосредственно и через инверторы 24 н 25. Выходы коммутато1ра 26 соединемы со входа1М:и .ирлющих усилителей 35 и 36. Суммирующий усилитель 35 охвач&н обратной св зью с помошью носледователыно включен иых резисторов 37 н 38, причем их обща  точ1ка через резистор 39 и ключ 40 подключена к общей точ1ке схемы. СуММИ1рующий уюилитель 36 омвачен обратной св зью с ломощью последователыно включеиных резИ1Сторо1в 41 и 42, а их обща  через резистор 43 и ключ 44 подключена к общей точ1ке схемы. Работа лреобразовател  происходит следую щим обр asoM. Входной код, пропорциональиый аргументу X, поступает парал.тельпо на управл ющие входы всех ПКН. На вьгходе ПКН ) дей ствует на)нр 1женме U, UoX 1на выходе .BTOiporo ПКН - и т. д. Выходмое иаПр жение, пропарциоиалыное функции /, действует на выходе суммирующего устройства 8, на входы которого поступают иа|Пр :же1ни  с выходов Bicex ПКН и от №сточника оиор.иого напр жени . Коэфф;иЦ|Иент1 членов степанного р да подбирают с  с помощью резИ1Стор01в св зи. Выходаюе напр  жение, нропорщюиалыиое функцип sin А , действует на выходе суммирующего устройства 9, па входы которого ао-ступают напр жени  с .выходов ПКН 1, 3 и 5. Так как второй чл&н р да в разложении флчшции sin X отрицателен, то выходное напр жение ПКН 5 поступает иа вход суммирующего устройства 9 через инвертор 6. КоэффИЦиенты р да подбираютс  с номои;ью рез1исторов . .Аналогично на выходе сумлигрующ&го устройства 10 деЙ1Спвует наор жение, пропорцио1 альное функции cos X. На упра1вл ющие входы ПКН поступают раз1р ды кода, крОМе трех старших, поэтому ус11ройств 9 и 10 и  выходе суммирующих дейст1вуют напр жени , пропорциональные функци м sin X и cos X, соответствующие диапазону О +45°. Дл  формировани  }1аПр же(ний, пропорциональных синусу и касинусу во нсем диапазоне изменени  аргумента, в схеме преобразовател  предусдштрен дешифратор 23 Tipex старших разр дов, который управл ет коммутатором 26. Формирование иапр жеимй цроисхоант в соответствии со следующими выра;жеии 1ми sin X Q(a sin Al+b -icos X), cos X e(acos Xt-b-sin X), где X -угол, заданный входным кодом; Al -упол, соответствующий углу X до 45°; 6-коэффициент, принимающий значени  либо О, либо 0,7071. Коэффициенты а, в и 0 аринимают следующие значени  в зависимости от величины угла 0+45°1О 45-f90°11 90+135°О 135+180°-11 180-225°-1О 225-270°.--1-270-315°О- 1 315 - 3:601 -1 Реализаци  последних выражений и иодбор коэф:фи|цие1нтов айв осуществл етс  коммутаторам 26 по сипналам управлени  с дешифратора 23. Умножение на коэффициент в осущест1вл етс  изменением :коэффициенто1в передачи сум1М1Ирующих усилителей 35 н 36 с помощью ключей 40 и 44. Пред iM е т изобретен и   сальный функциона.чыный декодирующий преобразователь, содержащий каска1дно включенные литейные преобразователи кода в напр жение, дешифратор, комлтутатор, суммиюующие блочки, ИСточнлк опорного нтпр л ени , отличающийс  тем, что с целью повыше 1-и  точности преобразовани  кода и показательную или тригонометрическую функцию , входы каждого с М:мирующего блока соеди )анг,г с выхода ми тех ли иейных преобразователгй кода в напр жение, номер которых раве: степени аргумента пои разюже иги фЛНкнли в степенной р д. через резисторы св зи , если член р да положителен, и доиолиительно через инверторы,, если чле}1 р да OTpiiцателен . а систочником опорного напр-Я жени . еклн разложение функции в р д начинаетс  с нуле115ой cTeneiym аргумента.The inputs of the summing device 8 are connected via a set of I-16 communications to the oriopiiopo voltage source and to the outputs of all PC I. The inputs of the summing device 9 are connected through communication resistors, and the second input is connected to IHPTOR 6, I connect to I / O terminals 3, 3 n 5. The inputs of the device 10 through the resistors 20-22 of the connection, and the second input through nHiscpTOp 7 additionally connected to the source of the reference voltage and the outputs of the PCN 2, 4. To ensure the visibility of the function of snnus and cosine throughout the whole range of the argument change, the converter doshodnitel but contains denshf: rato1p 23 three senior bits of the code, ivertors 24 and 25, co-mvututator 26, bypass, nairimer, in the form of resistive chains with keys 27-34 and supersmoded wired circuits 35 and 36. The decoder input is connected to the wide input of the code, its outputs are connected to the control circuits with the commutator 26. The outputs c ™ mIl1 of the devices | 9 and 10 are combined with the inputs of the switch directly and through 24 n 25 inverters. The outputs of the switch 26 are connected to input 1M: and the amplifiers. 35 and 36. Summing amplifier 35 coverage & n feedback with the help of a nosledov The body resistors are 37 and 38, and their common point is through the resistor 39 and the switch 40 is connected to the common point of the circuit. SumMi1uyuyuuiltel 36 is intercepted by feedback with a loop of consistently connected resIlIsoro1v 41 and 42, and they are shared through a resistor 43 and a switch 44 connected to the common point of the circuit. The work of the transformer occurs as follows. The input code, which is proportional to the argument X, goes parallel to the control inputs of all PKNs. On the PCN input, it acts on the UN U, UoX 1 on the output .BTOiporo PKN - etc. The output and output, the proportioner function /, acts on the output of the summing device 8, to the inputs of which come | | Pr: same from the outputs Bicex PKN and from the source number oior.iogo voltage. The coeff; CI | Ient1 of the members of the steppe series are selected with the help of a resIlSor01 in connection. The output voltage, proportional function sin A, acts on the output of the summing device 9, the inputs of which ao-step voltage from the output terminals PKN 1, 3 and 5. Since the second term is in the decomposition of the sin X is negative, the output voltage of the PCN 5 enters the input of the summing device 9 through the inverter 6. The coefficients of the series are selected from the nominal output of the stator. Similarly, at the output, the 10-in-1 switching device & DI1 is matched to the proportional function of cos X. The control inputs of the PCN receive code bits, except for three older ones, so devices 9 and 10 and the output sum up the acting voltage proportional to and cos X, corresponding to the range O + 45 °. To form} 1aPrIe (s, proportional to sine and cusine in the whole range of argument variation, a 23 Tipex high-bit decoder, which controls the switch 26, is provided in the converter circuit, which generates the corresponding crystals according to the following expressions; a sin Al + b-icos X), cos X e (acos Xt-b-sin X), where X is the angle specified by the input code; Al is the angle corresponding to the angle X up to 45 °; 6 is the coefficient taking values either O, or 0.7071. The coefficients a, b, and 0 give the following values depending on the magnitude of the angle 0 + 45 ° 1 O 45-f90 ° 11 90 + 135 ° О 135 + 180 ° -11 180-225 ° -1О 225-270 ° .-- 1-270-315 ° О- 1 315 - 3: 601 -1 Realization of the last expressions and selection of coefficients: fi | qi1nty quince is carried out by switches 26 according to control sipnals from the decoder 23. Multiplication by a factor is implemented by a change: the transfer coefficient of sum 1 M1 Gain amplifiers 35 n 36 using keys 40 and 44. Before iM e t was invented and greasy function. voltage, descrambler, komplutator, summing blocks, IStochnlk reference ntp l eni, exc computed by the fact that, in order to increase the accuracy of the code conversion and the exponential or trigonometric function, the inputs of each with M: the building block are connected, and with the outputs of the original code to voltage converters, the number of which is equal to: the degree of argument In addition, in the power series via the resistors of the connection, if the term is positive, and it is equivalent to the inverter, if the number is 1d, it is OTpii. and with the source of the reference I-wives. The decomposition of a function in the series begins with a zero cTeneiym argument.

SU1685502A 1971-07-27 1971-07-27 SU399060A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1685502A SU399060A1 (en) 1971-07-27 1971-07-27

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1685502A SU399060A1 (en) 1971-07-27 1971-07-27

Publications (1)

Publication Number Publication Date
SU399060A1 true SU399060A1 (en) 1973-09-27

Family

ID=20484236

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1685502A SU399060A1 (en) 1971-07-27 1971-07-27

Country Status (1)

Country Link
SU (1) SU399060A1 (en)

Similar Documents

Publication Publication Date Title
GB1040614A (en) Improvements in or relating to code translation systems
US3216005A (en) Analog voltage translating apparatus
SU399060A1 (en)
US3641565A (en) Digital resolver
US3577139A (en) Analog-to-digital converter
US3281832A (en) Digital to analog conversion apparatus
SU1259968A3 (en) Digital-to-analog converter
SU635615A1 (en) Bipolar code-to-voltage converter
SU1008901A1 (en) Analogue-digital converter
US3480946A (en) Successive approximation rotary angle to digital converter
GB1165170A (en) Improvements in or relating to Coding Systems
SU762164A1 (en) D-a converter
SU367543A1 (en) SQUARE CODE VOLTAGE CONVERTER
SU600720A1 (en) Digital-analogue converter
SU661780A2 (en) D-a quadratic converter
SU497724A2 (en) Multichannel analog-to-digital converter
SU657605A1 (en) Non-linear digital-analogue converter
SU729840A1 (en) Logarithmic analogue-digital converter
SU1182543A1 (en) Element with digital-controlled conduction
RU2066924C1 (en) Digital-to-analog converter
SU517998A1 (en) Adaptive A / D Converter
SU603949A1 (en) Non-linear correcting device for dynamic systems with limiting
SU693388A1 (en) Signal adding device
SU1056448A1 (en) Position element for code/stage-structured-voltage converter
SU1160445A1 (en) Pulse-position square-law function generator