SU387526A1 - Распределитель импульсов - Google Patents

Распределитель импульсов

Info

Publication number
SU387526A1
SU387526A1 SU1730850A SU1730850A SU387526A1 SU 387526 A1 SU387526 A1 SU 387526A1 SU 1730850 A SU1730850 A SU 1730850A SU 1730850 A SU1730850 A SU 1730850A SU 387526 A1 SU387526 A1 SU 387526A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
circuit
trigger
shift register
Prior art date
Application number
SU1730850A
Other languages
English (en)
Inventor
Р. Ш. Бик В. И. Дениско С. Э. Якубайтис Э. А. Коробко
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1730850A priority Critical patent/SU387526A1/ru
Application granted granted Critical
Publication of SU387526A1 publication Critical patent/SU387526A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к вычислительной технике и может быть использовано в электронных и квазиэлектронных АТС, бесшнуровых коммутаторах и т. п.
Известный распределитель импульсов, содержащий регистр сдвига на триггерах, подключенных к выходным схемам «И - НЕ, формирователь одиночных импульсов и схему «ИЛИ - НЕ, выдает неоднознач-ные серии импульсов.
Цель изобретени  - повышение точности работы.
Дл  этого вход гашени  регистра сдвига подключен к выходу формировател  одиночных импульсов, инверсный выход последнего триггера регистра сдвига и управл юш,ий вход устройства подключены к входам схемы «ИЛИ - НЕ, выход которой соединен со входом формировател  одиночных импульсов.
На чертеже представлена функциональна  блок-схема предлагаемого устройства.
Устройство содержит управл юш,ий вход /, входы 2, 3 тактовых импульсов, разнесенных во времени, формирователь 4 одиночных импульсов с выходом 5, схему «ИЛИ - НЕ 6 с выходом 7« регистр 8 сдвига с последовательным продвижением единичного сигнала. В исходном состо нии на вход / подан единичный сигнал, а иа входы 2 к 3 поступают тактовые импульсы положительной пол рности, т. е.
логические единицы. На выходе 5 формировател  4 - единичный сигнал. Триггеры Я Ю, 11, 12 наход тс  в переброшенном состо нии, на выходах 13, 14, 15 выходных схем «И- НЕ - единичный сигнал, который имеетс  и на инверсном выходе 16 триггера 12.
При поступлении на вход / нулевого сигнала на выходе 5 формировател  4 по вл етс  короткий нулевой сигнал, который подаетс  по цепи гашени  на все триггеры 9-12. Последние перебрасываютс , и на инверсном выходе 16 триггера 12 по вл етс  нулевой сигнал, который поступает на вход схемы «ИЛИ - НЕ 6. Единичный сигнал на входе / не повли ет на отработку серии т выходных импульсов, так как на входе схемы «ИЛИ-НЕ 6 находитс  запрет с выхода триггера 12.
С приходом тактового импульса по входу 2 триггер 9 перебрасываетс , и с инверсного выхода единичный сигнал поступает на входы схем «И - НЕ 17, 18, в рез льтате чего на выходе 13 по вл етс  нулевой сигнал. С приходом тактового импульса по входу 3 триггер 10 перебрасываетс , с его выхода на схему «И - НЕ 17 поступает запрет, а с инверсного выхода этого же триггера подаетс  разрешение на схемы «И - НЕ 19, 20. После переброса последнего триггера 12 в регистре 8 сдвига с инверсного выхода 16 единичный сигнал поступает на вход схемы «ИЛИ - НЕ 6. Схема устройства вновь готова дл  отработки серии выходных импульсов после прихода нулевого сигнала по управл ющему входу 1. Таким образом, предлагаемое устройство при относительной простоте обеспечивает повышенную точность работы. Предмет изобретени  Распределитель импульсов, содержащий регистр сдвига на триггерах, подключенных к 5 10 выходным схемам «И - НЕ, формирователь одиночных импульсов и схему «ИЛИ - НЕ, отличающийс  тем, что, с целью повышени  точности работы, вход гашени  регистра сдвига подключен к выходу формировател  одиночных импульсов, инверсный выход последнего триггера регистра сдвига и управл ющий вход устройства подключены к входам схемы «ИЛИ - НЕ, выход которой соединен с входом формировател  одиночных импульсов.
gJ
SU1730850A 1971-12-30 1971-12-30 Распределитель импульсов SU387526A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1730850A SU387526A1 (ru) 1971-12-30 1971-12-30 Распределитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1730850A SU387526A1 (ru) 1971-12-30 1971-12-30 Распределитель импульсов

Publications (1)

Publication Number Publication Date
SU387526A1 true SU387526A1 (ru) 1973-06-21

Family

ID=20497996

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1730850A SU387526A1 (ru) 1971-12-30 1971-12-30 Распределитель импульсов

Country Status (1)

Country Link
SU (1) SU387526A1 (ru)

Similar Documents

Publication Publication Date Title
SU387526A1 (ru) Распределитель импульсов
SU410555A1 (ru)
SU400015A1 (ru) Формирователь одиночных импульсов
SU444317A1 (ru) Селектор минимальной длительности
SU378830A1 (ru) УСТРОЙСТВО дл СИНХРОНИЗАЦИИ СИГНАЛОВ
SU373864A1 (ru) 8СЕСОЮЗМАЯ i
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU464070A1 (ru) Синхронизирующее устройство
SU418968A1 (ru) Импульсное устройство
SU481128A1 (ru) Селектор импульсов
SU585608A1 (ru) Делитель частоты
SU921094A1 (ru) Дес тичный счетчик
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU411451A1 (ru)
SU439911A1 (ru) Устройство дл синхронизации импульсов
SU1070692A1 (ru) Сенсорна клавиатура
SU944105A1 (ru) Коммутатор
SU484629A1 (ru) Генератор одиночных импульсов
SU390661A1 (ru) Электронное устройство для расширения временных интервалов
SU422097A1 (ru) Устройство для измерения временных интервалов
SU785979A1 (ru) Селектор импульсов по периоду следовани
SU434581A1 (ru) Устройство синхронизации импульсов
SU448585A1 (ru) Устройство дл синхронихации импульсов
SU544957A1 (ru) Устройство дл синхронизации случайных импульсов
SU449441A1 (ru) Селектор импульсов по длительнос и