SU382108A1 - A PROBABLE COMPUTATIONAL DEVICE FOR SOLVING THE BOUNDARY PROBLEMS - Google Patents

A PROBABLE COMPUTATIONAL DEVICE FOR SOLVING THE BOUNDARY PROBLEMS

Info

Publication number
SU382108A1
SU382108A1 SU1626275A SU1626275A SU382108A1 SU 382108 A1 SU382108 A1 SU 382108A1 SU 1626275 A SU1626275 A SU 1626275A SU 1626275 A SU1626275 A SU 1626275A SU 382108 A1 SU382108 A1 SU 382108A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
circuit
solving
input
register
Prior art date
Application number
SU1626275A
Other languages
Russian (ru)
Inventor
изобретени Авторы
Original Assignee
В. С. Гладкий, А. П. Уриков , Н. В. Урикова Морской гидрофизический институт Украинской ССР
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by В. С. Гладкий, А. П. Уриков , Н. В. Урикова Морской гидрофизический институт Украинской ССР filed Critical В. С. Гладкий, А. П. Уриков , Н. В. Урикова Морской гидрофизический институт Украинской ССР
Priority to SU1626275A priority Critical patent/SU382108A1/en
Application granted granted Critical
Publication of SU382108A1 publication Critical patent/SU382108A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относитс  к области вычислительной техники.This invention relates to the field of computing.

Известны веро тностные вычислительные устройства дл  решени  краевых задач, содержащие блок оперативной пам ти, соединенный с регистром числа, блок веро тностного блуждани , выходы которого соединены со входами регистра блуждани , регистр начального адреса, соединенный с выходом блока ввода, счетчик числа испытаний, сумматор, блок вывода, блок анализа, нодключенный через выключатель ко входу схемы «ИЛИ, и схему «И.Probabilistic computing devices for solving boundary value problems are known, comprising a memory block connected to a number register, a block of probabilistic wandering, the outputs of which are connected to the inputs of the wandering register, a starting address register connected to the output of the input block, a test number counter, an adder, output unit, analysis unit, connected through a switch to the input of the circuit “OR, and circuit“ I.

Предложенное устройство отличаетс  от известных тем, что в нем нервый и второй выходы регистра чнсла - один непосредственно, а другой через блок анализа - нодключены к первой схеме «И, соединенной со входом блока веро тностного блуждани , третий выход которого соединен со входами трех схем «ИЛИ, другие входы которых нодключены ко второму выходу блока анализа, выход нервой схемы «ИЛИ и третий выход регистра числа подсоединены через вторую схему «И ко входу сумматора, выход которого и выход счетчика числа испытаний через третью схему «И нодключены ко входу блока вывода, выход второй схемы «ИЛИ соединен со входом счетчика числа испытаиий, подключенного выходом к другому входу регистра начального адреса , один из выходов которого через третьи схему «ИЛИ, а другой выход через четвертую схему «ИЛИ подключены к соотВетст вующим входам регистра блуждани , соеди ненного со входом блока оперативной па( тИ.The proposed device differs from the known ones in that the nerve and second outputs of the number register — one directly and the other through the analysis block — are connected to the first AND circuit connected to the input of the probabilistic wandering unit, the third output of which is connected to the inputs of the three " OR, the other inputs of which are connected to the second output of the analysis block, the output of the nerve circuit “OR and the third output of the number register are connected via the second circuit“ And to the input of the adder, the output of which and the output of the test number counter through the third circuit “And are connected to the input of the output unit, the output of the second OR circuit is connected to the input of the test number counter, connected by an output to another input of the starting address register, one of the outputs of which is through the third OR circuit, and the other output is connected to the corresponding inputs of the fourth OR circuit the register of the wander connected to the input of the operating unit PA (TI.

Это позволнло упростить устройство, повысить точность и скорость решени  задач.This allowed us to simplify the device, improve the accuracy and speed of solving problems.

Блок-схема устройства приведена па чертеже .The block diagram of the device shown PA drawing.

Устройство соДержнт блок / оперативной пам ти, соединенный с регистром числа 2, блок (5 веро тностного блуждани , два выхода которого соединены со входами регистра блуждани  4, регистр 5 начального адреса, соединенный с выходом блока ввода 6, счетчик 7 числа испытаний, сумматор 8, блок вывода 9, блок анализа 10, одним из выходов подключенный через выключатель И ко входу нервой схемы «ИЛИ V2, и схему «И 13.The unit contains a block / RAM, connected to the register of the number 2, block (5 probabilities of wandering, two outputs of which are connected to the inputs of the wandering register 4, register 5 of the start address, connected to the output of the input block 6, counter 7 of the number of tests, adder 8 , output unit 9, analysis unit 10, one of the outputs connected via the switch AND to the input of the nervous circuit "OR V2, and the circuit" And 13.

Работа устройства заключаетс  в следующем .The operation of the device is as follows.

Из устройства ввода начальные граничные услови , веро тности, нризнаки записываютс  в блоке онеративной пам ти но соответствующим адресам.From the input device, the initial boundary conditions, probabilities, attributes are recorded in the block of the operative memory but the corresponding addresses.

Ири pcHieinni параболических дифференциальных уравнений в частных производных (выключатель // в нололчении а) адрес начального узла нереписываетс  импульсом пуска в регистр блуждани  4. Число по этомуIrie pcHieinni of parabolic partial differential equations (switch // in the default a) the address of the starting node is not recorded by the start pulse in the wander register 4. The number is

SU1626275A 1971-02-10 1971-02-10 A PROBABLE COMPUTATIONAL DEVICE FOR SOLVING THE BOUNDARY PROBLEMS SU382108A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1626275A SU382108A1 (en) 1971-02-10 1971-02-10 A PROBABLE COMPUTATIONAL DEVICE FOR SOLVING THE BOUNDARY PROBLEMS

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1626275A SU382108A1 (en) 1971-02-10 1971-02-10 A PROBABLE COMPUTATIONAL DEVICE FOR SOLVING THE BOUNDARY PROBLEMS

Publications (1)

Publication Number Publication Date
SU382108A1 true SU382108A1 (en) 1973-05-22

Family

ID=20466993

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1626275A SU382108A1 (en) 1971-02-10 1971-02-10 A PROBABLE COMPUTATIONAL DEVICE FOR SOLVING THE BOUNDARY PROBLEMS

Country Status (1)

Country Link
SU (1) SU382108A1 (en)

Similar Documents

Publication Publication Date Title
KR900016870A (en) Address generator
KR920002393A (en) Automotive Input Interface
SU382108A1 (en) A PROBABLE COMPUTATIONAL DEVICE FOR SOLVING THE BOUNDARY PROBLEMS
SU369683A1 (en) FREQUENCY-PULSE FUNCTIONAL GENERATOR
SU705450A1 (en) Microprogram control apparatus
SU423127A1 (en) FIRMWARE CONTROL DEVICE FOR DIGITAL COMPUTER MACHINE
SU687446A1 (en) Device for interfacing computor with communication channels
SU457996A1 (en) Four Quadrant Divider
SU430367A1 (en) GENERATOR OF RANDOM SIGNALS
SU475662A1 (en) Device for recording information
SU387354A1 (en) MULTI-CHANNEL IMPULSE DISTRIBUTOR
SU667966A1 (en) Number comparing device
SU472358A1 (en) Signaling device for determining the direction of rotation
SU408354A1 (en) DEVICE FOR DETERMINATION OF CHANGE CODE CORNER CONVERTER - CODE
SU498644A1 (en) Digital recording device
SU490179A1 (en) Memory device
SU411609A1 (en)
SU362495A1 (en) RECORDING DEVICE
SU673930A1 (en) Capacitance simulator
SU425117A1 (en) AMPLITUDE-DIFFERENTIAL ZERO ORGAN
SU532078A1 (en) Multi-channel propagation delay control device
SU968804A1 (en) Device for determining extremum numbers
SU451083A1 (en) Device for controlling functional elements of discrete systems
SU374722A1 (en) DEVICE FOR FORA PULSE FOR PULSES WITH DISCRETE FREQUENCY MEASUREMENT
SU529463A1 (en) Cosine function transducer