SU378957A1 - Блок памяти на дйнисторах - Google Patents
Блок памяти на дйнисторахInfo
- Publication number
- SU378957A1 SU378957A1 SU1678115A SU1678115A SU378957A1 SU 378957 A1 SU378957 A1 SU 378957A1 SU 1678115 A SU1678115 A SU 1678115A SU 1678115 A SU1678115 A SU 1678115A SU 378957 A1 SU378957 A1 SU 378957A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- dynistor
- pulse
- memory block
- transformers
- winding
- Prior art date
Links
Landscapes
- Read Only Memory (AREA)
Description
1
Изобретение относитс к облайТй ЁЫчиели-Тельной техники.
Известен блок пам ти на диписторах, содержащий чейки пам ти из последовательно соединенных резистора, хТ,инистора и трансформатора , одна обмотка которого соединена с анодом динистора, схемы записи, считывани и сброса, подключенные к точке соединени динистора и резистора.
Однако в известном блоке пам ти при по влении напр жени питани после перерыва динисторы наход тс в выключенном состо нии .
Цель изобретени - повысить надежность устройства в работе.
Это обеспечиваетс включением динисторов с помощью введенного в блок ждущего блокинг-генератора.
Ждущий блокинг-генератор включаетс последовательно с обмоткой считывани и запускаетс от формировател импульсов при по влении питающего напр жени . Вход блокинг-генератора соедин етс со входом схемы сброса.
Наличие трансформаторов на ферритовых сердечниках с пр моугольной петлей гистерезиса позвол ет сохран ть записанную информацию на длительное врем при пропадании питающего напр жени .
2
Использование обмотки записи оДНОВреМёН но в качестве управл ющей дл динистора чейки пам ти позвол ет упростить схему управлени динистором.
Применение ждущего блокипг-генератора в качестве источника считывающих импульсов позвол ет построить простое устройство считывани информации с больщого количества ферритовых сердечников.
Наличие формировател запускающего импульса на динисторе позвол ет простыми средствами сформировать импульс с достаточной крутизной из нарастающего фронта питающего нанр женн и задержать этот импульс на врем затухани переходного процесса в блокинг-генераторе после по влени питающего напр жени .
На чертеже дана схема предлагаемого блока пам ти.
Она имеет схему записи /, чейку пам ти, состо щую из динисторов 2, 3 и 4, трансформаторов 5, 6 и 7 на ферритовых тороидальных сердечниках с нр моугольной нетлей гистерезиса и резисторов 8, 9, 10, схемы // сброса, вход которой соедин етс со входом ждущего блокинг-генератора 13, схемы 12 считывани , напр же и 14 источника питани динисторов, напр жени 15 источника питани ждущего блокинг-генератора и динисторного формировател 16 запускающих импульсов, выход которого соединен со входом ждущего блокинг-генератора, который включаетс последовательно с обмоткой считывани ферритовых тороидальных трансформаторов; втора обмотка (обмотка заннси ) трансформаторов соедин етс последовательно с каждым дииистором и включаетс между его анодом и положительным полюсом источника питани . Предлагаемый блок пам ти на динисторах дл хранени «-разр дного двоичного числа работает следующим образом. Г1ри поступлении запускающего импульса на схему записи / динисторы 2, 3 н 4 переключаютс . Включенному положению динисторов соответствует состо ние положительной намагниченности сердечника «1, выключенному - состо ние отрипательной намагничености «О. Пусть в блоке пам ти динисторы 2 н 4 включены, а динистор 3 выключен. Через обмотку записи трансформаторов 5 н 6, открытые динисторы 2 и 4 и резисторы 8 и 9 протекает ток записи состо пи положительной намагниченности сердечника «1. Выключенному положению динистора 3 в чейке пам ти 10, 3, 7 соответствует состо ние отрицательной намагниченности «О сердечника трансформатора 7. В чейках пам ти 8, 2, 5; 10, 3, 7; 9, 4, 6 записываетс код числа. Этот код хранитс в пам ти до поступлени на схему 11 сброса стирающего импульса. Считывание кода происходит Б момент подачи запускающего импульса на схему 12 считывани . Стирание записанной информации при записи другого числа в блоке пам ти осуществл етс при подаче на схему сброса стирающего импульса. Этот же импульс одновременно поступает на вход ждущего блокинг-генератора 13 и запускает его. Импульс тока ждущего блокиаггенератора осуществл ет стирание записанной информации с ферритовых сердечников трансформаторов 5 и 5. Включение динисторов 2 и 4 не происходит, так как в это врем на них по цепи сброса подаетс импульс сброса. При пропадании питающего напр жени 14 динисторы 2, 3 и 4 выключаютс , однако ферритовые сердечники трансформаторов 5, 5 и 7 запоминают состо ние динисторов, находивщихс до пропадани питающего напр жени . При по влении питающих напр жений 14 и 15 все динисторы чеек пам ти ориентируютс сначала в выключенном состо нии, так как напр жение на них устанавливаетс раньще, чем напр жение на выходе формировател импульсов. Динисторный формирователь формирует из нарастающего фронта напр жени питани 15 запускающий импульс. Этот импульс поступает па вход ждущего блокинггенератора с задержкой, котора необходима дл затухани переходного процесса в блокинг-геператоре и установлени питающего напр жени на динисторах чеек нам ти. Импульс тока ждущего блокинг-генератора поступает в обмотку считывани трансформаторов 5, 6 н 7. Сердечники трансформаторов 5 и б, в которых была записана информаци до пропадани питающего напр жени , перемагнйчиваютс , и на обмотках записи этих трансформаторов индуктируетс э.д.с., обеснечивающа включение дииисторов 2 и 4. Токи, протекающие через открытые динисторы 2 к 4, осуществл ют повторную запись информации в ферритовые сердечники трансформаторов 5 и 6, котора сохран етс до сброса при записи другого числа в блок пам ти. П.редмет изобретени Блок пам ти па динисторах, содержащий чейки пам ти из последовательно соединенных резистора, динистора и трансформатора, одна обмотка которого соединена с анодом динистора, схемы заниси, считывани и сброса , нодключенные к точке соединени динистора и резистора, отличающийс тем, что, с целью повыщени надежности устройства в работе, друга обмотка трансформатора подключена к выходу ждущего блокинг-генератора , вход которого соединен со схемой сброса и формирователем импульсов.
„ Cvumb/SuHve
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1678115A SU378957A1 (ru) | 1971-07-06 | 1971-07-06 | Блок памяти на дйнисторах |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1678115A SU378957A1 (ru) | 1971-07-06 | 1971-07-06 | Блок памяти на дйнисторах |
Publications (1)
Publication Number | Publication Date |
---|---|
SU378957A1 true SU378957A1 (ru) | 1973-04-18 |
Family
ID=20481874
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1678115A SU378957A1 (ru) | 1971-07-06 | 1971-07-06 | Блок памяти на дйнисторах |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU378957A1 (ru) |
-
1971
- 1971-07-06 SU SU1678115A patent/SU378957A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3027547A (en) | Magnetic core circuits | |
GB1516134A (en) | Electrical information store | |
SU378957A1 (ru) | Блок памяти на дйнисторах | |
US2926339A (en) | Switching apparatus | |
US3341830A (en) | Magnetic memory drive circuits | |
US3044044A (en) | Magnetic toggle | |
US3089035A (en) | Electrical pulse producing apparatus | |
US2939114A (en) | Magnetic memory system | |
RU2030094C1 (ru) | Энергонезависимая ячейка памяти | |
SU845287A1 (ru) | Энергонезависима чейка пам ти | |
RU2215337C2 (ru) | Энергонезависимая ячейка памяти | |
SU134484A1 (ru) | Долговременное запоминающее устройство | |
US3198955A (en) | Binary magnetic memory device | |
US2910670A (en) | Electrical circuits | |
US3070707A (en) | Magnetic driver device | |
SU1234883A2 (ru) | Ячейка пам ти | |
SU411519A1 (ru) | ||
SU1064433A1 (ru) | Магнитно-полупроводниковый элемент | |
SU139480A1 (ru) | Феррит-транзисторна чейка | |
SU150869A1 (ru) | Логическое устройство дл осуществлени операции "запрета" на ферротранзисторных чейках | |
SU1474736A1 (ru) | Элемент пам ти | |
US3427467A (en) | Arrangement for producing asymmetric bipolar pulses | |
SU409355A1 (ru) | Феррит-транзисторный триггер со счетным входом | |
RU2106742C1 (ru) | Триггерное устройство | |
SU680049A1 (ru) | Магнитный запоминающий элемент |