SU378852A1 - УСТРОЙСТВО дл КОНТРОЛЯ СХЕМ ЦИФРОВЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН - Google Patents

УСТРОЙСТВО дл КОНТРОЛЯ СХЕМ ЦИФРОВЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН

Info

Publication number
SU378852A1
SU378852A1 SU1667885A SU1667885A SU378852A1 SU 378852 A1 SU378852 A1 SU 378852A1 SU 1667885 A SU1667885 A SU 1667885A SU 1667885 A SU1667885 A SU 1667885A SU 378852 A1 SU378852 A1 SU 378852A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
converter
unit
register
block
Prior art date
Application number
SU1667885A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1667885A priority Critical patent/SU378852A1/ru
Application granted granted Critical
Publication of SU378852A1 publication Critical patent/SU378852A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

Изобретение касаетс  вычислительной техники . Известно устройство дл  автоматического нахождени  неисправностей в электронных схемах, содержащее регистр ввода, регистр инструкций, регистр командных усилителей, сравнивающее устройство. Однако такое устройство не позвол ет контролировать величины параметров логических элементов относительно заданных допусков. Целью изобретени   вл етс  расширение функциональных возможностей устройства. Дл  этого предложенное устройство дополнительно содержит преобразователь, блок эталонов и компаратор-преобразователь, второй выход регистра задани  соединен со входом преобразовател -коммутатора, выход которого соединен со входом анализируемой схемы, выход анализируемой схемы соединен со входом компаратора-преобразовател , второй вход которой соединен с выходом блока эталонов , а выход - со входом блока сравнени , второй вход преобразовател  и третий вход компаратора-преобразовател  соединены с соответствующими выходами блока управлени . На чертеже приведена блок-схема предложенного устройства. Устройство .содержит блок /, регистр 2 задани , преобразователь 3, блок 4 сравнени , анализируемую схему 5, компаратор-прео браи зователь 6, блок 7 управлени , блок 8 индикации и блок 9 эталонов. Блок ввода / предназначен дл  введени  информации, необходимой дл  анализа схем. Регистр 2 задани  предназначен дл  хранени  и выдачи на преобразователь 3 и блок 4 сравнени  необходимой информации в дискретной форме дл  анализа схем. Преобразователь 3 предназначен дл  преобразовани  информации, поступающей с регистра 2 задани  в дискретной форме и выдачи ее в виде сигналов в аналоговой форме на анализируемую схему, а также дл  коммутации входов анализирземого устройства, Блок 4 сравнени  предназначен дл  сравнени  сигналов в дискретной форме, поступающих с компаратора-преобразовател  (в результате анализа схемы) и регистра 2 задани , а также выдачи результата сравнени  в блок 7 управлени  и блок 8 индикации. Компаратор-преобразователь 6 предназначен дл  анализа параметров сигналов в аналоговой форме, поступающнх от схемы ЭЦВ.Н, путем сравнени  их с эталонами верхних и нижних пределов параметров, поступающих с блока 9 эталонов, а также преобразовани  сигналов аналоговой формы, поступающих в результате анализа схемы, в сигналы дискретной формы, выдаваемые в блок 4 сравнени . Блок 7 управлени  вырабатывает уп3 равл ющие сигналы и синхронизирует работу всего устройства в зависимости от сигналов, поступающих на него с блока 1 ввода и блока 4 сравнени . Блок 8 индикации предназначей дл  индикации результата сравнени . Блок 9 эталонов предназначен дл  формировани  верхних и нижних пределов параметров в аналоговой форме в соответствии с требовани ми , предъ вл емыми к параметрам анализируемой схемы 5, и выдачи их в блокЮ компаратора-преобразовател  6. Регистр 2 задани  соединен с блоком / ввода , преобразователем 3 и блоком 4 сравнени . Блок 4 сравнени  св зан с блоком 5 ивдикации и компаратором-преобразователем 6.15 Компаратор-преобразователь 6 своим входами подключен к контактам анализируемой схемы 5. Блок 7 управлени  св зан с блоком / ввода , регистром 2 задани , преобразователем 3, блоком 4 сравнени , компаратором-преобразо-20 вателем 6, блоком 8 индикации. Это позвол ет достигнуть логичес;:ой гибкости , возможности контрол  параметров логических схем по заданным пределам и ввести программируемый переход в режим само-25 контрол . Программа проверки схемы, в качестве носител  которой выбрана перфолента, начинаетс  с кода «начало программы. Кажда  программа состоит из подпрограмм по /г+130 строке, где п - максимальное количество контактов анализируемой схемы. Номер строки каждой подпрограммы соответствует номеру контакта анализируемой схемы , а информаци , записанна  в одной стро-35 ке, соответствует коду того сигнала с определенными параметрами, который необходимо подать на один контакт либо получить с одного контакта анализируемой схемы. Незадействованные контакты кодируютс  кодом «выклю-40 чено. В ковце последней подпрограммы записываетс  код «конец проверки. Информаци  одной подпрограммы считываетс  блоком 1 ввода с перфоленты в регистр 2 задани . В каждом разр де регистра 2 за-45 дани  формируетс  кодова  информаци , задающа  сигнал с необходимыми параметрами no каждому контакту анализируемой схемы 5. Содержимое регистра 2 задани  по команде из блока 7 управлени , вырабатываемой по50 концу считывани  подпрограммы, преобразуетс  в аналоговую форму и коммутируетс  на анализируемую схему 5 преобразователемкоммутатором 3 одновременно на все контакты . Эта же информаци  с регистра 2 задани 55 поступает в блок 4 сравнени . Блок 7 управлени  осуществл ет последовательный опрос анализируемой схемы 5 по всем контактам. Сигнал от контакта в аналоговой форме поступает в компаратор-преобразователь б 60 и анализируетс  по величине сравнени  с эта 4 лонами верхнего и нижнего пределов анализируемого параметра. Результат анализа преобразуетс  в дискретную форму и по команДе блока 7 управлени  подаетс  на блок г сравнени , где сравниваетс  с сигналами. поступающими с регистра 2 задани . Результат сравнени  подаетс  в блок 7 управлени  и блок 8 индикации. Если анализируема  схема по данной подпрограмме работает нормально , то блок 7 управлени  вырабатывает сигнал дл  считывани  следующей подпрограммы , и цикл работы повтор етс , По окончании всей программы проверки блок 7 управлени  вырабатывает сигнал о годности анализируемой схемы 5, который поступает в блок 8 индикации и высвечивает табло «Годен. В случае несоответстви  логического функционировани  либо заданных параметров провер емой схемы 5 в соответствии с программой , блок 7 управлени  вырабатывает сигнал. останавливающий дальнейшую проверку схемы . Этот сигнал поступает в блок 8 индикации , который высвечивает табло «Брак, а также указывает адрес неисправности анализируемой схемы. Это позвол ет включить в устройство самоконтроль, задаваемый специальной программой. При необходимости дальнейша  проверка анализируемой схемы осуществл етс  ручным запуском устройства, Предмет изобретени  Устройство дл  контрол  схем цифровых вычислительных машин, содержащее анализируемую схему, блок ввода, выход которого соединен со входом регистра задани  и блока управлени , второй вход которого соединен с выходом блока сравнени , второй выход блока сравнени  соединен со входом блока индикации , выходы блока управлени  соединены соответственно со входами регистра задани , блока ввода, блока сравнени  и блока индикации , выход регистра задани  соединен со вторым входом блока сравнени , отличающеес  тем, что, с целью расширени  функциональных возможностей, оно дополнительно содержит нреобразователь, блок эталонов и компаратор-преобразователь , второй выход регистра задани  соединен со входом преобразовател -коммутатора , выход которого соединен со входом анализируемой схемы, выход анализируемой схемы соединен со входом компаратора-нреобразовател , второй вход которой соединен с выходом блока эталонов, а выход - со входом блока сравнени , второй вход преобразовател  и третий вход компаратора-преобразовател  соединены с соответствующими выхода.ми блока управлени .
SU1667885A 1971-06-22 1971-06-22 УСТРОЙСТВО дл КОНТРОЛЯ СХЕМ ЦИФРОВЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН SU378852A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1667885A SU378852A1 (ru) 1971-06-22 1971-06-22 УСТРОЙСТВО дл КОНТРОЛЯ СХЕМ ЦИФРОВЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1667885A SU378852A1 (ru) 1971-06-22 1971-06-22 УСТРОЙСТВО дл КОНТРОЛЯ СХЕМ ЦИФРОВЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН

Publications (1)

Publication Number Publication Date
SU378852A1 true SU378852A1 (ru) 1973-04-18

Family

ID=20478641

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1667885A SU378852A1 (ru) 1971-06-22 1971-06-22 УСТРОЙСТВО дл КОНТРОЛЯ СХЕМ ЦИФРОВЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН

Country Status (1)

Country Link
SU (1) SU378852A1 (ru)

Similar Documents

Publication Publication Date Title
US5610925A (en) Failure analyzer for semiconductor tester
US4730314A (en) Logic analyzer
KR840007636A (ko) 동작 시간 측정 장치
US2945915A (en) Operational checkout of data handling equipment
SU378852A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ СХЕМ ЦИФРОВЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН
US6026350A (en) Self-framing serial trigger for an oscilloscope or the like
US3992696A (en) Self-checking read and write circuit
JP4914811B2 (ja) 電子装置
US3654803A (en) System for measuring rotor blade vibration
US3056108A (en) Error check circuit
KR920022092A (ko) 정보 처리 장치
JPS6142186Y2 (ru)
KR0128219Y1 (ko) 프로그램 실행시간 측정회로
JPS6222074A (ja) ロジツクアナライザ−
KR890007613Y1 (ko) 마이크로 처리기 내장회로 및 집적회로 장치의 검사장치
SU382095A1 (ru) Система автоматического контроля электрических параметров электронных схем
GB2094009A (en) Method and apparatus for displaying logic functions
SU813432A1 (ru) Устройство дл контрол микро-пРОгРАММНОгО ABTOMATA
SU693384A2 (ru) Устройство дл контрол схем цифровых вычислительных машин
KR100188003B1 (ko) 집적회로 검사방법 및 장치
SU1242945A1 (ru) Микропрограммное устройство управлени
SU1297060A1 (ru) Устройство дл контрол логических схем
SU1372325A1 (ru) Сигнатурный анализатор
SU942025A1 (ru) Устройство дл контрол и диагностики дискретных объектов
SU1185343A1 (ru) Устройство дл формировани сигналов прерывани при отладке программ