SU377963A1 - УСТРОЙСТВО дл РЕГУЛИРОВАНИЯ ЗАДЕРЖКИ ВХОДНОГО СИГНАЛА - Google Patents

УСТРОЙСТВО дл РЕГУЛИРОВАНИЯ ЗАДЕРЖКИ ВХОДНОГО СИГНАЛА

Info

Publication number
SU377963A1
SU377963A1 SU1424075A SU1424075A SU377963A1 SU 377963 A1 SU377963 A1 SU 377963A1 SU 1424075 A SU1424075 A SU 1424075A SU 1424075 A SU1424075 A SU 1424075A SU 377963 A1 SU377963 A1 SU 377963A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
transistors
collector
capacitor
voltage
Prior art date
Application number
SU1424075A
Other languages
English (en)
Inventor
К. П. Чухриенко Б. Н. Кучер
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1424075A priority Critical patent/SU377963A1/ru
Application granted granted Critical
Publication of SU377963A1 publication Critical patent/SU377963A1/ru

Links

Description

1
Изобретение относитс  к вычислительной технике и может найти применение в релейноимпульсных системах автоматического управлени  различными технологическими процессами дл  построени  релейно-импульсных систем управлени  в качестве блоков запаздывающей отрицательной обратной св зи, а также блоков с регулируемой выдержкой времени .
Известны устройства дл  регулировани  задержки входного сигнала, содержащие врем задающий конденсатор, переключающую схему , резисторы и диоды.
С целью повышени  надежности работы в предлагаемом устройстве переключающа  схема выполнена на транзисторах, причем врем задающий конденсатор подключен через первый и второй диоды к коллекторам первых двух транзисторов, база первого транзистора подключена к источнику сигнала, база второго транзистора через резистор и третий диод подключена к коллектору первого транзистора , базы третьего и четвертого транзисторов через соответствующие разв зывающие диоды подключены к обеим обкладкам врем задающего конденсатора, а коллекторы третьего и четвертого транзисторов подключены соответственно к эмиттеру и базе п того транзистора, коллектор которого через резистор подключен к шине питани .
На фиг. 1 представлена принципиальна  электрическа  схема предлагаемого устройства; на фиг. 2 - времеина  диаграмма.
Предлагаемое устройство состоит из входного каскада 1, содержащего логический элемент типа «ИЛИ - НЕ на транзисторе 2 с запуском на базу и резистор 5 дл  запуска схемы на коллектор, каскад временной задержки 4, содержащий транзисторы 5-7, с корректирующими и отключающими диодами 8, 8-13 соответственно, врем задающий конденсатор 14, включенный между регулируемыми резисторами 15 и 16 перезар дных контуров (точки 17 и 18), раздельные от контуров перезар да коллекторные нагрузки 19 и 20 первых двух транзисторов 2 и 5, коллекторные нагрузки 21-24 транзисторов 6 и 7, представл ющие собой делители, составленные из низкоомных резисторов 2} и 23 и высокоомных резисторов 22 и 24, резисторов 25, 26 и 27, подключенных к источнику запирающего смещени  в базах , резисторов 28, 29 и 30, образующих с резисторами 25, 26 и 27 базовые делители, определ ющие исходные режимы транзисторов 5, б и 7.
Выходной каскад 31 выполнен на транзисторе 32 обратной проводимости по схеме ключа-звезды с общим эмиттером, база которого подключена к общей точке 33 делител  21 и 22, а эмиттер - к общей точке 34 делител 
23-24 транзистора 7. Выходной сигнал снимаетс  с коллекторной нагрузки 35 транзистора 32. Кроме того, устройство содержит переключающую схему 36.
Принцип действи  предлагаемого устройства по сн етс  по упрощенной временной диаграмме , представленной на фиг. 2. где t/Bx - напр жение входного сигнала отрицательной пол рности , подаваемого на базу транзистора 2; Un - напр жение источника
питани ;
VK, - напр жение на коллекторе транзистора 2;
UK,, f/Ko, UK, - напр жени  на коллекторах соответственно транзисторов 5, 6 и 7; -выходной сигнал, снимаемый с коллекторной нагрузки 35 транзистора 52; вкл- - длительность времени задержки переднего фронта входного сигнала; г выкл- - длительность времени задержки заднего фронта входного сигнала.
Устройство работает следующим образом. Соотнощени  потенциалов управл ющих электродов транзисторов 2, 5, 6, 7 и 32, обусловленное выбором определенных величин сопротивлений соответствующих резисторов 19, 20, 28, 29, 26, 22, 2, 30, 27, 23, 24 и 35 выбраны такими, что обеспечиваетс  следующее исходное состо ние транзисторов: транзистор 2 закрыт , напр жение на его коллекторе близко к напр жению питани , т.е. (Ук - t/n, транзистор 5 насыщен, и t/к, О, транзистор 6 насыщен , /7к„; 0, транзистор 7 насыщен UK , транзистор 32 закрыт, выходное напр жение практически равно О (/вых- 0).
Конденсатор 14 зар жен почти до напр жени  источника питани  t/ш потенциал точки 18 положителен по отнощению к потенциалу точки 17.
Отрицательный входной сигнал f/sx открывает транзистор 2, U кг . Потенциал точки 17 становитс  равным нулю, а точки 18 - положительным . Транзистор 5 запираетс  базовым током, протекающим через резистор 25 от источника запирающего смещени  в базе . Папр жение на его коллекторе нарастает по абсолютной величине экспоненциально в течение времени вкл- перезар да конденсатора по контуру: коллектор-эмиттер транзистора 2 - корректирующий диод 8 - конденсатор 14 - регулируемый резистор 15, параллельно которому через отключающий диод 12 включен резистор 29 до напр жени  источника питани  (t/к.. к - t/n). Транзистор 6 надежно запираетс  прикладываемым через насыщенный транзистор 2 положительным напр жением на конденсаторе 14. Напр жение на его коллекторе U к становитс  равным напр жению источника питани : U к « -U Насыщение транзистора 2 приводит к запиранию транзистора 7, напр жение на коллекторе которого становитс  равным f/к, - f/nПри этом транзистор 32 заперт вследствие
5 наличи  запирающей разности потенциалов между его базой и эмиттером, обусловленной выбором определенных соотнощений величин сопротивлений резисторов 23 и 21 (). Выходное напр жение равно нулю. Транзистор 6 заперт в течение вкд. перезар да конденсатора 14, при этом
/ П 7
«вкл - и,/ -t-M
16 +
5 И Практически не зависит от изменени  напр жени  питани .
По истечении времени вкл. потенциал точки 31 становитс  отрицательным, и транзистор 6 возвращаетс  в исходное состо ние насыщени . Его коллекторное напр жение становитс  равным С/к„ 0. Насыщение транзистора б при этом приводит к насыщению транзистора 32. На выходе элемента по вл етс  сигнал 1/вых5 При исчезновении входного сигнала транзистор 2 запираетс , а транзистор 5 возвращаетс  в исходное состо ние насыщени : f/K,K-Uji, . Начинаетс  перезар д конденсатора 14 по контуру: коллектор-эмиттер
0 транзистора 5 - корректирующий диод 8- конденсатор 14 - регулируемый резистор 16- параллельно включенный ему через отключающий диод 13 резистор 30. При этом к базе транзистора 7 приложено положительное напр жение на конденсаторе 14 (точка 17), в течение времени перезар да выкл., которое равно
RisRso
14
16 + 30
и практически не зависит от изменени  напр жени  питани . Транзистор 32 не измен ет
своего состо ни , и /вых - пПо истечении времени выкл. транзистор 7 открываетс  (потенциал точки 17 становитс  отрицательным), запира  выходной транзистор 32. Выходной сигнал исчезает: . Элемент готов к повторному действию. Дл  правильной работы элемента времени повторный сигнал f/Bx может быть подан не ранее чем через врем  t, равное
-Rio ao
С
10 + 30
предмет изобретени 
Устройство дл  регулировани  задержки входного сигнала, содержащее врем задаюш ,ий конденсатор, подключенный к переключа60 ющей схеме, резисторы и диоды, отличающеес  тем, что, с целью повыщени  надежности работы устройства, в нем переключающа  схема выполнена на транзисторах, причем врем  задающий конденсатор подключен через пер65 вый и второй диоды к коллекторам первых
двух транзисторов, база первого транзистора подключена к источнику сигнала, база второго транзистора через резистор и третий диод подключена к коллектору первого транзистора , базы третьего и четвертого транзисторов через соответствующие разв зывающие диоды
подключены к обеим обкладкам врем задающего конденсатора, а коллекторы третьего и четвертого транзисторов подключены соответственно к эмиттеру и базе п того транзистора, коллектор которого через резистор подключен к шине питани .
%
SU1424075A 1970-04-06 1970-04-06 УСТРОЙСТВО дл РЕГУЛИРОВАНИЯ ЗАДЕРЖКИ ВХОДНОГО СИГНАЛА SU377963A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1424075A SU377963A1 (ru) 1970-04-06 1970-04-06 УСТРОЙСТВО дл РЕГУЛИРОВАНИЯ ЗАДЕРЖКИ ВХОДНОГО СИГНАЛА

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1424075A SU377963A1 (ru) 1970-04-06 1970-04-06 УСТРОЙСТВО дл РЕГУЛИРОВАНИЯ ЗАДЕРЖКИ ВХОДНОГО СИГНАЛА

Publications (1)

Publication Number Publication Date
SU377963A1 true SU377963A1 (ru) 1973-04-17

Family

ID=20451623

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1424075A SU377963A1 (ru) 1970-04-06 1970-04-06 УСТРОЙСТВО дл РЕГУЛИРОВАНИЯ ЗАДЕРЖКИ ВХОДНОГО СИГНАЛА

Country Status (1)

Country Link
SU (1) SU377963A1 (ru)

Similar Documents

Publication Publication Date Title
US3287608A (en) Time delay control circuit
JPH03235517A (ja) スイッチ回路
US3010031A (en) Symmetrical back-clamped transistor switching sircuit
US2970228A (en) Timing circuit
GB766210A (en) Electrical circuit employing a semiconductor
US3246209A (en) Control apparatus
US2990478A (en) Anti-saturation circuits for transistor amplifiers
GB960387A (en) Improvements in and relating to semiconductor multistable state circuits
US3273043A (en) Regulated rectifier
US3242416A (en) Synchronous impedance-type converter
US3181005A (en) Counter employing tunnel diode chain and reset means
GB1235712A (en) Electrical switching circuit
SU377963A1 (ru) УСТРОЙСТВО дл РЕГУЛИРОВАНИЯ ЗАДЕРЖКИ ВХОДНОГО СИГНАЛА
US3437912A (en) Constant potential power supply
GB1364799A (en) Field effect transistor circuits for driving capacitive loads
US3248640A (en) Synchronizing circuit
US3644757A (en) Voltage and temperature stabilized multivibrator circuit
GB968743A (en) Improvements in or relating to the control of bistable transistor trigger circuit arrangements
JPH01314013A (ja) デューティ可変回路
US3982171A (en) Gate current source
US3046414A (en) Pulse generator for producing periodic pulses of varying width from an alternating voltage
US3071701A (en) Blocking oscillator controlled electronic switch
US3513330A (en) Electronic frequency divider
JPS5847837Y2 (ja) インバ−タ
US3068424A (en) Transistor class c amplifier