SU370559A1 - Устройство контроля триггерных блоков - Google Patents
Устройство контроля триггерных блоковInfo
- Publication number
- SU370559A1 SU370559A1 SU1619576A SU1619576A SU370559A1 SU 370559 A1 SU370559 A1 SU 370559A1 SU 1619576 A SU1619576 A SU 1619576A SU 1619576 A SU1619576 A SU 1619576A SU 370559 A1 SU370559 A1 SU 370559A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- triggers
- matrix
- column
- input
- Prior art date
Links
Landscapes
- Testing And Monitoring For Control Systems (AREA)
Description
1
Изобретение относитс к устройствам контрол работоспособности радиоэлектронной аппаратуры .
Известно устройство контрол триггерных блоков, содержащее генератор импульсов запуска И стенд, в котором контролируемые триггеры включены в схему, образующую матрицу «3 строк и столбцов.
Целью изобретени вл етс упрощение устройства .
Дл этого между генератором импульсов запуска и триггером первой строки первого столбца включена схема запрета, к выходам триггеров последней строки и последнего столбца подключена логиче|Ска схема, выход которой в свою очередь соединен с запрещающим входом схемы запрета.
На фиг. 1 приведена блок-схема устройства контрол триггерных блоков на отсутствие усТОЙ1ЧИВЫХ и перемещающихс отказов; на фиг. 2, 3, 4 - триггеры матрицы в различных состо ни х.
Один из входов триггера, подключенн&го к стенду /, соединен ic выходом предыдущего и образует строки .матрицы, второй вход каждого триггера соединен с выходом предыдущего и образует .столбцы матрицы. Вход триггера первой строки первого столбца соединен с выходом схемы 2 запрета, а выходы триггеров последней строки и последнего столбца подключены к , входу логической схемы 3, выход которой соединен с запрещающим входом схемы 2 запрета, причем второй вход схемы запрета соединен с генератором 4 импульсов запуска .
При нормальной работе блоков контролируемые триггеры посто нно переключаютс с частотой следовани импульсов генератора 4 за-пуска. Если транзистор 5 логической схемы
3 открыт, транзистор 6 закрыт, и наоборот.
При исправной работе контролируемые триггеры могут находитьс в одном из двух устойчивых состо ний.
Например, отказ триггера 7 происходит в момент, когда все триггеры контролируе.мой матрицы зан ли лолол ение, показанное на фиг. 2. С приходом импульса запуска вс контрольна система должна переключитьс в противоположное состо ние, но так как отказал триггер 7, систе.ма (Переключаетс в иолол ение , показанное на ф«г. :3, т. е. в момент отказа триггера 7 система зани.мает устойчивое состо ние и не передает импульсы запуска на
последующий триггер строки. В момент переключени управл ющим импульсом вл етс импульс (предыдущего триггера строки (момент включени плеча триггера), поэтому все последующие триггеры строки займут «отказовое (отличное от других) состо ние.
Диод логической схемы, подключенный к плечу последнего триггера отказавшей строки, передает отрицательный потенциал на вход транзистора 5, открыва его. Транзистор 6 так же будет открыт, потенциал коллектора транзистора 5 уменьшаетс , запреща поступление импульсов .на вход контролируемой .матрицы. Таким образом контролируема матрица сохранит описанное состо ние.
Индикационное устройство, например светодиоды логической схемы 3, фиксирует отказавшую строку. Дл определени отказавшего столбца, в котором находитс триггер 7 контролируема матрица запускаетс единичным импульсом. Этот импульс переключает контролируемую матрицу в состо ние, показанное :на фиг. 4. Так как триггер 7 отказал, и в «отказовом состо нии наход тс последующие элементы строки, в «отказовое состо ние придут все последующие триггеры, наход щиес в том
же столбце, что и триггер 7, отказавший столбец так же фиксируетс индикационным устройством . Отказавший триггер однозначно определ етс координатами строки и столбца и локализуетс как неисправный.
Предмет изобретени
Устройство контрол триггерных .блоков, содержащее генератор импульсов запуска и стенд, в котором контролируемые триггеры включены в схему, образующую матрицу из строк и столбцов, отличающеес тем, что, с целью его упрощени , между генератором импульсов запуска и триггером первой строки первого столбца включена схема запрета, к выходам триггеров последней строки и последнего столбца подключена логическа схема, выход которой соединен с запрещающим входом схемы запрета.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1619576A SU370559A1 (ru) | 1971-01-19 | 1971-01-19 | Устройство контроля триггерных блоков |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1619576A SU370559A1 (ru) | 1971-01-19 | 1971-01-19 | Устройство контроля триггерных блоков |
Publications (1)
Publication Number | Publication Date |
---|---|
SU370559A1 true SU370559A1 (ru) | 1973-02-15 |
Family
ID=20465425
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1619576A SU370559A1 (ru) | 1971-01-19 | 1971-01-19 | Устройство контроля триггерных блоков |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU370559A1 (ru) |
-
1971
- 1971-01-19 SU SU1619576A patent/SU370559A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2428990A (en) | Electronic computer | |
SU370559A1 (ru) | Устройство контроля триггерных блоков | |
US4531065A (en) | Current injection type logical operation circuit arrangement including a I2 L circuit device comprising I2 L elements | |
GB1122472A (en) | Systems for testing components of logic circuits | |
FR2181091B1 (ru) | ||
JPS5635202A (en) | Multiplex control device | |
SU392500A1 (ru) | БИБ^ЬкЭ | |
SU429553A1 (ru) | Релейный распределитель | |
SU362494A1 (ru) | •сесоюзкая | |
SU1550519A1 (ru) | Устройство дл контрол ориентации микросхем | |
SU400894A1 (ru) | ||
SU1233157A1 (ru) | Устройство дл поиска кратных дефектов в группе объектов | |
SU394827A1 (ru) | Устройство для световой сигнализации о состоянии двухпозиционных объектов | |
SU922746A1 (ru) | Устройство дл управлени переключением скольз щего резерва | |
SU465643A1 (ru) | Автоматический регистратор номера неисправной цепи табло | |
SU1520526A1 (ru) | Устройство дл контрол схем сравнени | |
SU1501059A1 (ru) | Устройство дл контрол блока управлени | |
SU393757A1 (ru) | УСТРОЙСТВО дл ПРОВЕРКИ ИСПРАВНОСТИ СИГНАЛЬНЫХ | |
SU1191887A1 (ru) | Устройство дл контрол элементов индикации | |
SU473157A1 (ru) | Устройство дл управлени | |
SU625167A1 (ru) | Двухпороговое устройство контрол уровн напр жени | |
RO72093B1 (ro) | Circuit de supraveghere a functionarii circuitelor logice | |
SU809466A1 (ru) | Устройство дл управлени статическимпРЕОбРАзОВАТЕлЕМ | |
SU446089A1 (ru) | Устройство дл сигнализации о состо нии контролируемых параметров | |
SU427484A1 (ru) | Коммутатор |