SU364093A1 - ALL-UNION I - Google Patents

ALL-UNION I

Info

Publication number
SU364093A1
SU364093A1 SU110004A SU110004A SU364093A1 SU 364093 A1 SU364093 A1 SU 364093A1 SU 110004 A SU110004 A SU 110004A SU 110004 A SU110004 A SU 110004A SU 364093 A1 SU364093 A1 SU 364093A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
divider
code
output
Prior art date
Application number
SU110004A
Other languages
Russian (ru)
Inventor
А. Мельников А.
Original Assignee
ЛТрГ гггг
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ЛТрГ гггг filed Critical ЛТрГ гггг
Priority to SU110004A priority Critical patent/SU364093A1/en
Application granted granted Critical
Publication of SU364093A1 publication Critical patent/SU364093A1/en

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

ПРЕОБРАЗОВАТЕЛЬ ВРЕМЕННЫХ ИНТЕРВАЛОВ В КОДCONVERTER OF TEMPORARY INTERVALS TO CODE

1one

Изобретение относитс  к области измерительной техники и может быть использовано дл  преобразовани  временных интервалов в код с ирименение.м статистического метода повышени  точности.The invention relates to the field of measurement technology and can be used to convert time intervals into a code with the use of a statistical method for improving accuracy.

Известны преобразователи времениых интервалов в код, содержащие генератор опорной частоты, св занный через делитель частоты и элемент «Запрет со счетчиком результата , другой вход которого соединен с выходом триггера, один вход которого подключен к входной шине «Стоп-импульс устройства, а также двоичный делитель, состо ш.ий из счетчика, линии задержки, регистра и элементов «Запрет, и вспомогательный счетчик, выход которого соединен со входами элементов «Запрет, другие входы которых подключены к выходам счетчика результата.Time interval converters into a code are known that contain a reference frequency generator, connected through a frequency divider and an “Inhibit with a result counter” element, the other input of which is connected to the trigger output, one input of which is connected to the device’s bus stop, and a binary divider , consisting of a counter, a delay line, a register and elements of the “Prohibition”, and an auxiliary counter, the output of which is connected to the inputs of the elements of the “Prohibition, the other inputs of which are connected to the outputs of the counter of the result.

Недостатком известного устройства  вл етс  то, что оно не поавол ет преобразовывать временные интервалы в широком диапазоне без замены линий задержки, которые  вл ютс  сложными и дорогосто шими устройствами .A disadvantage of the known device is that it does not allow to convert time intervals in a wide range without replacing delay lines, which are complex and expensive devices.

Цель изобретени  - расширение диапазона преобразуемых временных интервалов.The purpose of the invention is to expand the range of convertible time intervals.

Это достигаетс  тем, что в предлагаемом преобразователе вход счетчика двоичного делител  через элемент «Запрет подключен к выходу триггера, один из входов которого соединен с входной «Старт-импул с, выход двс)чн,ого делител  подключен к одно.му Из вхг.д-аз триггера, другой вход которого соед)не с входной шиной «Стог.импульс , выход регистра двоичного делител  -подключен ко входу -всполюгательпого счетчика .This is achieved by the fact that in the proposed converter the input of the counter of the binary divider through the element "Inhibit is connected to the output of the trigger, one of the inputs of which is connected to the input" Start-impulse s, output of the internal combustion engine), the first divider is connected to one. - from the trigger, the other input of which is not connected to the input bus “One hundredth pulse, the output of the binary divider register” is connected to the input of the floating-point counter.

На чертеже приведена схема предлагаемого преобразовател  временных интервалов в код.The drawing shows the scheme of the proposed Converter time intervals in the code.

Преобразователь содержит генератор 1 опорной частоты; двоичный делитель 2 со счетчиком 3, счетчиком-регистром 4 и линией 5 задержки; делитель 6 частоты опориого генератора , вспомогательный счетчик 7; триггеры 8 и 9; счетчик результата W и схемы //; 12 и 13; 14 запрета. На вход 15 поступает старт- мпульс, на вход 16 - стоп-имиульс.The converter contains 1 reference frequency generator; binary divider 2 with counter 3, counter-register 4 and delay line 5; divider 6 frequency of the reference generator, auxiliary counter 7; triggers 8 and 9; counter of result W and schema //; 12 and 13; 14 prohibitions. At input 15, a start-pulse arrives, at input 16, a stop emulsion.

Нреобразователь работает следующим образом .The Converter works as follows.

Модул ци  периода повторени  старт-импульсов по пр моугольному закону осуществл етс  с помощью двс ичного делител  2. Старт-импульс опрокидывает триггер 5, открывает схе.му 14 запрета, и импульс с генератора / опорной частоты поступает на сметчик 5, который предварительно устанавлнваетс  в код , где q - основание системы счислени , п - число разр дов счетчика. Первый импульс с генератора / по вл етс  наThe modulation of the repetition period of the start-pulses according to a rectangular law is carried out with the help of the dwgs-dividing divider 2. The start-impulse overturns the trigger 5, opens the prohibition circuit 14, and the pulse from the generator / reference frequency is fed to the estimator 5, which is previously set to code, where q is the base of the number system, n is the number of bits of the counter. The first pulse from the generator / appears on

SU110004A 1970-12-23 1970-12-23 ALL-UNION I SU364093A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU110004A SU364093A1 (en) 1970-12-23 1970-12-23 ALL-UNION I

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU110004A SU364093A1 (en) 1970-12-23 1970-12-23 ALL-UNION I

Publications (1)

Publication Number Publication Date
SU364093A1 true SU364093A1 (en) 1972-12-25

Family

ID=20436141

Family Applications (1)

Application Number Title Priority Date Filing Date
SU110004A SU364093A1 (en) 1970-12-23 1970-12-23 ALL-UNION I

Country Status (1)

Country Link
SU (1) SU364093A1 (en)

Similar Documents

Publication Publication Date Title
SU364093A1 (en) ALL-UNION I
SU505992A1 (en) Time shift to code converter
SU149125A1 (en) Pulse train generator for electronic PBX
SU474931A1 (en) Time-pulse type stochastic converter
SU451190A1 (en) Voltage converter to code
SU504196A1 (en) Random Pulse Generator
SU507833A1 (en) Device for converting pulse duration to time interval
SU533905A1 (en) Digital, averaging time interval meter
SU744622A1 (en) Device for determining pulse train repetition frequency deviation from the predetermined frequency
SU454560A1 (en) Digital analyzer of functions of distribution of time intervals
SU515263A1 (en) Four Phase Pulse Driver
SU488357A1 (en) Pulse trainer
SU438993A1 (en) Device for logarithm frequency signals
SU148249A1 (en) Pulse converter
SU489210A1 (en) A device for converting voltage to pulse sequences
SU373864A1 (en) 8SETTIMIZED i
SU372675A1 (en) PULSE GENERATOR
SU381083A1 (en) DEVICE FOR INPUT OF CONTINUOUS RANDOM PROCESSES INTO ELECTRONIC COMPUTING
SU482879A1 (en) Pulse generator
SU413477A1 (en)
SU1265766A1 (en) Generator of random pulse arrival
SU366576A1 (en) TIME RELAY
SU381076A1 (en) DEVICE FOR FORMING IL / RULES
SU361518A1 (en) ISSUE? ^ I b'l'i ^ HFBv'VFxKS-lEKAJ
SU466500A1 (en) Random number generator