SU364092A1 - ALL-UNION - Google Patents
ALL-UNIONInfo
- Publication number
- SU364092A1 SU364092A1 SU1612552A SU1612552A SU364092A1 SU 364092 A1 SU364092 A1 SU 364092A1 SU 1612552 A SU1612552 A SU 1612552A SU 1612552 A SU1612552 A SU 1612552A SU 364092 A1 SU364092 A1 SU 364092A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- circuit
- counter
- circuits
- prohibition
- input
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
1one
Изобретение относитс к области импульсной техники, а именно к аналого-цифровым преобразовател м, и может быть использовано дл преобразовани низких уровней напр жени в цифровой код с повышенной точностью .The invention relates to the field of pulsed technology, namely to analog-to-digital converters, and can be used to convert low voltage levels into a digital code with increased accuracy.
Известен аналого-цифровой преобразователь , содержащий генератор импульсов, реверсивиый счетчик, преобразователь кода в напр жение, нуль-органы, счетчик, схемы запрета , триггеры, ключи, схемы «И и «ИЛИ и линию задержкн.The analog-to-digital converter is known, which contains a pulse generator, a reversible counter, a code to voltage converter, null organs, a counter, prohibition circuits, triggers, keys, AND and OR circuits, and a delay line.
Цель изобретени - увеличение быстродействи и точности преобразовани .The purpose of the invention is to increase the speed and accuracy of the conversion.
Это достигаетс тем, что выход первого иуль-органа соединен с одним входом первого триггера и через первую с.хему запрета подключен к вычитаюидему входу реверсивного счетчика, выход второго нуль-органа через ключ, вторую схему запрета и первую схеГну «ИЛИ соединен с суммирующим входом реверсивного счетчика, управл ющие входы нуль-органов подключены через счетчик к одному входу второго триггера, выход первого триггера через вторую схему «ИЛИ иодключей ко второму входу первой схемы запрета и через третью схему «ИЛИ - ко второму входу второй схемы запрета, вторые входы второй и третьей схем «ИЛИ соединены с выходом второго триггера.This is achieved by connecting the output of the first il organ to one input of the first trigger and, through the first interdiction circuit, is connected to subtracting the input of the reversible counter, the output of the second null organ through the key, the second interdiction circuit and the first circuit of the reverse counter, the control inputs of the zero-organs are connected through the counter to one input of the second trigger, the output of the first trigger through the second circuit OR to the second input of the first inhibit circuit and through the third circuit OR to the second input The prohibition circuit, the second inputs of the second and third OR circuits are connected to the output of the second trigger.
На чертеже приведена функциональна схема.The drawing shows a functional diagram.
Преобразователь содерл ит генератор импульсов Т 1, реверсивный счетчик импульсов , преобразователь кода в напр жение 5, нуль-органы 4 и 5, схемы запрета 6-9, схемы «ИЛИ 10-12, триггеры 13 и 14, блок управлени куль-органами 15, счетчик 16, линии задержки /7-J9, св зку схем «И 20 и тумблер 21.The converter contains a pulse generator T 1, a reversible pulse counter, a code converter in voltage 5, null organs 4 and 5, prohibition circuits 6-9, OR 10-12 circuits, triggers 13 and 14, a control unit for cultivators 15 , counter 16, delay lines / 7-J9, linking circuits And 20 and toggle switch 21.
Устройство работает следующим образом.The device works as follows.
После включени питани и установки управл ющ )Х триггеров 13 т 14 в исходное состо ние подачей импульса на клемму «Начальна установка включаетс тумблер 21. При этом иачииаетс процесс преобразовани . Схема запрета 6 открыта, а все остальные схемы запрета закрыты. От генератора импульсов / через схему запрета 6 и схему «ИЛИ 10 на суммирующий вход реверсивного счетчика проход т импульсы.After turning on the power and setting up the control X triggers 13 and 14 to the initial state by applying a pulse to the terminal "Initial setting, the toggle switch 21 turns on. This also causes the conversion process. Prohibition scheme 6 is open, and all other prohibition schemes are closed. From the pulse generator / through the prohibition circuit 6 and the circuit OR 10 to the summing input of the reversible counter pulses pass.
Преобразователь кода в напр жение 5, управл емый разр дами реверсивного счетчика 2, вырабатывает ступенчато-линейное компенсирующее напр жение U , вл ющеес также напр жением обратной св зи.The code converter to voltage 5, controlled by the discharges of the reversible counter 2, produces a step-linear compensating voltage U, which is also the feedback voltage.
Нуль-органы 4 и 5 выдают импульсы при следующих услови х: нуль-орган 4 вырабатывает импульс при f/.эт x{t), а нуль-орган 5 вырабатывает импульс при UST x(t).The null organs 4 and 5 give out pulses under the following conditions: the null organ 4 produces a pulse at f / .et x (t), and the null organ 5 produces a pulse at UST x (t).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1612552A SU364092A1 (en) | 1971-01-18 | 1971-01-18 | ALL-UNION |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1612552A SU364092A1 (en) | 1971-01-18 | 1971-01-18 | ALL-UNION |
Publications (1)
Publication Number | Publication Date |
---|---|
SU364092A1 true SU364092A1 (en) | 1972-12-25 |
Family
ID=20463887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1612552A SU364092A1 (en) | 1971-01-18 | 1971-01-18 | ALL-UNION |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU364092A1 (en) |
-
1971
- 1971-01-18 SU SU1612552A patent/SU364092A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU364092A1 (en) | ALL-UNION | |
SU149630A1 (en) | The method of determining the length of the vector in three coordinates | |
SU400024A1 (en) | TIME-PULSE PONIUS CONVERTER | |
GB1347776A (en) | Pulse charge to voltage converter | |
EP0373601A3 (en) | Reactive power compensation apparatus with improved gate circuit | |
SU442489A1 (en) | Functional DC / DC converter to oscillation period with memory | |
SU445983A1 (en) | Voltage-Voltage Converter Duration | |
SU498735A2 (en) | Logarithmic analog-to-digital converter | |
SU1431045A1 (en) | Random pulse generator | |
SU531256A1 (en) | Push pull generator | |
SU400015A1 (en) | FORMER SINGLE PULSES | |
SU454685A1 (en) | Voltage to Pulse Frequency Converter | |
SU567206A1 (en) | Analogue-digital converter | |
SU372675A1 (en) | PULSE GENERATOR | |
SU720453A1 (en) | Phase-to-time interval converter | |
SU824426A1 (en) | Device for scale conversion of time intervals | |
SU525120A1 (en) | Square root extractor | |
SU1594690A2 (en) | Follow-up a-d converter | |
SU615606A1 (en) | Frequency divider | |
SU1302425A1 (en) | Method and apparatus for pulse-position conversion of analog signal | |
SU1413715A1 (en) | Pulsewidth converter | |
SU501362A1 (en) | Device for recording waveforms of nanosecond repetition | |
SU117653A1 (en) | Device for converting electrical voltages to digital form | |
SU144524A1 (en) | Pulse Generator | |
SU388256A1 (en) | SENSOR OF RANDOM TIME TERMINAL SEQUENCE |