SU364024A1 - Усилитель воспроизведения - Google Patents

Усилитель воспроизведения

Info

Publication number
SU364024A1
SU364024A1 SU1694484A SU1694484A SU364024A1 SU 364024 A1 SU364024 A1 SU 364024A1 SU 1694484 A SU1694484 A SU 1694484A SU 1694484 A SU1694484 A SU 1694484A SU 364024 A1 SU364024 A1 SU 364024A1
Authority
SU
USSR - Soviet Union
Prior art keywords
delay line
amplifier
bridge circuit
differential amplifier
short
Prior art date
Application number
SU1694484A
Other languages
English (en)
Inventor
Д. Г. Штильман В. Н. Лаут
Original Assignee
Авторы изобретени витель
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Авторы изобретени витель filed Critical Авторы изобретени витель
Priority to SU1694484A priority Critical patent/SU364024A1/ru
Application granted granted Critical
Publication of SU364024A1 publication Critical patent/SU364024A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

1
Изобретение относитс  к области вычислительной техники и может быть использовано в двухпроводном запоминающем устройстве (ЗУ) системы 2,5Д.
Известен усилитель воспроизведени  дл  двухпроводного ЗУ системы 2,5Д, содержащий св занные между собой буферный каскад, короткозамкнутую линию задержки и дифференциальный усилитель.
Однако такие усилители воспроизведени  не обеспечивают полного восстановлени  посто нной составл ющей полезного сигнала на входе дифференциального усилител  вследствие омического сопротивлени  короткозамкнутой линии задержки.
В предлагаемый усилитель воспроизведени  дополнительно введена мостова  схема, в одно плечо которой включена короткозамкнута  лини  задержки, а в остальные - резисторы . К одной диагонали мостовой схемы подсоединен буферный каскад, а к другой - дифференциальный усилитель.
Это позвол ет восстанавливать посто нную составл ющую полезного сигнала.
На чертеже показана структурна  схема предлагаемого усилител  воспроизведени .
Усилитель состоит из буферного каскада /, .дифференциального усилител  2 и мостовой схемы на короткозамкнутой линии 3 задержки и резисторах 4, 5 и 6, причем выходы б ферного каскада соединены с одной из диагоналей MOCTOBoii схемы, а входы дифференциального усилител  - с другой диагональю моста.
Чтобы усилитель воспроизведени  работал правильно, номиналы резисторов 4, 5 п 6 выбирают так, что посто нное напр жение на входе дифференциального усилител  в отсутствие полезного сигнала равно нулю. Дл  полезных сигналов, длительность которых меньше времени пробега волны напр жени  или тока по короткозамкнутой линии задержки, коэффициент иередачи мостовой схемы должен быть максимален. Суммарное сопротивление резисторов 4, 5 и 6 должно быть равно удвоенному волновому соирот 1влению линии задержки. При подаче на вход такой мостовой схемы от буферного каскада посто нной во времени помехи через врем , равное времени пробега волны по линии задержки, на выходе мостовой схемы находитс  нулевое напр жение независимо от велич1П1ы омического сопротивлени  линии задержки.
П р е д м ет изобретени 
Усилитель воспроизведени , содержащий буферный каскад, короткозамкнутую линию задержки и диффереициальный усилитель, отличающийс  тем, что, с целью восстановлени  посто нной составл ющей полезного сигнала, Б него введена мостова  схема, в одно плечо которой включена короткозамкнута  лини 
задержки, а в остальные - резисторы, причем к одной диагонали мостовой схемы подключен буферный каскад, а к другой - дифференциальный усилитель.
SU1694484A 1971-08-12 1971-08-12 Усилитель воспроизведения SU364024A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1694484A SU364024A1 (ru) 1971-08-12 1971-08-12 Усилитель воспроизведения

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1694484A SU364024A1 (ru) 1971-08-12 1971-08-12 Усилитель воспроизведения

Publications (1)

Publication Number Publication Date
SU364024A1 true SU364024A1 (ru) 1972-12-25

Family

ID=20487020

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1694484A SU364024A1 (ru) 1971-08-12 1971-08-12 Усилитель воспроизведения

Country Status (1)

Country Link
SU (1) SU364024A1 (ru)

Similar Documents

Publication Publication Date Title
US3543169A (en) High speed clamping apparatus employing feedback from sample and hold circuit
KR900003862A (ko) 비선형 증폭회로 및 그 비선형 증폭회로를 이용한 비선형 엠파시스·디엠파시스회로
JPS5980010A (ja) プログラマブルアツテネ−タ
JPS62132434A (ja) ゲ−ト回路
KR880000862A (ko) 데이터 전송회로
US5148162A (en) Analog-to-digital converter comparator circuit utilizing a reverse polarity sampling technique
US3322970A (en) Zero phase shift active element filter
SU364024A1 (ru) Усилитель воспроизведения
KR920009186A (ko) Ccd영상센서 신호용 샘플홀드회로
JPS62283711A (ja) 波形等化回路
GB1172506A (en) Improvements in operational amplifier circuits
US3444473A (en) Fast recovery read amplifier
US3517879A (en) Digital signal cross-correlator
KR970004622B1 (ko) 시간축 반전형 직선위상필터
US2836715A (en) Signal shaping circuit
US4255712A (en) Digital waveform conditioning circuit
GB1225464A (ru)
SU487441A1 (ru) Усилитель
SU390656A1 (ru) Фазосдвигающее устройство
RU2018181C1 (ru) Устройство для динамического ограничения шума в канале магнитной записи и воспроизведения звуковой информации
SU809636A1 (ru) Устройство обработки импульсныхСигНАлОВ
SU394848A1 (ru) УСТРОЙСТВО дл ИЗВЛЕЧЕНИЯ ПОЛЕЗНОЙ ИНФОРМАЦИИ ИЗ СЧИТАННОГО СИГНАЛА
US2760090A (en) Direct current voltage restoration circuit
SU375676A1 (ru) Запоминающее устройство
SU362446A1 (ru) Формирователь парных импульсов