SU363996A1 - Линейный преобразователь гибридной вычислительной машины - Google Patents

Линейный преобразователь гибридной вычислительной машины

Info

Publication number
SU363996A1
SU363996A1 SU1680844A SU1680844A SU363996A1 SU 363996 A1 SU363996 A1 SU 363996A1 SU 1680844 A SU1680844 A SU 1680844A SU 1680844 A SU1680844 A SU 1680844A SU 363996 A1 SU363996 A1 SU 363996A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
computing machine
linear converter
hybrid computing
counter
Prior art date
Application number
SU1680844A
Other languages
English (en)
Inventor
В. Васильев Институт электродинамики Украинской ССР В.
Original Assignee
Автор изобретени
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Автор изобретени filed Critical Автор изобретени
Priority to SU1680844A priority Critical patent/SU363996A1/ru
Application granted granted Critical
Publication of SU363996A1 publication Critical patent/SU363996A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Предлагае.мый линейный преобразователь относитс  к области электронного моделировани  и может быть использован при построении специализированных гибридных вычислительных машин и устройств.
В гибридных вычислительных системах операци  вычислени  линейной комбинации р да величин выполн етс  либо в аналоговой части комплекса с последующим преобразованием результатов в цифровую форму, либо в цифровой части комплекса программным путем с последующим преобразованием результатов в аналоговую форму.
Часто специфика задачи, решаемой па специализированной гибридной вычислигельной мащине такова, что не требуетс  построени  системы с развитыми аналоговыми и цифровыми част ми, а выполнение операции целесообразно осуществл ть параллельно.
Цель изобретени  - увеличение быстродействи  линейного преобразовател .
Это достигаетс  тем, что в преобразователе выход триггера счетчика регенерации соединен со схемой «И, выходы триггеров аргументов подключены к первому и второму входам суммирующего интегратора. Выход интегратора через формирователь импульсов св зан со счетчиком результата и с первым входом схемы разр да интегрирующей емкости , второй вход которой подсоединен через
схему «PI к генератору тактовых импульсов, а выход - к третьему входу суммирующего интегратора.
На чертеже показана схема преобразовател .
Преобразователь содержит счетчики / и 2 аргументов, счетчик 3 регенерации, счетчик 4 результата, триггеры 5 н 6 аргу.ментов, триггер 7 счетчика регенерации, суммирующий интегратор 8, проводимости 9, 10, И интегрирующего сум.матора, конденсатор 12, усилитель 13, формирователь 14 импульсов, схему 15 разр д интегрирующей емкости, схему совпадени  «И 16 и генератор 17 тактовых импульсов .
Устройство предназначено дл  реализации следующей математической операции:
(1)
y-SOi- i
Величины аргументов KI задаютс  в устройстве числом импульсов, дополн ющим их до полной емкости счетчиков 1, ..., 3:
«i yV-x,-(2)
Счетчики аргументов и регенерации объединены по счетным входам и подключены к генератору тактовых импульсов через схему совпадени . Каждый выход счетчика подключен к соответствующим в.кодам триггеров 5, 6, 7.
Выходы триггеров подключены к входам суммирующего интегратора 8. Выход иитегрирующего сумматора подсоединен к входу схемы 15 разр да интегрирующей емкости, выход которой через проводимость // св зан с суммирующей точкой усилител  13. Выход интегрирующего сумматора через формирователь 14 импульсов подключен к входу счетчика 4 результата.
Преобразователь работает следующим образом .
После подачи пускового импульса на вход 18 открываетс  схема совпадени  16 и счетчики /, 2, 3 начинают одновременно формировать временные интерзалы, пропорциональные аргументам (1) и величине Л соответственно:
т,глД (3)
Интегрирующий сумматор работает в режиме генератора линейно измен ющегос  напр жени , частота которого пр мо пропорциональна эквивалентной проводимости, включенной между суммирующей точкой усилител  13 и источниками напр жени , осуществл ющими зар д конденсатора 12. Такой режим обеспечивает схема 15 разр да интегрирующей емкости , котора  по достижении напр жением на емкости порогового значени  разр жает ее в течение достаточно короткого по сравнению с периодом формируемых импульсов промежутка времени.
Схема интегрирующего сумматора осуществл ет управл емое преобразование частоты и-мпульсов, питающих счетчик результата так, что в любой момент времени эта частота .пропорциональна сумме коэффициентов при аргументах Xi, временные интервалы которых Ti еще не окончены.
Предмет изобретени 
Линейный преобразователь гибридной вычислительной машины, содержащий счетчики аргументов, счетчик регенерации, счетные входы которых через схему «И подключены к генератору тактовых импульсов, триггеры, подключенные своими единичными входами к выходам счетчиков, счетчик результата, суммирующий интегратор, формирователь импульсов и схему разр да интегрирующей емкости , отличающийс  тем, что, с целью увеличени  быстродействи , в нем выход триггера счетчика регенерации соединен со схемой ,«И, выходы триггеров аргументов подключены к первому и второму входам суммирующего интегратора, выход которого через формирователь импульсов соединен со счетчиком результата и с первым входом схемы разр да интегрирующей емкости, второй вход которой подключен через схему «И к генератору тактовых импульсов, а выход - к третьему входу суммирующего интегратора.
25 Г
SU1680844A 1971-07-08 1971-07-08 Линейный преобразователь гибридной вычислительной машины SU363996A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1680844A SU363996A1 (ru) 1971-07-08 1971-07-08 Линейный преобразователь гибридной вычислительной машины

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1680844A SU363996A1 (ru) 1971-07-08 1971-07-08 Линейный преобразователь гибридной вычислительной машины

Publications (1)

Publication Number Publication Date
SU363996A1 true SU363996A1 (ru) 1972-12-25

Family

ID=20482775

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1680844A SU363996A1 (ru) 1971-07-08 1971-07-08 Линейный преобразователь гибридной вычислительной машины

Country Status (1)

Country Link
SU (1) SU363996A1 (ru)

Similar Documents

Publication Publication Date Title
US3043516A (en) Time summing device for division, multiplication, root taking and interpolation
SU363996A1 (ru) Линейный преобразователь гибридной вычислительной машины
US3366886A (en) Linear accelerator frequency control system
US3590231A (en) Digital signal generator using digital differential analyzer techniques
US3893105A (en) Integrating type analog-digital converter
SU590735A1 (ru) Устройство дл умножени
US3456099A (en) Pulse width multiplier or divider
GB942219A (en) Improvements in or relating to digital electrical calculating apparatus
SU416694A1 (ru)
SU638958A1 (ru) Вычислительное устройство
SU696444A1 (ru) Множительно-делительное устройство
SU432498A1 (ru) Частотно-импульсное множительно- делительное устройство
SU416840A1 (ru)
GB1272423A (en) Electric system
SU491139A1 (ru) Стохастический интегратор
RU2642370C1 (ru) Устройство для вычисления логарифмических функций
SU472345A1 (ru) Способ розлива жидкостей
SU392495A1 (ru) Устройство для умножения-деления
SU790179A1 (ru) Удвоитель частоты меандра
SU424144A1 (ru) Дифференцирующее устройство
SU809539A1 (ru) Преобразователь частоты в напр жение
SU382104A1 (ru) •сесоюзная
SU457999A1 (ru) Устройство дл вычислени частной производной
SU400011A1 (ru) Генератор случайных импульсов
SU410403A1 (ru)