SU341172A1 - - Google Patents
Info
- Publication number
- SU341172A1 SU341172A1 SU949431A SU949431A SU341172A1 SU 341172 A1 SU341172 A1 SU 341172A1 SU 949431 A SU949431 A SU 949431A SU 949431 A SU949431 A SU 949431A SU 341172 A1 SU341172 A1 SU 341172A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- address
- address start
- information
- pulses
- order
- Prior art date
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
Description
(54) СПОСОБ АДРЕСНОГО ПУСКА УСТРОЙСТВА ПРИЕМА ДИСКРЕТНЫХ СИГНАЛОВ Исзобретение относитс к многоканальны системам св зи, а именно, к способам адресного пуска устройства приема дискретных сигналов. ; Известен способ адресного пуска устрой ства приема дискретных сигналов в систем реансной св зи, использующих самосинхрони Ьирующие коды с обнаружением ошибок. I Однако известный способ обладает большим временем передачи информации из-за :многократного ее повторени при исправлении Обнаруженных ошибок. Цель изобретени - сокращение времени передачи сообщени и формирование сигнала адреса корреспондента. I Это достигаетс тем, что адресный пуск |осуществл ют самим принимаемым сообще|ннем , которое перед передачей в дещифраггор приема задерживают на врем , необходимое дл синхронизации по импульсам, ко{довым комбинаци м и адресного пуска уст- . станции настраивают в соответствии с произведенной перестановкой. ; На чертеже показана блок-схема устрой ства , реализующего предлагаемый способ. i Информаци из канала свгзи поступает одновременно на схему синхронизации по импульсам 1, в схему фазировани по цик|лам 2 и линию Iзадержки 3. I При определении схемой фазирован т по 1циклам 2 величины рассогласовани по цик (лам с помощью логического элемента aatt- ipeT 4 вычеркиваетс или с помощью элемента ИЛИ 5 добавл етс соответствующеэ количество тактовых импульсов, поступаюЫих в распределитель 6. В результате уста |навливаетс йинхрОйнзм: по циклам между поступающими кодовыми словами кэ канала |св зи и работой распределител .6. I Дл устранени возможности потери час|ти информации йз-за отсутстви с.чнхрон,из ма по циклам в начальный момент принимаема информаци задерживаетс линией за аержки 3.(54) THE METHOD OF ADDRESS STARTING THE DEVICE TO RECEIVE DISCRETE SIGNALS The invention relates to multichannel communication systems, namely, to methods of address start-up of a device for receiving discrete signals. ; There is a known method of address start-up of a device for receiving discrete signals in reversal communication systems that use self-synchronization codes with error detection. I However, the known method has a long transmission time of information due to: its repeated multiple times with the correction of detected errors. The purpose of the invention is to reduce the transmission time of the message and to form the signal of the address of the correspondent. I This is achieved in that the address start is performed by the received message itself, which is delayed by the time required for synchronization of the pulses after the transfer to the reception unit. stations set up in accordance with the permutation. ; The drawing shows a block diagram of a device implementing the proposed method. i Information from the channel svgzi simultaneously enters the synchronization scheme for pulses 1, into the phasing scheme through cycles | lam 2 and the I-delay line 3. I When the scheme determines the mismatch of cycles through 1 cycles 2 (lams using the aatt-ipeT 4 logic element The corresponding number of clock pulses arriving at distributor 6 is deleted or eliminated with the help of the OR element 5. As a result, a synchronization is established: in cycles between the incoming communication code words of the channel | and the distributor. 6. I For Injury to the possibility of losing a portion of information due to the lack of a synchronous link, from the cycle of data at the initial moment, the received information is delayed by the line 3.
I. После установление синхронизма по снгнадом элемента ИЛИ 7 перебрасываетс триггер 8, подава управл ющий сигнйл на логический алемент И 9. кото рый подключает выход лини задержки 3. 1Ьнима с нее информгшию.I. After establishing the synchronism with the slider of the element OR 7, trigger 8 is transferred, sending a control signal to the logical terminal AND 9. which connects the output of the delay line 3. We will not receive information from it.
Регистр сдвига 10. схема обнаружени шинбок 11 и интегратор ошибок 12 состав/1ЯЮТ устройство приема информашш.Shift register 10. The detection circuit of the shibok 11 and the error integrator 12 composition / 1YaYT information reception device.
Т1р подключении его к выходу линии задержки 3 сигналы с нее поступают в регист сдвига 1О и схему обнаружени ошибок Ц, в которую поступакур также импульсы с распределител 6.T1p connecting it to the output of the delay line 3, the signals from it go to the shift register 1O and the error detection circuit C, to which the actions are also pulses from the distributor 6.
ЕСЛИ в прин том кодовом слове схемой обнаружени ошибок 11 ошибка не обнаружена , то это кодовое слово, проход через регистр сдвига 10 поступает на выход.If an error is not detected in the received code word by the error detection scheme 11, then this is a code word, the passage through the shift register 10 is output.
При обнаружении ошибки кодовое слово со схемы обнаружени ошибок 11 поступает в регистр сдЬига 10, который стирает кодовую комбинацию, прин тую с ошибкой, и вместо нее записывает комбинацию знака ошибки (например, комбинацию пробела).When an error is detected, the code word from the error detection scheme 11 is fed to the bit register 10, which erases the code combination received with an error and instead writes a combination of the error sign (for example, a space character).
По окончании передачи информации с вы;хода приемного устройства будет непрерывно поступать хаотическа последовательность импульсов.At the end of the transmission of information from you, a random sequence of pulses will be continuously received from the receiver's course.
В этом случае схема обнаружени ошибок 11 будет непрерывно выдавать управл ющие сигналы в регистр сдвига 10 и интегратор ошибок 12 который выдает управл ющий сигнал на триггер 8 и тем самымIn this case, the error detection circuit 11 will continuously output the control signals to the shift register 10 and the error integrator 12 which outputs the control signal to the trigger 8 and thereby
(отключает выход лини задержки 3 от устройства приема информапии.(disables the delay line 3 output from the information receiving device.
Таким образом, в данном способе приема информации отпадает необходимость передачи служебной информации.Thus, in this method of receiving information, there is no need to transfer service information.
Если достов ность сообщени ниже допустимой , производитс повторна передача информации.If the message is less than valid, the information is retransmitted.
I IB случае работы в сети с большим ко;личеством корреспондентов в передаваемых посылках переставл ют элементы кода, а на приемной станции настраивают в соответствии с произведенной перестановкой.In the case of a network with a large number of correspondents in the transmitted packages, the code elements are rearranged, and at the receiving station they are adjusted in accordance with the permutation made.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU949431A SU341172A1 (en) | 1965-03-30 | 1965-03-30 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU949431A SU341172A1 (en) | 1965-03-30 | 1965-03-30 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU341172A1 true SU341172A1 (en) | 1971-11-30 |
Family
ID=48229739
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU949431A SU341172A1 (en) | 1965-03-30 | 1965-03-30 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU341172A1 (en) |
-
1965
- 1965-03-30 SU SU949431A patent/SU341172A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1379740A (en) | Method and apparatus for encoded messages transmission | |
GB1356751A (en) | Remote station address verification using address conditioned encoding | |
SU341172A1 (en) | ||
US3546592A (en) | Synchronization of code systems | |
US3702900A (en) | Synchronizing devices | |
US3532987A (en) | Selective calling system for a main station and satellites | |
US3601539A (en) | Phase synchronism system for a one-way telegraph connection | |
US4032714A (en) | Pcm time division multiplex communication network with digital subscriber stations | |
SU1019654A1 (en) | Device for receiving/transmitting binary information | |
SU1300484A1 (en) | System for collecting data | |
SU365033A1 (en) | DECODER | |
SU403105A1 (en) | DEVICE CYCLIC SYNCHRONIZATION | |
SU1188891A2 (en) | Device for transmission of messages | |
SU1757115A1 (en) | Binary information transceiver | |
GB983439A (en) | Improvements in or relating to rhythmic telegraph systems for the simultaneous transmission of messages in opposite directions | |
SU375811A1 (en) | DEVICE FOR PHASEING AND REGISTRATION OF A START-UP ELECTRONIC LETTER-PRINTING TELEGRAPH APPARATUS | |
SU1497755A1 (en) | Adaptive discrete message transmission system | |
RU1786669C (en) | Device for transmission and receiving discrete messages | |
US2468556A (en) | Regenerative repeater | |
SU1522417A1 (en) | Communication system with message-relaying | |
SU1515379A1 (en) | Device for shaping bipulse signal | |
SU1713112A1 (en) | Data transmission system with intermediate store | |
SU1658409A1 (en) | Device for telecode data transfer from punched tape | |
SU708337A1 (en) | Data exchange arrangement | |
SU642854A1 (en) | Discrete information receiver |