SU307403A1 - DEVICE ISSUANCE OF THE CURRENTLY INTERVAL - Google Patents

DEVICE ISSUANCE OF THE CURRENTLY INTERVAL

Info

Publication number
SU307403A1
SU307403A1 SU1327860A SU1327860A SU307403A1 SU 307403 A1 SU307403 A1 SU 307403A1 SU 1327860 A SU1327860 A SU 1327860A SU 1327860 A SU1327860 A SU 1327860A SU 307403 A1 SU307403 A1 SU 307403A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
circuit
inputs
code
bits
Prior art date
Application number
SU1327860A
Other languages
Russian (ru)
Original Assignee
О. Т. Чигирин , Ю. Т. Чигирин
Publication of SU307403A1 publication Critical patent/SU307403A1/en

Links

Description

Изобретение относитс  к вычислительной технике и может быть применено в различных системах обработки информации.The invention relates to computing and can be applied in various information processing systems.

Известно устройство выдачи текущего кода временного интервала, содержащее счетчики, индикаторы отказов, исполнительные устройства и схемы выдачи кода. Индикатор отказа определ ет неисправный счетчик, а исполн ющее устройство отключает его от схемы выдачи кода. С выхода устройства снимаетс  текущий код с одного из исправных счетчиков.A device for issuing a current code of a time interval is known, comprising counters, fault indicators, actuators, and schemes for issuing a code. The failure indicator identifies the failed counter, and the executing device disconnects it from the code issue circuit. The current code is removed from the output of the device from one of the serviceable counters.

Известному устройству с посто нным резервированием присущ существенный недостаток. При случайных сбо х, имеющих место при работе устройства, устройство выдает неверный текущий код временного интервала относительно запускающего импульса.A known device with a constant reservation has a significant drawback. In case of accidental failures occurring during device operation, the device generates an incorrect current time interval code relative to the trigger pulse.

Целью изобретени   вл етс  повышение надежности работы устройства.The aim of the invention is to improve the reliability of the device.

Дл  этого в устройство дополнительно введены устройство управлени  и схемы «И. Входы устройства управлени  соединены с индикаторами отказов, а выходы - с нулевыми входами счетчиков и входами схем «И, другие входы которых подключены к выходам разр дов одного счетчика, а выходы - к единичным входам соответствующих разр дов другого счетчика.For this, a control device and an "I. The inputs of the control unit are connected to the fault indicators, and the outputs are connected to the zero inputs of the counters and the inputs of the And circuits, the other inputs of which are connected to the outputs of the bits of one counter, and the outputs to the single inputs of the corresponding bits of the other counter.

(с тактовой частотой /). При неправильной работе одного из счетчиков, котора  определ етс  действием одиночных импульсов сбо  или неисправностью, индикатор отказа вырабатывает сигнал неисправности. Счетчик, который выдает неверные показани , обнул етс  сигналом, поступающим из устройства управлени , и в него переписываетс  значение текущего кода второго счетчика.(clocked at /). If one of the counters malfunctions, which is determined by the action of single pulses of failure or malfunction, the malfunction indicator generates a fault signal. The counter, which gives incorrect readings, is zeroed by the signal from the control device, and the value of the current code of the second counter is written to it.

Па чертеже приведена блок-схема предложенного устройства.Pa drawing shows a block diagram of the proposed device.

Устройство состоит из счетчиков 1 и 2, индикаторов отказа 3 и 4, устройства управлени  5, групп схем «П 6 и 7, исполн ющихThe device consists of counters 1 and 2, failure indicators 3 and 4, control device 5, circuit groups P 6 and 7, executing

устройств 8 и 9 и схемы выдачи кода 10.devices 8 and 9 and the issuance of the code 10.

Счетчики 1 и 2 необходимы дл  выработки текущего кода временного интервала. Разр дом счетчика  вл етс  триггер со счетным входом . Счетные входы первых разр дов счетчиков соединены с входом 11 устройства повышенной надежности.Counters 1 and 2 are needed to generate the current time slot code. The counter discharge is a trigger with a counting input. The counting inputs of the first bits of the counters are connected to the input 11 of the device of increased reliability.

Выходы разр дов счетчика 1 соединены с индикатором отказа 3, схемой выдачи кода 10,The outputs of the bits of counter 1 are connected to a fault indicator 3, a code 10 issue circuit,

а через группу схемы «И 6 - с единичными входами разр дов счетчика 2. Выходы разр дов счетчика 2 соединены с индикатором 4, схемой выдачи кода 10, а через группу схемы «И 7 - с единичными входами разр довand through the “AND 6” circuit group with single inputs of counter bits 2. The discharge bits of counter 2 are connected to indicator 4, the code 10 issue circuit, and through the “AND 7” circuit group with single inputs of bits

Индикаторы отказа 3 ii 4 служат дл  автоматического определени  правильной работы счетчика. Они могут состо ть из схемы формировани  контрольного разр да, схемы проверки на четность и схемы сложени  по той 2.Failure indicators 3 and 4 serve to automatically determine the correct operation of the meter. They may consist of a check pattern generation scheme, a parity check scheme and an addition scheme for that 2.

Выход 12 индикатора отказа 3 соединен со схемой управлени  5, а выход 13 - с исполн ющим устройством 8. Выход 14 индикатора отказа 4 соединен сО схемой управлени  5, а выход 15 - с исполн ющим устройством У.The output 12 of the fault indicator 3 is connected to the control circuit 5, and the output 13 is connected to the executing device 8. The output 14 of the fault indicator 4 is connected to the control circuit 5, and the output 15 is connected to the executing device Y.

Схема управлени  5 служит дл  выдачи управл ющих сигналов, которые необходимы дл  восстановлени  значени  текущего кода в одном из счетчиков. Выход 1Ь схемы управлени  5 соединен со вторыми входами группы схем «И 6, выход 17 - со вторыми входами группы схемы «И 7, выходы 18 и 1У - соответственно с нулевыми входами счетчиков 1 и 2. Выходы исполн ющих устройств 8 и 9 соединены с управл ющими входами 2U и 21 схемы выдачи кода 10. Устройство содержит также разр ды 22 и 23 счетчика 1, схемы «И 24-27 и разр ды 28 и 29 счетчика 2.The control circuit 5 serves to issue control signals that are necessary to restore the value of the current code in one of the counters. The output 1b of the control circuit 5 is connected to the second inputs of the circuit group "And 6, output 17 to the second inputs of the circuit group" And 7, the outputs 18 and IV, respectively, to the zero inputs of counters 1 and 2. The outputs of the execution devices 8 and 9 are connected to control inputs 2U and 21 of the code issuance circuit 10. The device also contains bits 22 and 23 of counter 1, And 24-27 circuits, and bits 28 and 29 of counter 2.

Работа устройства заключаетс  в следующем .The operation of the device is as follows.

В каждый момент ti в индикаторах отказа 3 и 4 производитс  сравнение суммы по mod 2 единиц счетчика, выдаваемых схемой- четности, и величины контрольного разр да, вырабатываемого схемой формировани  контрольного разр да. При работе счетчика изменение суммы по mod 2 единиц счетчика происходит в момент, когда нечетные разр ды счетчика переход т в единичное состо ние. При этом все разр ды счетчика, которые находились в единичном состо нии, переход т в нулевое состо ние . При переходе в единичное состо ние четного разр да счетчика сумма единиц счетчика по mod 2 не измен етс . Это свойство положено в основу построени  схемы контрольного разр да. После поступлени  счетного имиульса тактовой частоты / схема четности выдает сумму единиц по mod 2, котора  сравниваетс  в момент /2 с величиной контрольного разр да, вырабатываемой в предыдущем такте . В момепт /3 данного такта схема формировани  контрольного разр да вырабатывает величину контрольного разр да, котора  сравниваетс  с суммой по mod 2 единиц счетчика в последующем такте.At each time ti, the failure indicators 3 and 4 compare the sum of the modulo 2 units of the counter issued by the parity scheme and the size of the check bit generated by the check bit formation circuit. When the counter is in operation, the change in the modulo 2 moduli of the counter occurs at the moment when the odd bits of the counter are transferred to one state. In this case, all the bits of the counter that were in the single state go to the zero state. When switching to the even-state unit of the counter, the sum of the units of the modulo 2 counter does not change. This property is the basis for constructing a check bit circuit. After the arrival of the counting clock pulse / frequency, the parity circuit produces the sum of units mod 2, which is compared at time / 2 with the value of the check bit generated in the previous clock cycle. In a m / m / 3 of this clock cycle, a check-bit formation circuit produces a check-bit value, which is compared with the sum mod 2 units of the counter in the subsequent clock.

Сигналом начальной установки устройство устанавливаетс  в исходное состо ние. Со схемы выдачи кода 10 выдаетс  текущий код временного интервала. При единичном сбое, происщедшем , например, в счетчике 1, индикатор отказа 3 выдает сигнал неисправности (сумма единиц по mod 2 счетчика пе будет равна величине контрольного разр да, вырабатываемого схемой формировани  контрольного разр да ), который поступает на вход устройства управлени  5 и па исполн ющее устройство 8. Исполн ющее устройство отключает счетчик 1The initial setup signal sets the device to its initial state. A current time slot code is output from the code issue circuit 10. If a single failure occurs, for example, in counter 1, the failure indicator 3 generates a malfunction signal (the sum of units mod 2 of the counter will not be equal to the check bit generated by the check bit formation circuit), which is fed to the input of control device 5 and pa executive device 8. The executive device shuts down counter 1

от схемы выдачи кода 10. Схема управлени  5 после получени  сигнала неисправности выдает импульс обнулени  на вход, который устанавливает счетчик 1 в исходное состо ние, а затем выдает разрешающий потенциал паfrom the code issuing circuit 10. The control circuit 5, after receiving the fault signal, outputs a zero pulse to the input, which sets the counter 1 to the initial state, and then gives the resolving potential PA

вход группы схемы «И 6, который разрешает перепись текущего кода счетчика 2 в счетчик Lthe input of the “I 6” circuit group, which allows the census of the current code of counter 2 to the counter L

Предмет изобретени Subject invention

Устройство выдачи текущего кода временного интервала, содержащее счетчики, индикаторы отказов, исполнительные устройства и схемы выдачи кода, отличающеес  тем, что, с целью повышени  надежности работы устройства , в него дополнительно введены устройство управлени  и схемы «И, причем входы устройства управлени  соединены с индикаторами отказов, а выходы - с нулевыми входами счетчиков и входами схемы «И, вторыеA device for issuing a current time interval code, comprising counters, fault indicators, actuators, and code issuing schemes, characterized in that, in order to increase the reliability of the device, the control device and the AND schemes are additionally introduced, the inputs of the control device being connected to indicators failures, and outputs - with zero inputs of counters and inputs of the circuit “And, the second

входы которых подключены к выходам разр дов одного счетчика, а выходы - к единичным входам соответствующих разр дов другого счетчика.the inputs of which are connected to the outputs of the bits of one counter, and the outputs to the single inputs of the corresponding bits of the other counter.

SU1327860A DEVICE ISSUANCE OF THE CURRENTLY INTERVAL SU307403A1 (en)

Publications (1)

Publication Number Publication Date
SU307403A1 true SU307403A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
SU307403A1 (en) DEVICE ISSUANCE OF THE CURRENTLY INTERVAL
RU2409840C2 (en) Device for converting polynomial system of residue classes to position code
US4852095A (en) Error detection circuit
SU1649523A1 (en) Overflow controlled counter
RU184013U1 (en) RING COUNTER
SU506858A1 (en) Device for detecting processor registers errors
SU1709321A2 (en) Device for checking stability of program performance
SU219896A1 (en) DEVICE FOR CONTROL OF OPERATIONAL BENCHMARKET
SU1019452A1 (en) Sealing device with checking
SU1221653A2 (en) Scaling device with check
Steindl et al. SES-based Framework for Fault-tolerant Systems
SU792616A1 (en) Adaptive majority device
SU550632A1 (en) Information management device
SU1256033A1 (en) Device for checking stability of program operation
SU711575A2 (en) Device for delivery of current code of time interval
SU674007A2 (en) Generator of uniformly distributed pseudorandom numbers
SU1012252A1 (en) Device for forming random and pseudo-random numbers
SU401998A1 (en) DEVICE FOR CONTROL OF CONTROL CHAINS
SU1297050A1 (en) Device for checking operations of patching panel keys
JPS6116092B2 (en)
SU388288A1 (en) ALL-UNION
SU340097A1 (en) DETECTION OF SINGLE DISASTERS
SU1378050A1 (en) Self-check countung device
SU307523A1 (en) BRUSHED DEVICE
SU1437869A2 (en) Device for monitoring the stability of the running of programs