SU1762400A2 - Устройство дл обнаружени потери импульса - Google Patents

Устройство дл обнаружени потери импульса Download PDF

Info

Publication number
SU1762400A2
SU1762400A2 SU904892775A SU4892775A SU1762400A2 SU 1762400 A2 SU1762400 A2 SU 1762400A2 SU 904892775 A SU904892775 A SU 904892775A SU 4892775 A SU4892775 A SU 4892775A SU 1762400 A2 SU1762400 A2 SU 1762400A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
trigger
counter
Prior art date
Application number
SU904892775A
Other languages
English (en)
Inventor
Владимир Петрович Гайдуков
Original Assignee
Рязанское Производственное Объединение "Красное Знамя"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанское Производственное Объединение "Красное Знамя" filed Critical Рязанское Производственное Объединение "Красное Знамя"
Priority to SU904892775A priority Critical patent/SU1762400A2/ru
Application granted granted Critical
Publication of SU1762400A2 publication Critical patent/SU1762400A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники дл  обнаружени  потери импульсов в импульсных последовательност х при наличии импульса хаотической помехи. Цель изобретени  - повышение надежности устройства за счет синхронизации работы устройства в режиме контрол  - достигаетс  тем, что в устройство дл  обнаружени  потери импульсов введены седьмой и восьмой элементы И с соответствующими св з ми. 2 ил.

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике дл  обнаружени  потери импульсов в импульсных последовательност х при наличии импульсов хаотической помехи.
Цель изобретени  - повышение надежности устройства путем синхронизации работы устройства в режиме контрол .
На фиг. 1 изображена структурна  электрическа  схема предлагаемого устройства; на фиг. 2 - временные диаграммы.
Устройство (фиг. 1) содержит входную шину 1. котора  соединена с первыми входами первого элемента И 2 и второго элемента И 3, первый элемент ИЛИ 4. выход которого соединен с С-входом первого триггера 5, вторым входом третьего элемента И 6, вторым входом четвертого элемента И 7. Выход генератора 9 опорных импульсов соединен со счетными входами первого 8 и второго 10 счетчиков импульсов, первые выходы которых соединены соответственно с первым и вторым входами второго элемента ИЛИ 11. Устройство также содержит третий
элемент ИЛИ 12, генератор 13 стробов, выход которого соединен с вторым входом второго элемента И 3 и входом формировател  14 импульсов, выход которого соединен с С- и К-входами триггера 15 и первым входом п того элемента И 16. Выход второго элемента И 3 соединен с I- и С-входами третьего триггера 17, входом обнулени  третьего счетчика 18, входом элемента НЕ 19. Пр мой выход третьего триггера 17 соединен с вторым входом п того элемента И 16 и первым входом шестого элемента И 20. Выход элемента НЕ 19 соединен с S-входом второго триггера 15, установочным входом генератора строба 13. Вторые выходы первого 8 и второго 10 счетчиков импульсов соединены соответственно с первым и вторым входами четвертого элемента ИЛИ 21. Второй вход третьего элемента ИЛИ 12 соединен с шиной 22 сброса. Вход управлени  генератора 9 соединен с шиной 23 управлени . Выход п того элемента И 16 соединен с выходной шиной 24 и счетным входом третьего счетчика 18, выход переполнени  которого соединен с первым входом третьего
С
vi
Os ГО
8
ю
элемента ИЛИ 12, выход которого соединен с R-входом третьего триггера 17 и R-входом второго триггера 15.1-вход второго триггера 15, К-вход третьего триггера 17 соединен с общей шиной. Инверсный выход второго триггера 15 соединен с третьим входом п того элемента И 16. Выход второго элемента ИЛИ 11 соединен с запускающим входом генератора стробов 13. Выход четвертого элемента ИЛИ 21 соединен с вторым входом шестого элемента И 20, выход которого соединен с первым входом первого элемента ИЛИ 4. Выход первого элемента И 2 соединен с вторым входом первого элемента ИЛИ 4. Инверсный выход третьего триггера 17 соединен с вторым входом первого элемента И 2, третьим входом четвертого элемента И 7, первым входом третьего элемента И 6. D-вход первого триггера 5 соединен с его инверсным выходом, входом управлени  второго счетчика 10 и третьим входом третьего элемента И 6. Выход четвертого элемента И 7 соединен с входом сброса второго счетчика 10. Выход третьего элемента ЗИ 6 соединен с входом сброса первого счетчика 8. Установочный V-вход первого счетчика 8 соединен с выходом седьмого элемента И 25. Выход восьмого элемента И 26 соединен с установочным V-входом второго счетчика 10. Первый вход седьмого элемента И 25 соединен с инверсным выходом первого триггера 5. Первый вход восьмого элемента И 26 соединен с пр мым выходом первого триггера 5. Вторые входы элементов 2И 25, 26 соединены с выходом элемента И 3. Инверсный выход третьего триггера 17 соединен с W-входами первого 8 и второго 10 счетчиков.
В исходном состо нии второй триггер 15 и третий триггер 17 установлены в начальное состо ние подачей импульса СБРОС на шину 22. На шине 23 управлени  установлен нулевой потенциал, запрещающий формирование импульсов опоры генератором 9. Первый 8 и второй 10 счетчики работают в режиме сложени  при высоком уровне напр жени  логической единицы на входах управлени , в режиме вычитани  - при низком уровне напр жени  логического нул . Триггер 5 переключаетс  по заднему фронту входного импульса. Устройство поочередно работает в двух режимах: измерени  периода следовани  Т; контрол  периода следовани .
Рассмотрим работу устройства в режиме измерени . Одновременно с подачей на шину 1 импульсов контролируемой последовательности (фиг 2а) на шину подаетс  высокий уровень напр жени  логической единицы, разрешающий формирование
опорных импульсов с частотой f0 1/t0. Предположим, что пр мой выход первого триггера 5 до подачи входных импульсов находитс  в состо нии логического нул .
Тогда первый входной импульс проходит через элемент И 2, элемент ИЛИ 4, элемент И 6 (фиг. 2в), сбрасывает первый счетчик 8 и переключает пр мой выход первого триггера 5 в состо ние логической единицы (фиг.
26). Первый счетчик 8 начинает считать опорные импульсы в режиме сложени . В течение времени TI до прихода второго импульса он сосчитает Ki опорных импульсов
к,
to
(1)
Второй импульс проходит через элемент И 2, элемент ИЛИ 4, элемент И 7 на вход сброса второго счетчика 10(фиг. 2г), сбрасывает его и переключает пр мой выход пёр0 вого триггера 5 в состо ние логического нул . Второй счетчик 10 в течение времени Т2 считав; опорные импульсы в режиме сложени . К моменту прихода третьего импульса он сосчитает Ка опорных импульсов
5 -Ј« , .
Первый счетчик 8 в течение времени Та до прихода третьего входного импульса работает в режиме вычитани . На его первом
0 выходе формируетс  импульс по достижении первым счетчиком состо ни  п, причем n NS, где Ne - модуль счета первого счетчика 8. Выдача импульса происходит спуст  врем  (Ti - ДТ/2) (Ki . to - nto). Выходной
5 импульс первого счетчика 8 запускает генератор стробов 13 (выполненный, например, на микросхемах 533АГЗ), который формирует строб-импульс длительностью Т, определ емой по формуле
0Дт 2 6 Т™ ,(3)
где д - относительна  нестабильность периода следовани  входных импульсов;
Ттах - максимальный период следовани  входных импульсов.
5 Если третий входной импульс попадает в строб, это свидетельствует о том, что интервалы Ti, Та равны между собой в пределах допуска. Поэтому измеренное значение Та, хран щеес  во втором счетчике 10, соот0 ветствует периоду следовани  Т выходных импульсов и работа устройства в режиме измерени  заканчиваетс .
Если третий входной импульс не попадает в строб, то измерение текущих интер5 валов Т продолжаетс  до попадани  i-ro входного импульса в строб.
В режиме контрол  устройство переключаетс  при первом попадании входного импульса в строб. По этому сигналу заводит

Claims (1)

  1. Если третий входной импульс попадает в строб, это свидетельствует о том, что интервалы Τι, Тг равны между собой в пределах допуска. Поэтому измеренное значение Тг, хранящееся во втором счетчике 10, соответствует периоду следования Т выходных импульсов и работа устройства в режиме измерения заканчивается.
    Если третий входной импульс не попадает в строб, то измерение текущих интервалов ΤΙ продолжается до попадания 1-го входного импульса в строб.
    В режиме контроля устройство переключается при первом попадании входного импульса в строб. По этому сигналу заводит-
SU904892775A 1990-12-19 1990-12-19 Устройство дл обнаружени потери импульса SU1762400A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904892775A SU1762400A2 (ru) 1990-12-19 1990-12-19 Устройство дл обнаружени потери импульса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904892775A SU1762400A2 (ru) 1990-12-19 1990-12-19 Устройство дл обнаружени потери импульса

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1525888 Addition

Publications (1)

Publication Number Publication Date
SU1762400A2 true SU1762400A2 (ru) 1992-09-15

Family

ID=21551091

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904892775A SU1762400A2 (ru) 1990-12-19 1990-12-19 Устройство дл обнаружени потери импульса

Country Status (1)

Country Link
SU (1) SU1762400A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1525888,кл. Н 03 К 5/19,1987. *

Similar Documents

Publication Publication Date Title
US3983481A (en) Digital intervalometer
SU1762400A2 (ru) Устройство дл обнаружени потери импульса
US4017794A (en) Circuit for measuring time differences among events
SU1136332A1 (ru) Устройство дл контрол генератора импульсов
RU2229138C1 (ru) Измеритель параметров гармонических процессов
SU1256173A1 (ru) Формирователь одиночных импульсов
RU2224321C1 (ru) Реле синхронизации
SU1571753A1 (ru) Преобразователь периода следовани импульсов в напр жение
JP4122128B2 (ja) エッジ検出回路
SU1539724A1 (ru) Устройство дл измерени временных интервалов
SU416835A1 (ru)
KR930007788Y1 (ko) 두 신호간의 시간측정장치
SU1654980A1 (ru) Преобразователь код-временной интервал
SU1280695A1 (ru) Устройство дл задержки импульсов
SU1594432A1 (ru) Устройство регистрации однопол рных однократных импульсов
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
SU1307404A1 (ru) Устройство дл бесконтактного измерени импульсного тока
SU617738A1 (ru) Устройство дл определени моментов экстремумов гармонических сигналов
SU1425472A1 (ru) Устройство дл измерени температуры
SU1078610A1 (ru) Устройство дл измерени длительности переходного процесса
SU1226633A1 (ru) Устройство формировани импульса в середине временного интервала
SU1290504A1 (ru) Устройство дл синхронизации сигналов
SU966660A1 (ru) Устройство дл измерени длительности коротких импульсов
RU10308U1 (ru) Устройство для контроля пропаданий многоканальных последовательностей импульсов
SU1525606A1 (ru) Устройство дл измерени расхождени периодов у двух импульсных генераторов с близкими частотами