SU1748153A1 - Арифметическое устройство - Google Patents
Арифметическое устройство Download PDFInfo
- Publication number
- SU1748153A1 SU1748153A1 SU904890818A SU4890818A SU1748153A1 SU 1748153 A1 SU1748153 A1 SU 1748153A1 SU 904890818 A SU904890818 A SU 904890818A SU 4890818 A SU4890818 A SU 4890818A SU 1748153 A1 SU1748153 A1 SU 1748153A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- output
- input
- code
- inputs
- Prior art date
Links
Landscapes
- Executing Machine-Instructions (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано при построении быстродействующих процессоров . Цель изобретени - сокращение оборудовани и повышение быстродействи . 5 Арифметическое устройство содержйт реги- стры первого и второго операндов 1 и 2, первый и второй регистры 4 и 5, основной сумматор 15. блок инверсии 16, регистр 20 основного сумматора, блок формировани кода нормализации 21, блок маски 23 , блок байтового суммировани 13. Дл достижени цели дополнительно введены третий регистр 3, третий и четвертый коммутаторы 6 и 7, коммутатор кода 11, регистр межтетрадных персоналов 19, коммутатор 12 входов байтно-тетрадного сдвигател , байтно-тет- радный с двигатель 16, регистр 22 байтно- тетрадного сдвигател . дополнительный сумматор 14, коммутаторы 8 и 9 первого и второго входов дополнительного сумматора , первый и второй дополнительные регистры 17 и 18. блок выработки сигналов запрета 24. 8 табл., 1 з.п. ф-льи 17 ил. 6
Description
Таблица
41
174815342
Продолжение табл.1
2 $
Таблица2
00 80
со
ЕО FO F8 FC FE
00 7F 3F 1F -OF 07 03 01
FF
7F
3F
1F
OF,
07
03
01
ТаблицаЗ
Таблица
ТаблицаЗ
Сдвиг вправо
00000000
О
О
АМНЕ (2л)
АМНЕ
АМНЕ
АЙНЕ
8МНЕ (Зл)
8ИНЕ
8МНЕ
АННЕ
АННЕ
АННЕ АННЕ о о
Таблицаб
Таблица
Сложение
45
1748153 Таблицав
46
фигЛ
73
Фие.5
Sx 25-+ЯПП) 8x26- /72(13) Разность лор дкод 113
Формирование пр мого кода
0+Z15, 115 (-)
R20 К J
Z73 К3 5б/л. 27
Запись результата
0
Выравнивание 1-го -операнда
ЦВТ6
тг-
R22 «
Л2-/Г7-Ч-/Г77
КЗ- Кб- -ИНВЮ
,
Ш±)
R20 - 115 ФКН21 ФКН21-+-УМ23
и cv uifc furnjunj n/- nil
ю- т-тм - .
Ю+Кб + ИМТО
, ZI5(±) RZO R20 Формирование кода нормализации Ј15- ФкН21 ФНК-УМ23 Bb/fop характеристики результата
П1-113
Нормализаци резул ujfffna.
Ri+Kj- m+cABiB
сдВ1б- -П22 (помаске) (9ез маска) Вычисление хара/е/ле- ристики результата ФКН21- -Т13- -113 Занесение характеристики и знака вКЗ 113+-R3 .27i
Фиг, Б
З
BbtpaSttulkwte cm слова J-го операнда W- K12+CAB 6 СМВ16 Я 22 КЗ Считывание младшего слова олеран- 0о8 Вх,
Вх.
0
Вь1радниОание ст. слова Л-го операнда щ- К7 КП+41$К СДВ1б- -Я22 R22 +-ЯЗ Вх25- т Вх.26 П2
Выраонибание мл. слова Л-го отршнЬ
П К7 -КП- СД816
шк+мг
us
Bx2J- l f 115 +ФМ21
Фкн - -умгз
Вырайнидание мл. CJtoSa 1-го о/у ранда Ю+К12- СМ816 СД816+ П22
№ К6- -ИНВЮ Обработка на АУмл
слова 1-го и Д-го операндов , К11+115 115(1)- Я 20
Считывание cm слова
Вх.25- К2 115 ФКН21 ФКН21 У//Ј7
W- K6- fflB10 I
тто 1ш +п5
115№- -№ 1/5 ФК21
m - из
Фиг. 7
Формирование пр мого кода мл ело- 5а результата -+ИНВЮ Г-2Д ИНВЮ+215 H5H + R2Q RIO R3
Формирование пр мого кода ст. сло- ш результата
+ИНВ10 ,HHBfO fl5
115 Н МО
Занесение характеристики и знака 6 КЗ
.
Запись ст. слоба результата в пам ть КЗ + Вых 27
Нормализаци мл. слаба результата RW7 K12rCABV СДВ16+к21(без маски.) . (no маске)
Нормализаци ст. слово результата КЗ+К7+т- СД87б ЩВ16- - №( (по маске) №з маски) ФКН21+113+ПЗ 113 + R3 КЗ- Вых27
Запись результата 6 лом /ль
Фиг.8
7, Первый операнд П1 Iffod сдвига A.J0
7.5л J0 113 1115(FFFFFFFF}- - мо кз
ZllS(FFFFFFFF)- /Г Логический
H13 -CMB16(yflfl)
ин- кп-смаю- - Сло ас е;
й
WftiWOU ff Ј у С ft
Divswiifficaff чэпиое
гфи&оаь он $
до w-н rtunti
1-й апнэтднд г
(F)«2
Ы2- -Бн Ы1- т
tH
U
огокшойм ог-и
апнадодптЮф г
0-ЈXt
QZ- -U Xnhli/3h 1
ogooug
qpKfox/f он w гпддз if if-и tvffd/fth no-и пэтрот эпнэщпд i
чи/уы и д DO/
-nu/tztffjtf nu/3Dh
namfOM 9У/х/оЈ
90/#MJt/ ff
ouwffieatf пшэоь патйсниэ чэлиоЈ2 (дюонои)щ
i
лшэол flam -{/ou/3 afigpj /it w .potfu/jo/- они/под
юг-н пафпъ апн гэрц М --лг-«s
ЈlZ- -l-nr,,
()M Ы- ЈХ Ы2+8Н агони х oia moiRg пшадшооэ апнвдо(1пм}офЈ ogodug
тфмеоа $ -он f ц aagpj z
(ЙР)Й
Sl2 -UH StZ- -OlSM
авни+дх+су кпиарэдспоаи аганмшпоь алнал&мц i
1У dOHimtOltHl
fj/-«- Маш/иконы I
лшэоь
патйошэ niwptsd
Јocf n пшэоь пат
-ром гпдрэ гнчн
-focfu/зш -оншпод
(чшэон -шэ)1ц pHDdauo nNgdau t
иЬУ .00000000 1
(+)Ы1 Ы2 Ш Ы1
-I ли/зол патроны гпдрз niwpttfeod
С У- - 00000000 Ј 5Я Ш 8 - Г/1
atan - Јti
ЈZUS - til Ј11 - flfWfl (чипоь -iru) Щ днойэио niigday /
Of уд огпурэ poj/
CQtBfil
Формирование кода нормализации
1). Нормализаци
делител
2). Чтение младшего слова делимого
шн
1). Нормализаци
. делимого (мла&шего
слова) 2). Считывание
старшего слаба делимого
mm
Нормализаци делимого (старшее слово)
Предсказание лербои цифры частного
16 циклов деление
Первый операнд Я7 (делитель)
$. Ъ. Счетчик итте- рации 1б
L
1). Ю- К7- К12- СДВ1$ - Ш- КЗ-+ЛП
2). (Делимое младшее слово)
1
1Ш- М2 СДВ16 - Я22 21ЛV7- - Я2 (делимое старшее слово)
11К2- КП- СДВ16 --Я22- -ЯЗ 2). (нормализованный делитель )
i
/;. К1Ю15
- ККД 21(2Е1-П1)
Фиг.П
+ИНВЮ- 115
M OOQOOOOO +I15 Z/5 („+,, + Я20
тО,№(0,1) + КЗ 2Ю,
т,цд(01)
Счетчик цттера- ции - 1
М- К16 ИН8Ю- П5 R3 K6- K11+Z15
ZJ5(+n n-n)+fi2D
2Я20,ШО,1) 2№, 00 Я4
2Х2,ЦЧ(а1)+№ Счетчик иттераций-1
2R1,00 Юб ЧОЮННМ ЯЗ+К7- Ю1+115
Я5(3-п г-)- МО 2Я20,ЯШ7)+ХЗ 2№, 2Я2УЦ#(0,7) Счетчик иттера- ций
JL
/Г7Я-/Г7- ЮТ -115 Г/5(„+ п-) 2ЩШ0.1) 2№, 00 - Я 2й2,ЦЧ(0,1) Счетчик иттера- ций - 7
т ( - то по - л гкг,цч(01)
/ 2 Г7-МГ// 275 -
Запись остатка
Запись 1 I частного J
Фиг. 13
Снимаетс под нормализации мл. части
1Јнимае/ с ход нормализации ст. части 2). Результирующий код нормализации подаетс на ураВнение
сдВигателем и масками.
Мл. часть первого операнда П2
7). - #77 (пересылка) +R21
2).Старша часть первого олеран- да + Я1
1). - Z 75 (пересылка.) Я Z7J 1В
1).пОООООООО - Я4
2).т К7+К12 СДВ16 - f/w маске 3)213(07) Г /5 №5 ЬОООМОМ)-
г
1)П00000000 - Я4
О.
(помаске)
3)113(01)+СДВ1В 115 („ ОООООООО п)
U
Нормализаци
л оэ
ел со
tm. части
операнда
нулеВа
Нет
1)„00000000 - - КЗ /Г/2- CAB 16+R22+R3 (тмаске) (5ез маски) 1)М+К8- 1П Ш+) + W+ М8
ъз+кь- итю- iis
/ 7 /Г7-К77-Е/5 l15(
М18Ю - Z 75 - W
Мл. часть -№ |
Никл штераций
Нет
/5
Я1- пер8ыи операнд
1)Ю-к6 (сд&иг на
один разр д 8ле8о)
Я.9отооооп- м
- tJ5
1J5 (Сложение с переносом , т.е. 8ыд8ину- тым разр дом из предыдущего так- та )- Я - ЛП
L
2).
1 Пер8ый операнд пересытеmai 8 RKQ совиеом на 1 разр д
дледо.
2). Выдвинутый раз р д- пербв цифра
операнда
перда шифра операнда пересылаетс 8 ЯЗ и М
ПерЬа цифра операнда пересылаетс 6 WS). Оставшиес
циерры- В Ю8
Фиг. 16
Оставшиес цифры
операнда пересылаютс в/п
( Ъ00000000 - т
МСдЪиг оставшихс - цщрр оперени на 1 разр д олеВо Выдбинулкю цирра учит/баетс Лючеслйе переноса 8 следующей /пакте, #(S + „ШМШ)
ПЗ+цДОЯвОД) + цифра J--W В RJ9 занос тс переносы из тетрад дл 8ы - XoSnoa дес тичной коррекции
Выходна дес тична коррекци 5 Ю
П5
П0000000о(шш друга константа 8 зависимости от содео- жцмогок)9)- кп-+5з5
115(-) Л20 т
Фиг.17
Claims (3)
- Формула изобретения1, Арифметическое устройство, содержащее регистры первого и второго операнда, первый и второй регистры, основной сумматор, блок инверсии, регистр основного сумматора, блок формирования кода нормализации, блок маски, блок байтового суммирования, причем первый и второй входы четырех байт данных устройства соединены с первыми информационными ‘ входами соответственно регистров первого и второго операндов, первый и второй входы старших байт данных устройства соединены с первым и вторым информационными входами соответственно блока байтового суммирования, с третьего по шестой информационные входы которого соединены соответственно с входами признака границы начала первого и второго операндов устройства, входом кода сдвига устройства, вхо- 20 дом направления сдвига устройства, первый и второй выходы блока байтового суммирования соединены с первым и вторым информационными входами соответственно блока маски,. третий информационный вход которого соединен с входом признака границы начала первого операнда устройства, седьмой информационный вход блока байтового суммирования соединен с выходом блока формирования 30 кода нормализации, информационный вход которого соединен с выходом суммы основного сумматора, первый информационный вход которого соединен с выходом блока инверсии, выход регистра основного сумматора соединен с вторыми информационны10 входами (1-1)-го и вторым информационным входом 1-го разрядов второго коммутатора, первыми информационными входами 1-х и г вторыми информационными входами (1-1)-х разрядов третьего коммутатора и с первыми информационными входами l-х разрядов коммутатора входов байтно-тетрадного сдвигателя, выход которого соединен с информационным входом байтно-тетрадного сдвигателя, выходкоторого соединен с информационным входом регистра байтнотетрадного сдвигателя, выход которого соединен с четвертым информационным входом первого регистра и первым информационным входом третьего регистра, второй, третий и четвёртый информационные входы 1-го (I + 4}-го (I + 2)-го разрядов которых соединены с выходами 1-х разрядов регистра основного сумматора, при этом четверI тый информационный вход двух младших разрядов третьего регистра соединен с выходом двух старших разрядов первого регистра, третий информационный вход четырех старших разрядов первого регистi ра соединен с выходами четырех младших разрядов регистра основного сумматора, информационный вход которого соединен с выходом суммы основного сумматора, второй информационный вход которого соединен с выходом коммутатора кодов, первый и второй информационные входы которого соединены с выходом четвертого коммутатора и выходом регистра межтетрадных переносов соответственно, информационный 35 вход которого соединен с выходом переносов основного сумматора, выход четвертого ми входами регистров первого и второго коммутатора соединен с вторым информаоперандов и первым информационным входом первого регистра, выход которого соединен с информационным входом второго 40 второго операнда соединен с первым инрегистра, выход которого соединен с вто25 ционным входом коммутатора входов байтно-тетрадного сдвигателя, выход регистра регистра, выход которого соединен с вто- формационнымвходомчетвёртогокоммутарым и третьим информационными входами : тора, второй информационный вход соответствующих разрядов первого регистра, от л и ч а ю щ е е с я тем, что. с целью45 третьего коммутатора, выход которого соединен с входом блока инверсии, четвертый информационный вход которого соединен с выходом первого регистра и третьим информационным входом четвертого коммутато50 ра, управляющие входы первого и второго коммутаторов Соединены с третьим выхокоторого соединен с выходом третьего регистра и третьим информационным входом/.повышения быстродействия и сокращения аппаратурных затрат, устройство содержит третий регистр, четыре коммутатора, коммутатор кода, регистр межтетрадных переносов, коммутатор входов байтно-тетрадного сдвигателя, байтно-тетрадный сдвигатель, . регистр байтно-тетрадного сдвигателя, дополнительный сумматор, первый и второй дом блока байтового суммирования, первый дополнительные регистры, блок выработки сигналов запрета, при этом выход 1-го разряда регистра первого операнда (где I = 1...П/2, η-разрядность входных операндов) соединен с первым информационным входом (Е3)-го разряда и вторым информационным входом (!-2)-го разряда первого коммутатора, первыми информационными . выход которого соединён с управляющим входом байтно-тетрадного сдвигателя и 55 первым информационным входом блока выработки сигналов запрета, третий й четвер.тый информационные входы первого коммутатора соединены соответственно с входами логического нуля и кода коррекции устройства, вход константы которого соеди39 нен с третьим информационным входом второго коммутатора, выходы первого и второго коммутаторов соединены с первым и вторым информационными входами дополнительного сумматора, выход которого соединен с информационным входом первого 5 дополнительного регистра, выход которого соединен с информационным входом второго дополнительного регистра, выход которого соединён с четвертым информационным входом четвертого коммутатора, первый, 1( второй и третий выходы блока маски соединены с входами разрешения записи регистра байтно-тетрадного сдвигателя, третьего регистра и регистра второго операнда соответственно, четвертый выход блока байто- 1! вого суммирования соединен с управляющим входом блока выработки сигналов запрета, выход которого соединен с управляющим входом блока маски, выход блока формирования кода нормализации 2 соединен с вторым информационным входом блока выработки сигналов Запрета, второй выход третьего регистра соединен с выходом данных устройства.2.Устройство по п. 1, отл ича ю щее- 2 с я тем, что блок выработки сигналов запрета содержит три элемента И, два элемента НЕ, два элемента ИЛИ, дешифратор кода нормализации, дешифратор кода сдвига вправо, дешифратор кода сдвига влево, три 3 триггера и элемент 2И-ЗИЛИ-НЕ, причем первый информационный вход блока соединен с информационным входом дешифратора кода нормализации и первым входом первого элемента И, второй вход которого 3 соединен с управляющим входом блока и входом первого элемента НЕ, выход которого соединен с первыми входами второго и третьего элементов И, второй вход второго элементе И соединен с выходом второго элемента НЕ, вход которого соединен с вторым информационным входом блока и вторым входом третьего элемента И, выходы второго й третьего элементов И соединены с управляющими входами дешифратора кода сдвига вправо и дешифратора кода сдвига влево соответственно, информационные входы которых соединены с вторым инфор·· мационным входом блока, выход первого элемента И соединен с управляющим входом дешифратора кода нормализации, первый выход которого соединен с первыми входами первого и второго элементов ИЛИ, вторые входы которых соединены с первым выходом дешифратора кода сдвига влево, второй выход которого соединен с первым входом элемента 2И-ЗИЛИ-НЕ, второй вход которого соединен с входом первого триггера и выходом первого элемента ИЛИ, третий вход которого соединен с первым выходом дешифратора кода сдвига вправо, второй выход которого соединен с вторым входом элемента 2И-ЗИЛИ-НЕ, выход которого соединен с входом второго триггера, третий выход дешифратора кода сдвига вправо соединен с третьим входом второго элемента ИЛИ, выход которого соединен с входом третьего триггера, выходы первого, третьего и второго триггеров соединены с выходом блока.Т а б л и ц а 1
Вид данных Состояние тетрад Код нормализации ' 2 3 . фиксированная точка, . IXXXXXXY-”^ 11000 младшее слово длинного 01хххххх 10111 операнда 001ХХХХХ 10110 0001ХХХХ 10101 -· -· 00001ХХХ 10100 000001XX 10011 0000001Х 10010 00000001 10001 00000000 10000 фиксированная точка, 1ХХХХХХХ 00000 короткий операнд,стар- 01ХХХХХХ 11111 шее слово длинного one- 001ХХХХХ 11110 ранда 0001ХХХХ 11101 00001XXX 11100 000001XX . 11011 1748153 42Продолжение табл Л.....'.....2........... .........!......5' ооооооТх1101000000001110010000000011000Плавающая точка,млад- 1ХХХХХХХ11010 шее слово длинного 01ХХХХХХ11001 операнда 001ХХХХХ110000001ХХХХ1011100001XXX10110000001XX101010000001X1010000000001100110000000010010Плавающая точка,корот- 01ХХХХХХ00001 кий операнд или старшее 001ХХХХХ00000 слово длинного операнда 0001 ХХХХ00001XXX11110000001XX111010000001X11100 • 00000001110110000000011010Параметр сдвигаКод маскиТНО = 0ТН0_= 1......тдо = о |тдо »1000 00 00 FF 001 80 7F 7F 010 со 3F 3F 011 ЕО IF IF 100 F0 -OF OF, 101 f8 07 07 110 FC 03 03 111 FE 01 01 Т а б ли ц a kКод на шине границы первого операнда Код маски начала TljO = 0 г · ----------- ТНО = 1 ТДО = 0 [ТДО 00 00 3F 7F 01 со 0F 1F ίο ···'-···' F0 оз 07 11 FC 00 01 = 1Та блиц а 3Код счет- Код.мае чика , ки 00 3?~ 01 CF 10 • F3 11 FC Та б л и ц а 5Код конеч- Код маски конца ной границы операнда ТНО » 0 ТНО » 1 00 3F / FC 01 OF FO 10 03 СО 11 00 00 43 1748153Таблица 6Сдвиг вправоКод сдвига Код маски Управление маскированием Короткие операнды Длинные операнды 1-й такт | 2-й такт 0000 00000000 Прием в регистр 22 Прием старшего Прием младшего ooot 10000000 без учета маски, слова в регистр 22 слова в регистр 22 0010 11000000 в регистр 3 - по без учета маски,в по маске. Прием в 0011 11100000 маске. Прием в ре- регистр 3 по маске. регистр й без мае- · оюо 11110000 гистр дополнитель- Прием в регистр до- ки. Прием 3 ре- 0101 11111000 ной цифры полнительной цифры гистр дополнитель- 0110 11111100 ной цифры 0111 11111110 юоо 00000000 Прием в регистр 22 Прием старшего ело- Аппаратный запрет 1001 10000000 без учета маски.Ап- ва в регистр 22 без прием-а в регистр 22. 1010 11000000 паратный запрет маски, аппаратный Аппаратная установ- 1011 11100000 приема в регистр 3.' запрет приема в ре- ка приема в ре- 1100 111100000 гистр з, прием в гист по маске и 1101 11111000 регистр дополнитель- аппаратный запрет 1110 11111100 ной цифры в регистр дополни- 1111 11111110 тельной цифры. 0000 оооооооо Прием в регистр 22 Прием младшего ело- Прием старшего ело- 1111 00000001 без маски, в ре- ва в регистр 22 без ва в регистр 22 по 1110 00000011 гистр 3 по маске маски, в регистр А маске в регистр 3 1101 00000111 по маске без, маски '1100 00601111 1011 00011111 1010 00111111 1001 01111111 ЮОО оооооооо Прием младшего слова Аппаратный запрет 0111 ' 00000001 без маски. Аппарат- приема в per.22. 0110 00000011 ный запрет приема Аппаратная установ- 0101 00000111 в регистр А ка приема в ре- . 0100 00001111 - гистр 3 по маске ООП 00011111 0010 00111111 . 0001 01111111 .. 00000600 .·Таблица?Код МНЛ Выход коммутатора 8 Выход коммутатора 9 Действие на сумматоре 14 Перенос в следующую цифру множителя 0000 0 '. 0 Сложение 0 0001 0 1МНЕ Сложение 0 0010 0 2 МН Е (1л) Сложение 0 0011 4МНЕ (2л) 1МНЕ Вычитание 0 0100 4мне 0 Сложение 0 0101 4МНЕ 1МНЕ Сложение 0 0110 4МНЕ 2МНЕ Сложение 0 01 11 8МНЕ (Зл) 1МНЕ Вычитание 0 1000 8МНЕ 0 Сложение 1 1001 8МНЕ 1MHE Вычитание 1 1010 4МНЕ 2МНЕ Сложение 1 1011 4МНЕ‘ 1ННЕ Сложение 1 1100 4МНЕ 0 Сложение 1 1101· Анне 1МНЕ Вычитание 1 1110 0 2МНЕ Сложение 1 1111 0 1 МНЕ ^Сложение 1 I----1L_J fa 25 П1(13) βχ 2δ-^Π2(13) Разность порядков (П1-П2 )-^113 выравнивание мл, слова Ι-го операнда. В1+К12-^СДВ16 СД816-^В22 В22~^ВЧВыравнивание ст. слова Д-го операндаСДВ16—В22 вгг-^вз В х.2 5-^X1 Βχ.2δ R2 вЫраЫниванит мл. слова Д-го операнда Ю.^К7*-К12+СДВ1в СДВ 16-*-В 22 R22-^M.........Т”“.......Ю—Кб^'ИНВЮ ΜΗΒ10·—Σ15,Κ11*-115 115 -^-нго B20^RA fa25^R1 115 -* ФКН21 ФХН 21-*- УМ 23 выравнивание ст. слова 2-го операнда В7^К12^-СДВ 76 СДВ 76 +В22 В22^ВЗ Считывание младшего слова операндовВх.25-^В1 Вл.2в-^-В2..........ί .· ВЧ^Кб — ИНВ 10 К2—К7-^К11 Обработка на АУмл. слова 2-го и Д- го операндов ИНВЮ—215, К1М15 115(2) В2В 620-^54 Считывание ст. слова вх.25-*-Я2 225 ·*“ ФКН21 ФКН21 вз-^κδ -*-ИНВ10 Х2—К7 *- К11 Сложение (вычитание) ст. слов ИНВ10^115^11^115 115(^)-^ его юо—яз115 -* ФКН21 П2-—ПЗ результата.Л кФиг.1 ; %Формирование прямого кода мл. слова результата R^K6 -ИНВЮ ”0η+Σ15, ИНВЮ-^115 115H + R2O R20 ^R3Формирование пря моео кода ст. елова результата R3+K6 +miQ 0+Σ15, ИНВЮ+Яв Σ15 Н -* R20 R20-*-R3 формализацияЗанесение характеристики и знака в R3I13^R3.Запись ст. слова результата в память КЗ Вых 27Фиг.8IФиг 9Фиг. ЮI Множитель — Μ ^Множимое —*- К1I выделение ниюдшей п-ой цифры н-лр сдвиг В4 на 4 разряди вправоВ4-Ч15 — К4I Счетчик** л -*-1О1.ЙЗ-0I Формирование п-го кратного т -—КВ п Κ8-4Μ,Κ9-~Σ14 !»(*) -W Я17 -~1Н8 2. выверение л-1 цифры м-ля, сдвиг М на 4 разряда вправо Η4~Κ5·*-ΜI Получение частичного произведения.* ПЗ^Кб-^ИНВЮН18К7НИИНВ10-*~ 115; КП -*-115 115 (±> -^вго яго-^вз2. Сд8ие КЗ на 4 разряда вправо3. Форнирование соответствующего кратного К8--114,К9-*~П η{ί)-*-Κΐ7Ч Счетчик - 1-—Σ13 584--В5 — М Выделение цифры н-ляЗаписи результата, из йз 8 памятьФиг 11Первый операнд81 (делитель)Формирование кода нормализации1) . Нормализация делителя - 2) . Чтение младшего слова делимогоZU7 -*-215 — ФКН 2). Счетчик итоперации ~7в1) . 81~*-К7-^К12—сдв16 ~^822—83^ЛП2) ЛП-*-82 (делимое младшее слово)7). Нормализация ··“ делимого (младшего слова)2). Считывание старшего слова делимого Нормализация делимого (старшее слово)1) .Ъ2-^К12-^СДВ16 -* 822 -^842) .ЛП~^~ 82 (делимое старшее слово)1). 8 2-^812СДВ16 -^822-^83---2).ЛП~*-81 (нормализованный делитель)Предсказание лервои~\ цисрры частного L1).Β3-*-Κ7~*-Κ11*-Σ15 — ККД?)(2П1-Н1)^111НиЬ16 циклов деление /Какое кратное ( j2Z.ЛЗКЗ-Кб —ИНВ10—М5 К11,.00000000—215 215(„+,,-) — МО 2X20,84(0.1)-ХЗ 2X4,00—84 2X2, ЦД(01)—Х2 Счетчик иттера ций -1Х1—К16—ИМ10—115 ХЗ^К6—К11 — 215 215 („+ ’’ ,,-’)-Х20 2X20,84(0.1)-~ КЗ 2X4, 00 —Х4 2X2, ЦЧ(0,1)—К2 Счетчик иттераций-12X1,00 -КК -ИХВЮ-215 ХЗ— К7—К11—215 215 ί,Λ” ,,—)—Х20 2X20,84(0.1) —ХЗ 2X4,00—84 2X2, ЦД (0,1) —Х2 Счетчик иттера циО -—1ХЗ-К6-ИНВ10-215 Х18—К7—К11 —215 215 („+” ,,-’)*ТСО 2X20,84(0.1) —ХЗ 2X4,00—84 2X2, Ц4(0,1) —Х2 Счетчик иттераций -1 '1 трицатвль^ wi~x6-uhbio—iis Χ3-Κ7—Κ11—Σ15 215 —W χςο—хз т, won —Х2Счетчик' ттерации «—:----Л2*Л7*Л77*175* — Х2О—ХЗЗапись остатка ' _ _1_ ___,Г Запись I I частного ,_|Фиг13 , F-2) 84+87+812 +СДВ16+822+83 (по маске) 822 +84 (без маски)
- 3) 81+88+214Н1~К6+ Σ/« Σ»ϊ+)^«;7 — R18 <7.7Пикл иттерацииR2+K6Ж8Ю415+821-44Ст. частьДа исчерпанаНет —хНетМл. часть счерпана1) 814(6+Ин8 10 -415-420-432) Запись результата S памятьМл часть -44Оставшиеся цифры \ ~ операнда пересылаются в К1 ( S + 'ΟΟΟΟΟΟΟΟ”-— 8181) . Сдвиг оставшихся -η цифр операнда на1 разряд Влеоо , Выдвинутая цифра учитывается в качестве перено си в следующем такте >2) .3-82ЛС8 + „ 66665665)-83 f(5 + „ 86666666)^$ + + цифра]—83В 819 заносятся переносы из тетрад для Вы ходной десятичной коррекции ' .-JВыходная десятичная коррекцияS — 81S — ЯП
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904890818A SU1748153A1 (ru) | 1990-11-19 | 1990-11-19 | Арифметическое устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904890818A SU1748153A1 (ru) | 1990-11-19 | 1990-11-19 | Арифметическое устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1748153A1 true SU1748153A1 (ru) | 1992-07-15 |
Family
ID=21549955
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904890818A SU1748153A1 (ru) | 1990-11-19 | 1990-11-19 | Арифметическое устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1748153A1 (ru) |
-
1990
- 1990-11-19 SU SU904890818A patent/SU1748153A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 6В7982,кл. G 06 F 7/50.1982. Модуль электронной обработки Е 13.098.000ТО. Техническое описание, * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2960415B2 (ja) | 記憶保護方法および装置 | |
US4675809A (en) | Data processing system for floating point data having a variable length exponent part | |
JPS58123151A (ja) | マルチプロセツサ・システムの動作方式 | |
JPH0135366B2 (ru) | ||
EP0126247B1 (en) | Computer system | |
US4961135A (en) | Translation lookaside buffer control system | |
SU1748153A1 (ru) | Арифметическое устройство | |
US5007010A (en) | Fast BCD/binary adder | |
US5047976A (en) | Logic circuit having carry select adders | |
EP0021097A2 (en) | Method of increasing the speed of a computer system and a computer system for high speed operation | |
JPS6227412B2 (ru) | ||
KR19980052740A (ko) | 디지탈 신호 처리기에서의 2배 정밀도 곱셈연산 수행방법 | |
US4181935A (en) | Data processor with improved microprogramming | |
JPH0413735B2 (ru) | ||
US4342080A (en) | Computer with microcode generator system | |
JP3043732B1 (ja) | データ置換システム | |
JPS59226944A (ja) | 浮動小数点デ−タ加減算方式 | |
US3931611A (en) | Program event recorder and data processing system | |
US4914579A (en) | Apparatus for branch prediction for computer instructions | |
GB991734A (en) | Improvements in digital calculating devices | |
JPH06348461A (ja) | 剰余算出回路 | |
WO1986004699A1 (en) | Fast bcd/binary adder | |
US6243800B1 (en) | Computer | |
SU1411740A1 (ru) | Устройство дл вычислени экспоненциальной функции | |
JPH05225060A (ja) | 情報処理装置 |