SU1735860A1 - Двухканальное устройство дл сопр жени ЭВМ - Google Patents

Двухканальное устройство дл сопр жени ЭВМ Download PDF

Info

Publication number
SU1735860A1
SU1735860A1 SU894732247A SU4732247A SU1735860A1 SU 1735860 A1 SU1735860 A1 SU 1735860A1 SU 894732247 A SU894732247 A SU 894732247A SU 4732247 A SU4732247 A SU 4732247A SU 1735860 A1 SU1735860 A1 SU 1735860A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
synchronization
unit
Prior art date
Application number
SU894732247A
Other languages
English (en)
Inventor
Александр Петрович Шабанов
Виталий Юзефович Бабичев
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU894732247A priority Critical patent/SU1735860A1/ru
Application granted granted Critical
Publication of SU1735860A1 publication Critical patent/SU1735860A1/ru

Links

Landscapes

  • Telephonic Communication Services (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  передачи сообщений между ЭВМ через коммутируемую телефонную сеть. Цель изобретени  - повышение пропускной способности устройства за счет исключени  потери времени при совпадении кодов данных с кодами дополнительных видов обслуживани  каждого из каналов устройства. Двухканальное устройство дл  сопр жени  ЭВМ содержит в каждом канале блок коммутации,.передающий и приемный блоки, блок синхронизации , вход дл  подключени  к управл ющему выходу ЭВМ, выход дл  подключени  к информационному входу ЭВМ, вход дл  подключени  к информационному выходу ЭВМ, выход и вход дл  подключени  к телефонной сети, выход и вход дл  подключени  к телефону оператора, вход задани  эталонного кода, вход дл  подключени  выхода формировател  одиночного импульса тока, выходы дл  подключени  к входам синхронизации приема и передачи ЭВМ. 4 з.п, ф-лы, 5 ил. с $ (Л

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  передачи информации между ЭВМ.
Целью изобретени   вл етс  повышение пропускной способности устройства при работе по двухпроводным абонентским телефонным лини м за счет исключени  потери времени при совпадении кодов данных с кодами дополнительных видов обслуживани .
На фиг.1 представлена структурна  электрическа  схема двухканального устройства дл  сопр жени  ЭВМ/ на фиг.2-5 - блок-схемы соответственно
передающего блока, приемного блока, блока синхронизации и блока коммутации .
Двухканальное устройство дл  сопр жени  ЭВМ (фиг. 1) содержит со стороны первой ЭВМ передающий блок 1,
блок 2 коммутации, блок 3 синхронизации , приемный блок 4, выход 5 и вход 6 первой ЭВМ, телефонные вход и выход 7, вход 8 управлени  и вход 9 установки эталона, а также выходы синхронизации передачи 10 и приема 11 первой ЭВМ и вход 12 записи 1, между первой и второй ЭВМ расположена соединительна  телефонна  сеть 13.
-v
со
СП
00
о
Со стороны второй ЭВМ устройство содержит передающий блок 14, блок 15 коммутации, блок 16 синхронизации, приемный блок 17, выход 18 и вход 19 второй ЭВМ, телефонные вход и выход 20, вход 21 управлени  и вход 22 установки эталона, а также выходы синхронизации передачи 23 и приема 2k второй ЭВМ и вход 25 записи 1.
Передающий блок (фиг, 2) содержит триггер 26, нулевой 27 и единичный 28 ключи, нулевой 29 и единичный 30 нагрузочные элементы, информационный вход 31, цикловой вход 32 передачи синхронизации, вход 33 передачи, выход 34 передачи, вход 35 управлени  нагрузкой нулевого элемента и вход 36 управлени  нагрузкой единичного элемента.
Приемный блок (фиг. 3) содержит аналого-цифровой преобразователь 37, ключи записи, регистры 39™ сдвига, группы ключей 40 -40т считывани , схему 41 объединени , схему 42 сравнени , реверсивный счетчик 43, дешифратор 44, схемы ИЛИ 45 и 46, триггер 47, вход 48 приема, выход 49 приема, вход 50 установки эталона, вход 51 установки исходного состо ни  счетчика, тактовый вход 52, общий синхронный вход 53, индивидуальные синхровходы , информационный выход 55, цикловой вход 56 и цикловой вход 57 сброса.
Блок синхронизации (фиг. 4) содержит задающий генератор 58, делитель 59 на п, кольцевой регистр 60 сдвига,-делитель 61 на т, линию 62 задержки на один такт, линию 63 задержки на два такта, тактовый выход 64, общий синхровыход 65, индивидуальные синхровыходы 66 -66й1, цикловой выход 6/ приема, цикловой выход 68 сброса, цикловой выход 69 передачи и вход 70 записи 1.
Блок коммутации (фиг. 5) содержит два ключа 71 и 72 данных, телефонный вход 73, телефонный выход 74, вход 75 передачи, выход 76 передачи , вход 77 приема, выход 7 приема, линейные выходы 79 и 80, вход 81 управлени  и телефонный ключ 82.
Двухканальное устройство дл  сопр жени  ЭВМ работает следующим образом.
В исходном состо нии подачей операторами обеих ЭВМ управл ющих
0
5
5
0
5
0
5
0
5
сигналов на входы управлени  ключа 82 блоков 2 и 15 коммутации с входов 8 и 21 управлени  устройства оно устанавливаетс  в телефонный режим. При этом телефонные входы и выходы 7 и 20 подключаютс  через блоки 2 и 15 коммутации к соедн нительной телефонной сети 13. Операторы обеих ЭВМ по телефону договариваютс  о сеансе передачи данных и о пор дке смены направлений передачи данных, например врем  начала сеанса 12.00, продолжительность сеанса 12 мин, смена направлени  передачи данных через каждые 2 мин, первое направление передачи от первой ЭВМ к второй ЭВМ. После этого оператор первой ЭВМ подачей управл ющего сигнала на вход управлени  блока 2 коммутации и оператор второй ЭВМ подачей управл ющего сигнала на вход управлени  блока 15 коммутации (при этом управл ющие сигналы с входов управлени  ключей обоих блоков 2 и 15 коммутации снимаютс ) устанавливают устройство в режим передачи данных от первой ЭВМ к второй .
I
Устройство в режиме передачи данных от первой ЭВМ к второй ЭВМ работает следующим образом. С выхода ЭВМ поступают сигналы на информационный вход передающего блока 1 с частотой следовани  синхронизирующих импульсов с выхода 10 синхронизации передачи первой ЭВМ, которые поступают с блока 3 синхронизации также и на вход синхронизации передающего блока Т. Если сигналом от первой ЭВМ  вл етс  логическа  1, то потенциалом с первого выхода триггера 26 блока 1 открываетс  единичный ключ 28 и образуетс  цепь прохождени  тока (фиг, 2): вход 33 передачи передающего блока 1 - единичный ключ 28 - единичный нагрузочный элемент 30 - выход 34 передачи передающего блока 1. Если сигналом от первой ЭВМ  вл етс  логический , то потенциалом с второго выхода триггера
26блока 1 открываетс  нулевой ключ
27и образуетс  друга  цепь прохождени  тока г вход 33 передачи передающего блока 1 - нулевой ключ 27 - , нулевой нагрузочный элемент 29 - выход 34 передающего блока 1. Нулевой нагрузочный элемент 29 предвари- тельно настраиваетс  с входа 35 на
5
такую минимальную нагрузку, при про- хождении через которую тока от АТС соединительной телефонной сети 13 АТС не воспринимала бы цепь разорванной , а следовательно, не принимала интервалы времени прохождени  логических О за паузы между импульсами набора номера, а интервалы времени прохождени  логических 1 за импульсы набора номера. Единичный нагрузочный элемент 30 предварительно настраиваетс  с входа 36 на такую нагрузку, при прохождении через которую тока от АТС соединительной телефонной сети 13 его величина была бы по крайней мере в 2 раза выше величины тока, проход щего через нулевой нагрузочный элемент 29. Описанна  настройка элементов 29 и 30 позвол ет АТС соединительной телефонной сети 13 воспринимать процесс передачи данных как обычный аналоговый процесс, происход щий при разговоре двух абонентов . Тем самым исключаютс  возможные прерывани  процесса передачи данных при совпадении их комбинаций с комбинаци ми специальных-кодов АТС. Тракт становитс  прозрачным. На приемной стороне в аналого-цифровом преобразователе 37 приемного блока 17 происходит преобразование аналогового сигнала, приход щего из, АТС соединительной телефонной сети 13 f подвергшегос  искажени м, в цифровые комбинации числом m дл  каждого ло- гическо.го О или 1 и по п бит в каждой комбинации. Например, при реализации аналого-цифрового преобразовател  в виде ИКМ-преобразова- тел  п 8, a m можно выбрать равным 3. Под воздействием синхронизирующих импульсов, поступающих в преобразователь 37 и регистры сдвига с тактового входа 52 приемного блока 17с частотой mnf. синхро- низирующих импульсов, поступающих в реобразователь 37 с общего синхро- хода 53 блока 17 с частотой mf, и ткрывающих потенциалов,поступающих ключи 384-38 m записи и считывани  с соответствующих индивидуальных синхровходов блока 17 с частотой mf каждый и сдвинутых относительно друг друга так, что одновременно открыта только одна па- ра ключей записи и считывани , причем не с одинаковым номером, происходит сначала поочередное накопление в регистрах 39 -39ткодов m
35S606
дискретных отсчетов одного и того же прин того аналогового сигнала, а затем и поочередное сравнение этих кодов через схему Al объединени  в схеме 2 сравнени  с эталонным кодом, посто нно подаваемым на второй вход схемы 42 сравнени  с входа 22 установки эталона устройства. Если теку- JQ щий код превышает эталонный, то состо ние реверсивного счетчика 3 увеличиваетс  на единицу, если не превышает, то состо ние счетчика 3 уменьшаетс  на единицу. Моменты срав- .е нени  и изменени  состо ни  счетчика
определ ютс  синхронизирующими им- i
пульсами частоты mf, поступающими в схему 2 сравнени  и реверсивный счетчик с общего синхровходэ 53 при- 20 емного блока 17. По окончании сравнений m текущих кодов с эталонным кодом на выходе реверсивного счетчика k3 образуетс  итогова  комбинаци , поступающа  в дешифратор kh. Момен- 25 ты по влени  сигналов на выходе дешифратора й совпадают с моментами . поступлени  синхронизирующих импульсов в него с циклового входа 56 приемного блока 17. Если сигнал по - 0 витс  на одном из первых k выходов дешифратора kb, то этот сигнал, пройд  через первую схему ИЛИ 5, устанавливает триггер 7 в единичное состо ние , что соответствует сигналу донных - логическа  1 на информационном выходе 55 приемного блока 17 и на входе 19 второй ЭВМ. Если сигнал по витс  на одном из последних m-k выходов дешифратора й, то этот . сигнал, пройд  через вторую схему ИЛИ 6, устанавливает триггер 7 в нулевое состо ние, что соответствует сигналу данных - логический О на информационном выходе 55 приемного блока 17 и на входе 19 второй ЭВМ. Параметр k выбираетс  равным т/2 дл  четных m и (т+1)/2 или (т-1)/2 (в зависимости от соотношени  1 и О) дл  нечетных т. Моменты по влени  сигналов на выходах дешифратора И определ ютс  синхронизирующими импульсами, поступающими, в дешифратор й с циклового входа 56 приемного блока 17 с частотой f. и
е сдвинутых относительно синхронизирующих импульсов с общего синхро- входа 53 блока 17 на один такт задающего генератора 58 блока 16 синхронизации . Дл  подготовки реверсивного
5
S
0
счетчика 3 к итоговой оценке следующего сигнала этот счетчик 3 сбрасываетс  в исходное состо ние синхронизирующими импульсами, поступающими в него с циклового входа 57 сброса приемного блока 17, сдвинутыми относительно синхронизирующих импульсов с общего синхровхода 53 блока 17 на два такта задающего генератора 58 блока 16 синхронизации. Дл  обеспечени  синхронизирующими импульсами передающего 1 ( и приемного А (17) блоков задающий генератор 58 блока 3 (16) синхронизации вырабатывает последовательность импульсов с частотой mnf, котора  выдаетс  на тактовый выход 6 блока 3 (1б) и используетс  дл  образовани  общей поблочной последовательности импульсов с частотой mf (с помощью делител  59 на п), индивидуальных поблочных последовательностей импульсов с частотами mf (с помощью делител  59 и кольцевого регистра 60 сдвига, предварительно за- писае в него логическую 1 и снабжа  его синхронизирующими импульсами с выхода делител  59) цикловой последовательности импульсов передачи (с помощью делителей на п 59 и на m 61), цикловой последовательности импульсов приема, сдвинутых на один такт с помощью пинии 62 задержки , и цикловой последовательности импульсов сброса, сдвинутых на два такта с помощью линии 63 задержки. На линии 62 и 63 задержки синхронизирующие импульсы поступают с выхода задающего генератора 58.
Процессы коммутации в блоках 2 и 15 коммутации осуществл ютс  в ключах 82, 71 и 72 под воздействием .открывающего тот или иной ключ потенциала , поступающего на вход управлени  соответствующего ключа.

Claims (1)

  1. Формула изобретени 
    1. Двухканальное устройство дл  сопр жени  ЭВМ, содержащее в каждом канале блок коммутации, передающий и приемный блоки, блок синхронизации , причем вход управлени  блока коммутации  вл етс  входом канала устройства дл  подключени  к управл ющему выгоду соответствующей ЭВМ, первый информационный выход приемного блока  вл етс  выходом канала устройства дл  подключени  к инфор358608
    мационному входу соответствующей ЭВМ, первый информационный вход и информационный выход передающего блока каж- . дого из каналов соединены с первым информационным выходом и первым информационным входом блока коммутации, второй информационный вход передающего блока  вл етс  входом каждого
    JQ из каналов дл  подключени  к информационному выходу соответствующей ЭВМ, выход синхронизации передачи блока синхронизации соединен с входом синхронизации передачи передаюjc щего блока, группа синхровыходов блока синхронизации соединена с группой синхровходов приемного, блока, выход синхронизации приема соединен с входом синхронизации приема приемного
    20 блока, второй информационный выход и информационный вход приемного блока соединены соответственно с вторым информационным входом и вторым информационным выходом блока коммута25 Ции, третий информационный вход и третий информационный выход блока коммутации одного из к.аналов через соединительную телефонную сеть св заны с информационным входом и выходом блока коммутации другого канала , отличающеес  тем, что, с целью повышени  пропускной способности устройства за счет исключени  потери времени при совпадении кодов данных с кодами дополнительных
    35 видов обслуживани  каждого из каналов устройства, в каждом канале четвертые информационные вход и выход блока коммутации  вл ютс  входом и выходом канала устройства дл  под40 ключени  к телефону оператора ЭВМ, вход установки эталона приемного блока  вл етс  входом задани  эталонного кода канала устройства, вход записи единицы блока синхронизации  в45 лЯетс  входом канала устройства дл  подключени  к выходу формировател  одиночного импульса тока, выходы синхронизации приема и передачи блока синхронизации  вл ютс  выходами ка50 нала устройства дл  подключени  к входу синхронизации приема и передачи соответствующей ЭВМ.
    30
    2, Устройство по п.1, о т л и - чающеес  тем, что передающий блок содержит триггер, нулевой и единичный ключи, нулевой и единичный нагрузочные элементы, причем вход установки триггера  вл етс  вторым
    информационным входом передающего блока, вход синхронизации триггера подключен к входу синхронизации передачи передающего блока, инверсный выход триггера соединен с входом управлени  нулевого ключа, пр мой выхо триггера соединен с входом управлени единичного ключа, информационные входы нулевого и единичного ключей соединены с первым информационным входом передающего блока, а выходы - с информационными входами нулевого и единичного нагрузочных элементов, входы управлени  нагрузкой которых соединены соответственно с входами настройки нулевого и единичного нагрузочных элементов передающего блока , выходы нулевого и единичного нагрузочных элементов  вл ютс  информационными выходами передающего блока .
    3. Устройство по п.1, о т л и - чающеес  тем, что приемный блок содержит аналого-цифровой преобразователь , m ключей записи, m регистров сдвига, m групп ключей считывани , группу элементов ИЛИ, - схему сравнени , реверсивный счетчик , дешифратор, два элемента ИЛИ, триггер, причем вход и выход приема аналого-цифрового преобразовател   вл ютс  соответственно информационным входом и вторым информационны/ выходом приемного блока, первый рход управлени  аналого-цифрового преобразовател  и тактовый вход m регистров сдвига соединены с тактовым входом группы синхровходов приемного блока, второй вход управлени  аналого-цифрового преобразовател , вход синхронизации схемы сравнени  и реверсивного счетчика соединены с общим синхровходом группы синхровходов приемного блока, выход аналого-цифрового преобразовател  соединен с первыми входами m ключей записи, выходы которых соединены с информационными входами m соответствующих регистров сдвига, п выходов разр дов каждого из m регистров сдвига соединены с соответствующими п входами каждой из m групп ключей считывани , выходы которых соединены с соответствующими входами элементов ИЛИ группы, выходы которой соединены с первой группой информационных входов схемы сравнени , втора  группа информационных вхо
    358601°
    дов схемы сравнени  соединена с пхо
    дом установки эталона приемного блока , первый и второй выходы схемы сравнени  соединены соответственно с входами пр мого и обратного счета реверсивного счетчика, информационный выход которого соединен с информационным входом дешифратора, перва  группа выходов которого соединена с входами первого элемента ИЛИ, а втора  группа выходов - с входами второго элемента ИЛИ, выходы первого и второго элементов ИЛИ соеди- соответственно с установочным входом и входом обнулени  триггера, выход которого  вл етс  первым информационным выходом приемного бло10
    15
    0
    5
    0
    ка, выходы последних разр дов m регистров сдвига соединены с шиной нулевого потенциала, первый, второй, (т-1)-й, т-й индивидуальные син- хровходы группы синхровходов приемного блока соединены с входами управлени  соответственно первого, второго, ..., (т-1)-го, т-го ключей записи и с входами управлени  соответственно второй, третьей,.., т-й, первой группы ключей считывани , вход синхронизации дешифратора  вл етс  входом синхронизации приема приемного блока, вход сброса в исходное состо ние реверсивного счетчика  вл етс  цикловым входом сброса
    группы синхровходов приемного блока. i
    . Устройство по п. 1, о т л и ч а- ю щ е е с   тем, что блок синхронизации содержит задающий генератор, делитель на п, кольцевой регистр сдвига, делитель на ш, элемент задержки на один такт, элемент задержки на два такта, причем выход задающего генератора соединен с тактовым выходом группы синхровыходов блока синхронизации, входом делител  на п, информационным входом элемента задержки на один такт, информационным входом элемента задержки на два такта , выход делител  на п соединен с Q общим синхровходом группы синхровходов блока синхронизации, входом синхронизации кольцевого регистра сдвига и входом делител  на т, выход которого  вл етс  выходом синхронизации передачи блока синхронизации и соединен с входами синхронизации элемента задержки на один такт и эле- мента задержки на два такта, выход элемента задержки на один такт  вл -(
    5
    0
    5
    11
    етс  выходом синхронизации приема блока синхронизации, выход элемента задержки на два такта  вл етс  цикловым выходом сброса группы синхро- выходов блока синхронизации, m выходов разр дов кольцевого регистра сдвига соединены с соответствующими m индивидуальными синхровходами группы синхровыходов блока синхронизации , выход последнего разр да кольцевого регистра сдвига соединен с информационным входом.
    5. Устройство по п., о т л и - чающеес  тем, что блок коммутации содержит три ключа, первые информационные входы которых соеди
    735860 . 1г
    нены соответственно с четвертым информационным входом, первым информационным входом, вторым информационным входом, блока коммутации, вторые информационные входы трех ключей соединены соответственно с четвертым информационным выходом, первым информационным выходом блока комму .л тации, входы управлени  ключей соединены с соответственными входами управлени  блока коммутации, первые выходы трех ключей соединены с третьим информационным входом блока.ком ., мутации, вторые выходы ключей соединены с.третьим информационным выходом блока коммутации,
    20
    1
    Риг.
    31
    зг
    -Г Ь
    Фиг.1
    ъъ
    34
    I
    SJ
    UJ
    0985Ш
    7/
    7S
    о-
    72
    в/
    19
    до
    Фиг. 5
SU894732247A 1989-07-03 1989-07-03 Двухканальное устройство дл сопр жени ЭВМ SU1735860A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894732247A SU1735860A1 (ru) 1989-07-03 1989-07-03 Двухканальное устройство дл сопр жени ЭВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894732247A SU1735860A1 (ru) 1989-07-03 1989-07-03 Двухканальное устройство дл сопр жени ЭВМ

Publications (1)

Publication Number Publication Date
SU1735860A1 true SU1735860A1 (ru) 1992-05-23

Family

ID=21467302

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894732247A SU1735860A1 (ru) 1989-07-03 1989-07-03 Двухканальное устройство дл сопр жени ЭВМ

Country Status (1)

Country Link
SU (1) SU1735860A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4409458A1 (de) * 1994-03-18 1995-09-21 Sel Alcatel Ag Telekommunikationsendgerät insbesondere für elektronische Massenpost und Nachrichtenverteilnetz

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Сети ЭВМ./Под ред. .Глушко- ва, - М.: Св зь, 1977, с. 216-218, Гуров B.C., Емель нов Г,А,, Ет- рухин Н.Н. Передача дискретной информации .в телеграфии. - М.: Св зь, 1969, с. 488, «9. Авторское свидетельство СССР № 1494008, кл. С 06 F 13/00, . *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4409458A1 (de) * 1994-03-18 1995-09-21 Sel Alcatel Ag Telekommunikationsendgerät insbesondere für elektronische Massenpost und Nachrichtenverteilnetz
US5577040A (en) * 1994-03-18 1996-11-19 Alcatel N.V. Telecommunications terminal particularly for electronic mass mail and message distribution network

Similar Documents

Publication Publication Date Title
US3665405A (en) Multiplexer
US3908084A (en) High frequency character receiver
US4157458A (en) Circuit for use either as a serial-parallel converter and multiplexer or a parallel-serial converter and demultiplexer in digital transmission systems
US3953673A (en) Digital data signalling systems and apparatus therefor
US3839599A (en) Line variation compensation system for synchronized pcm digital switching
US4516236A (en) Full-duplex transmission of bit streams serially and in bit-synchronism on a bus between two terminals.
US3993870A (en) Time multiplex system with separate data, sync and supervision busses
SU1735860A1 (ru) Двухканальное устройство дл сопр жени ЭВМ
US3881064A (en) Pulse code modulation time division switching system
US3752921A (en) Distinct complex signals formed by plural clipping transformations of superposed isochronal pulse code sequences
US3975593A (en) Time division multiplex system and method for the transmission of binary data
US4191849A (en) Data synchronization circuit
EP0124576B1 (en) Apparatus for receiving high-speed data in packet form
US3153701A (en) Regenerative repeater for a time division multiplex start-stop telegraph switching system
US5260977A (en) Communication terminal equipment
US4107468A (en) Digital train processing device
SU1420670A1 (ru) Система дл асинхронного сопр жени импульсных потоков
US3627945A (en) Transmission of asynchronous telegraphic signals
SU1381523A2 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1293733A1 (ru) Многоканальное устройство дл обмена информацией
US4847836A (en) Circuit arrangement for synchronizing the units in the switching exchanges and repeaters of a time-division multiplex transmission system
CA1189928A (en) Full-duplex transmission of bit streams serially and in bit-synchronism on a bus between two terminals
SU1663785A1 (ru) Устройство коммутации дискретных каналов с временным разделением
SU1506584A1 (ru) Устройство дл асинхронной коммутации цифровых сигналов
KR850001262B1 (ko) Pcm 음성신호 교환방법