SU1732432A1 - Селектор верхних и нижних частот - Google Patents
Селектор верхних и нижних частот Download PDFInfo
- Publication number
- SU1732432A1 SU1732432A1 SU904838739A SU4838739A SU1732432A1 SU 1732432 A1 SU1732432 A1 SU 1732432A1 SU 904838739 A SU904838739 A SU 904838739A SU 4838739 A SU4838739 A SU 4838739A SU 1732432 A1 SU1732432 A1 SU 1732432A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- pulse
- flip
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Сущность изобретени : устройство содержит формирователь 1 импульсов, Т-триг- гер 2, D-триггер З, генератор 4 тактовых импульсов, вычитающий счетчик 5, инвертор 6, два ключа 7,8.1-2-5-3-7-1,4-5-6-5, 2-3-8-1. Зил.
Description
со
С
ftr
VI Сд) Ю Јь CJ
ю
Изобретение относитс к радиотехнике и может быть использовано дл селекции входного сигнала по частоте относительно некоторой частоты f0.
Наиболее близким к изобретению вл етс селектор верхних и нижних частот, содержащий два формировател импульса, два D-триггера, один RS-триггер, два элемента И. два входных ключа.
Известные устройства имеют следую- iflne недостатки.
Быстродействие селектора зависит от разности начальных фаз входного и опорного сигналов; быстродействие также зависит от разности периодов AT входного и опорного сигналов.
Это следует из формулы дл времени срабатывани селектора tcp.
(Jo-Ajp)TBX.
tcp-дгде То - период следовани опорного сигнала;
Твх - период входного сигнала.
Врем срабатывани известного устройства может достичь нескольких сот входных периодов ТВх.
Целью изобретени вл етс повышение быстродействи .
Цель достигаетс путем введени Т- триггера, счетчика, инвертора, генератора тактовых импульсов.
Врем срабатывани предлагаемого селектора равно периоду входного сигнала .
На фиг. 1-схема предлагаемого селектора; на фиг. 2 - временные диаграммы, по сн ющие его работу; на фиг. 3 - то же.
Устройство состоит из формировател 1 импульса; Т-триггера 2; D-триггера З с динамическим управлением по фронту; генератора 4 тактовых импульсов; счетчика 5 импульсов, работающего в режиме вычитани ; инвертора 6; выходных ключей. 7 и 8.
Входна шина Вх соединена с информационными входами выходных ключей 7 и 8 и входом формировател 1 импульса. Выход формировател 1 импульса соединен со счетным входом триггера 2. Инверсный выход триггера 2 соединен с С-входом триггера 3 и R-входом счетчика 5. Выход генератора 4 тактовых импульсов соединен со счетным входом 5. Выход окончани счета на уменьшение счетчика 5 соединен с D-входом триггера 3 и входом триггера 3 и входом инвертора 6, выход которого соединен с синхровходом счетчика 5. Пр мой выход триггера 3 соединен с управл ющим входом выходного ключа 8. Инверсный выход триггера 3 соединен с управл ющим
входом выходного ключа 7, Выход выходного ключа 8 вл етс выходом селектора (fex fo). Выход выходного ключа 7 вл етс выходом селектора (fux fo).
Устройство работает следующим образом .
В исходном состо нии триггеры 2 и 3 наход тс в нулевом состо нии, выходной ключ 7 открыт, выходной ключ 8 закрыт,
счетчик 5 не считает импульсы с генератора 4, так как на R-входе счетчика 5 присутствует единица, на выходе окончани счета счетчика О.
При поступлении входного сигнала формирователь 1 импульса формирует импульсы , период которых равен периоду входного сигнала. Эти импульсы поступают на вход триггера 2, который формирует импульсы, длительность которых равна периоду входного сигнала. Когда триггер 2 находитс в единичном состо нии, сигнал, снимаемый с инверсного выхода этого триггера, разрешает начать счет счетчику 5 за счет подачи на R-вход счетчика 5 нулевого потенциала.
В это врем (равное периоду входного сигнала ) счетчик отсчитывает поступающие импульсы с генератора 4 и в момент времени, когда количество считанных счетчиком импульсов станет равно закодированному числу N на D-входах счетчика 5, на выходе окончани счета на уменьшение счетчика 5 по витс 1.
Далее рассматриваем два случа .
Тех N Т т.н. (ФИГ. 2),
где Твх - период входного сигнала;
N - код количества импульсов;
Тт.и. - период тактовых импульсов;
fex - частота входного сигнала, котора ограничиваетс временем срабатывани триггера 2.
1
1
T -N-Тт.и. При этом условии (Твх N Тт.и.), с по влением фронта импульса на инверсном входе триггера 2, триггер 3 переходит (подтверждает ) в нулевое состо ние, так как на выходе окончани счета на уменьшение счетчика 5 присутствует О. Одновременно с приходом фронта импульса обнул етс счетчик 5. Триггер 3, наход сь в нулевом состо нии, выключает выходной ключ 8 и замыкает выходной ключ 7.°
Твх N -Тт.и.. так как (фиг. 3). В этом случае на выходе окончани сче- та на уменьшение счетчика 5 по витс единица еще до того, как на инверсном выходе триггера 2 по витс фронт импульса. Поэтому с приходом фронта импульса на инверсном выходе триггера 2 триггер 3 переходит
(подтверждает) в единичное состо ние, так как лри этом на D-входе триггера 3 присутствует единица, одновременно счетчик 5 обнул етс . Триггер 3, наход сь в единичном состо нии, замыкает выходной ключ 8 и выключает выходной ключ 7.
Claims (1)
- Формула изобретени Селектор верхних и нижних частот, содержащий формирователь импульсов, два ключа, информационный вход первого из которых объединен с входом формировател импульсов и вл етс входом селектора верхних и нижних частот, и D-триггер, отличающийс тем, что, с целью повышени быстродействи , в него введены генераторIЧ / .Л. / // И / к°l05тактовых импульсов, счетчик импульсов, инвертор и Т-триггер, счетный вход которого соединен с выходом формировател импульсов , а инверсный выход соединен с входом С D-триггера и с входом R счетчика импульсов, счетный вход которого соединен с выходом генератора тактовых импульсов, синхровход счетчика импульсов соединен с выходом инвертора, вход которого соединен с выходом счетчика импульсов и входом D D-триггера, пр мой выход которого сое- нен с управл ющим входом второго ключа, а инверсный выход соединен с управл ющим входом первого ключа, информационный вход второго ключа соединен с входом формировател импульсов.Фиг. 2tiBtI I i I I I I I I I I I I I I I I I I I t I L I 1 ItИ.Дietcp .±tstФиг. 3--
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904838739A SU1732432A1 (ru) | 1990-06-12 | 1990-06-12 | Селектор верхних и нижних частот |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904838739A SU1732432A1 (ru) | 1990-06-12 | 1990-06-12 | Селектор верхних и нижних частот |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1732432A1 true SU1732432A1 (ru) | 1992-05-07 |
Family
ID=21520639
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904838739A SU1732432A1 (ru) | 1990-06-12 | 1990-06-12 | Селектор верхних и нижних частот |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1732432A1 (ru) |
-
1990
- 1990-06-12 SU SU904838739A patent/SU1732432A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 999138, кл. Н 03 Н 17/02. Тарабрин Б. В. и др. Справочник по интегральным микросхемам, -М.: Энерги , 1981. Шилов В. Л. Попул рные цифровые микросхемы. - М.: Радио и св зь, 1987. Авторское свидетельство СССР № 1352621, кл. Н 03 Н 17/02. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW367613B (en) | Semiconductor integrated circuit device | |
SU1732432A1 (ru) | Селектор верхних и нижних частот | |
SU1497721A1 (ru) | Генератор импульсной последовательности | |
SU911717A1 (ru) | Селектор импульсов по периоду следовани | |
SU1624649A1 (ru) | Стабилизированный электропривод | |
SU785979A1 (ru) | Селектор импульсов по периоду следовани | |
SU1667257A1 (ru) | Устройство дл преобразовани кодов | |
SU1723659A1 (ru) | Умножитель частоты следовани импульсов | |
SU571891A1 (ru) | Устройство задержки | |
SU549883A1 (ru) | Удлинитель импульсов | |
SU1647864A1 (ru) | Устройство дл формировани одиночного импульса | |
SU708513A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1626353A2 (ru) | Формирователь импульсов | |
SU815971A1 (ru) | Приемник тональных сигналов | |
SU1434545A1 (ru) | Преобразователь код-временной интервал | |
SU1406748A1 (ru) | Дискретное фазосдвигающее устройство | |
SU966911A1 (ru) | Устройство формировани импульсной функции равнозначности | |
SU1394420A1 (ru) | Устройство дл взаимной блокировки и защиты от дребезга контактов | |
SU1626352A1 (ru) | Формирователь одиночного импульса | |
SU1287264A1 (ru) | Устройство дл обнаружени потери импульсов | |
SU1436088A1 (ru) | Программное устройство управлени источника сейсмических сигналов | |
SU1231590A1 (ru) | Формирователь импульсов | |
SU1099408A1 (ru) | Устройство дл формировани частотно-манипулированных сигналов | |
SU843246A1 (ru) | Делитель частоты с любым целочисленнымКОэффициЕНТОМ дЕлЕНи | |
SU1265983A1 (ru) | Селектор импульсов по частоте следовани |