SU1725374A1 - Устройство фиксации момента прохождени входным сигналом нулевого уровн - Google Patents
Устройство фиксации момента прохождени входным сигналом нулевого уровн Download PDFInfo
- Publication number
- SU1725374A1 SU1725374A1 SU894755563A SU4755563A SU1725374A1 SU 1725374 A1 SU1725374 A1 SU 1725374A1 SU 894755563 A SU894755563 A SU 894755563A SU 4755563 A SU4755563 A SU 4755563A SU 1725374 A1 SU1725374 A1 SU 1725374A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- comparator
- output
- input signal
- source
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано дл фиксации нулевого уровн входного сигнала в устройствах анализа входных сигналов +U о 3 по амплитуде. Цель - расширение области применени . Устройство фиксации момента прохождени входным сигналом нулевого уровн содержит три компаратора 1, 6, 13, инвертор 7, входную шину 2, выходную шину 9, источник положительного опорного напр жени , выполненный на источнике 3 напр жени и резисторах 4, 5, источник отрицательного опорного напр жени , выполненный на источнике 10 напр жени и резисторах 11, 12, и элемент И 14, С помощью компараторов 1, 13 и элемента И 14 обеспечиваетс разблокировка компаратора 6 при разной смене пол рности входного сигнала, что дает возможность формировать компаратором 6 импульсы при разной смене пол рности входного сигнала, а следовательно , расшир ет область применени . 2 ил. С/ с
Description
Фиг. f
Изобретение относитс к импульсной технике и может быть использовано дл фиксации нулевого уровн входного сигнала на фоне помех и шумов, например, при измерении электрических параметров электродвигателей переменного тока.
Цель изобретени - расширение области применени за счет обеспечени фиксации момента прохождени входным сигналом нулевого уровн при разной смене пол рности входного сигнала.
На фиг.1 изображена схема предлагаемого устройства фиксации момента прохождени входным сигналом нулевого уровн ; на фиг.2 - временна диаграмма работы устройства.
Устройство фиксации момента прохождени входным сигналом нулевого уровн содержит первый компаратор 1, первый вход которого соединен с источником положительного опорного напр жени , выполненного на источнике 3 напр жени , резисторах 4 и 5, а второй вход соединен с входной шиной 2, к которой подсоединены вход инвертора 7, и первый вход второго компаратора 6, второй вход компаратора 6 соединен с выходом инвертора 7, а выход с первым входом триггера 8 и выходной шиной 9, при этом источник отрицательного опорного напр жени , выполненный на источнике 10 напр жени и резисторах 11 и
12,и вход инвертора 7 подключены соответственно к входам третьего компаратора 13, выход которого и выход первого компаратора 1 подключены к соответствующим входам элемента И 14, выход которого соединен с вторым входом триггера 8, выход которого подключен к стробирующему входу второго компаратора 6.
На фиг,2 изображены входной сигнал 15, инвертированный входной сигнал 16, положительный опорный сигнал + U 17, отрицательный опорный сигнал 4J 18, выходной сигнал 19 первого компаратора 1, выходной сигнал 20 третьего компаратора
13,выходной сигнал 21 элемента И 14, выходной сигнал 22 второго компаратора 6 (выходной сигнал устройства) выходной сигнал 23 триггера 8.
Устройство работает следующим образом .
Входной сигнал 15 через входную шину
2поступает на второй вход первого компаратора 1, второй вход третьего компаратора 13, первый вход второго компаратора 6 и вход инвертора 7. В первом компараторе 1 входной сигнал 15 сравниваетс с опорным сигналом 17, поступающим с источника
3напр жени , резисторов 4 и 5, в результате чего на выходе этого компаратора по вл етс сигнал 19, В третьем компараторе 13 входной сигнал 15 сравниваетс с опорным сигналом 18, поступающим с источника 10 напр жени , резисторов 11 и 12, в результате чего на выходе этого компаратора по вл етс сигнал 20, Сигналы 19 и 20 поступают на входы элемента И 14, на выходе которого по вл етс сигнал 21, который при единичном уровне устанавливает выход триггера 8
0 в единичное состо ние, в результате чего на третьем стробирующем входе второго компаратора по вл етс единичный уровень, открыва компаратор 6 дл сравнени входных сигналов. Второй компаратор 6 сравни5 вает входной сигнал 15 и инвертированный сигнал 16, в результате чего компаратор 6 срабатывает при достижении равенства этих сигналов, причем на их заднем фронте. Очевидно это произойдет при достижении
0 обоими сигналами значени 0, т.е. при максимальной крутизне сигналов.
При срабатывании второго компаратора 6 и по влении на его выходе сигнала 22 триггер 8 возвращаетс в исходное (нуле5 вое) состо ние, так как его первый вход подключен к выходу второго компаратора 6. Стробирующий сигнал с третьего входа второго компаратора 6 снимаетс , так как триггер 8 возвращаетс в состо ние О,
0 поэтому все возможные шумы и помехи им не воспринимаютс .
Claims (1)
- Формула изобре тени Устройство фиксации момента прохождени входным сигналом нулевого уровн ,5 содержащее первый компаратор, первый вход которого подключен к входной шине, входу инвертора и первому входу второго компаратора, а второй вход - к источнику положительного опорного напр жени , вто0 рой вход второго компаратора подключен к выходу инвертора , а выход соединен с выходной шиной и первым входом триггера, который выходом подключен к стробирующему входу второго компаратора, о т л и 5 чающеес тем, что, с целью расширени области применени путем обеспечени фиксации момента прохождени входным сигналом нулевого уровн при разной пол рности входного сигнала и повышени0 точности за счет уменьшени длительности интервала выделени нулевого уровн , в него введены третий компаратор, источник отрицательного опорного напр жени и элемент И, выход которого соединен с вто5 рым входом триггера, первый вход - с выходом первого компаратора, а второй вход - с выходом третьего компаратора, входы которого подключены соответственно к входной шине и источнику опорного напр жени .jtl fflfrl--г -rlnip-ilL-ifcИ HtJ21#fc& 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894755563A SU1725374A1 (ru) | 1989-11-03 | 1989-11-03 | Устройство фиксации момента прохождени входным сигналом нулевого уровн |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894755563A SU1725374A1 (ru) | 1989-11-03 | 1989-11-03 | Устройство фиксации момента прохождени входным сигналом нулевого уровн |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1725374A1 true SU1725374A1 (ru) | 1992-04-07 |
Family
ID=21477761
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894755563A SU1725374A1 (ru) | 1989-11-03 | 1989-11-03 | Устройство фиксации момента прохождени входным сигналом нулевого уровн |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1725374A1 (ru) |
-
1989
- 1989-11-03 SU SU894755563A patent/SU1725374A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1455386, кл. Н 03 К 5/24, 19.12.86. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3970919A (en) | Regulating digital power supply | |
FR2371676A1 (fr) | Detecteur de proximite | |
SU1725374A1 (ru) | Устройство фиксации момента прохождени входным сигналом нулевого уровн | |
SU1631710A1 (ru) | Двухпороговый компаратор по модулю | |
EP0412724A2 (en) | Signal converter for converting analog signal into pulses | |
KR950007270A (ko) | 신호 검출 장치 | |
SU1336220A1 (ru) | Дискретизатор уровн напр жени | |
US5745062A (en) | Pulse width modulation analog to digital converter | |
SU1647872A1 (ru) | Прецизионный триггер Шмитта | |
SU1218456A1 (ru) | Дифференциальный дискриминатор | |
SU1629976A1 (ru) | Устройство дл сравнени аналоговых сигналов | |
SU1406529A1 (ru) | Устройство дл измерени длительности импульса | |
SU1163470A1 (ru) | Селектор импульсов по частоте следовани | |
KR910009045Y1 (ko) | 신호 및 잡음 검출회로 | |
SU1531200A1 (ru) | Устройство контрол амплитуд | |
SU640350A1 (ru) | Устройство дл определени временного положени импульсных сигналов | |
SU1368818A1 (ru) | Устройство дл измерени длительности импульсов | |
SU1022334A1 (ru) | Устройство квантовани видеосигнала на два уровн | |
SU1492311A1 (ru) | Устройство дл измерени времени переходного процесса | |
SU1221720A1 (ru) | Формирователь импульсов | |
SU1550608A1 (ru) | Устройство дл фиксации момента прохождени задним фронтом импульса заданного уровн | |
SU720680A1 (ru) | Фазовый дискриминатор | |
KR940010510A (ko) | 슈미트 회로 | |
SU1487163A1 (ru) | Устройство допускового контроля постоянного напряжения | |
SU1164873A1 (ru) | Временной дискриминатор |