SU1720151A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1720151A1
SU1720151A1 SU894763663A SU4763663A SU1720151A1 SU 1720151 A1 SU1720151 A1 SU 1720151A1 SU 894763663 A SU894763663 A SU 894763663A SU 4763663 A SU4763663 A SU 4763663A SU 1720151 A1 SU1720151 A1 SU 1720151A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
pulses
trigger
Prior art date
Application number
SU894763663A
Other languages
English (en)
Inventor
Александр Сергеевич Чередниченко
Евгений Александрович Евсеев
Николай Николаевич Карабаза
Original Assignee
Специальное конструкторское бюро Производственного объединения "Коммунар"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное конструкторское бюро Производственного объединения "Коммунар" filed Critical Специальное конструкторское бюро Производственного объединения "Коммунар"
Priority to SU894763663A priority Critical patent/SU1720151A1/ru
Application granted granted Critical
Publication of SU1720151A1 publication Critical patent/SU1720151A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в цифровой вычислительной технике в устройствах автоматики и телемеханики дл  выделе- ни  и вычитани  импульсов из последовательности импульсов. Цель изобретени  состоит в расширении функциональных возможностей путем обеспечени  вычитани  из последовательности импульсов как единичного импульса, так и пачки импульсов. Поставленна  цель достигаетс  введением третьего элемента И-НЕ 5 и второго элемента ИЛИ 8. Формирователь также содержит D-триггеры 1, 2, элементы И-НЕ 3, 4, реверсивный счетчик импульсов 6, элемент ИЛИ 7. элемент сравнени  9, RS-триггер 10, входную шину 11, шину тактовых импульсов 12, шины первого и второго кодов 13,14, выходные шины 15, 16. 1 ил.

Description

И
о ел
Изобретение относитс  к импульсной технике и может быть использовано в цифровой вычислительной технике, в устройствах автоматики и телемеханики дл  выделени  и вычитани  импульсов из последовательности импульсов.
Известно устройство дл  выделени  и вычитани  импульсов из последовательности импульсов, содержащее D-триггер, элементы И-НЕ, элемент НЕ, счетчик импульсов, элемент сравнени  кодов и входные шины кода импульсов, которое вычитает и выдел ет только один импульс.
Наиболее близким по технической сущности к предлагаемому  вл етс  устройство выделени  одиночного n-го импульса, содержащее вычитающий счетчик импульсов, четыре триггера, три элемента совпадени , элемент НЕ, шину управл ющего сигнала, шину последовательности импульсов, две выходные шины, шины первого и второго кода, элемент сравнени . Известное устройство выдел ет n-й одиночный импульс или пачку импульсов.
Недостатками этого устройства  вл ютс  отсутствие возможности вычитани  импульсов из последовательности импульсов; на выходной шине одиночного импульса формируетс  импульс даже, если выдел лась пачка импульсов, т.е. образуетс  ложна  информаци .
Цель изобретени  - расширение функциональных возможностей путем обеспечени  вычитани  из последовательности импульсов как единичного импульса, так и пачки импульсов.
Формирователь импульсов содержит первый триггер, подключенный С-входг к входной шине, а выходом - к S-входу вто. - го триггера, R-вход которого соединен с BL.,- ходом первого элемента И-НЕ, реверсивный счетчик, подключенный информационными входами к шинам первого кода, а поразр дными выходами - к соответствующим входам первого элемента ИЛИ и элемента сравнени , вторые входы элемента сравнени  соединены с шинами второго кода, а выход - с R-входом третьего триггера, подключенного единичным выходом к первому входу второго элемента И- НЕ. первый вход которого подключен к шине тактовых импульсов, а выход - к первой выходной шине. При этом введены третий элемент И-НЕ и второй элемент ИЛИ, первый вход которого соединен с выходом второго триггера, с первым входом первого элемента И-НЕ и с последним входом первого элемента ИЛИ, второй вход - с выходом третьего элемента И-НЕ и второй выходной шиной, а выход - с входом вычитани  реверсивного счетчика, вход сложени  которого подключен к выходу второго элемента И-НЕ, а вход записи - к выходу первого элемента И-НЕ, второй вход которого соединен с шиной тактовых импульсов и первым входом третьего элемента И-НЕ, подключенного вторым входом к S-входу первого триггера, С-входу второго триггера и к нулевому выходу третьего триггера, соединенного единичным выходом с стробиру- ющим входом элемента сравнени , а D-входы первого и второго триггеров подключены к общей шине.
На фиг. 1 представлена структурна  схема формировател  импульсов,
Формирователь содержит D-триггеры 1 и 2, элементы И-НЕ 3-5, реверсивный счетчик 6, элементы ИЛИ 7 и 8, элемент 9 сравнени , RS-триггер 10, входную шину 11, шину 12 тактовых импульсов, шины 13 и 14
первого и второго кодов, выходные шины 15 и 16.
Первый D-триггер 1 подключен С-вхо- дом к входной шине 11, D-входом - к общей
шине, S-входом - к второму входу третьего элемента И-НЕ 5, С-входу второго D-триггера 2 - к нулевому выходу RS-триггера 10, а выходом - к S-входу второго D-триггера. Шина 12 тактовых импульсов соединена с
первым входом третьего элемента И-НЕ 5, вторым входом второго элемента И-НЕ 4 и первым входом первого элемента И-НЕ 3, второй вход которого подключен к выходу второго D-триггера 2, первому входу второго элемента ИЛИ 8 и к последнему входу первого элемента ИЛИ 7. Выход третьего элемента И-НЕ 5 соединен с второй выходной шиной 16 и с вторым входом второго элемента ИЛИ 8, выход которого подключен
к вычитающему входу реверсивного счетчика 6, соединенного информационными входами с шинами 13 первого кода, входом сложени  - с выходом второго элемента И- НЕ 4 и первой выходной шиной и входом
записи - с R-входом второго D-триггера 2 и выходом первого элемента И-НЕ 3. Поразр дные выходы реверсивного счетчика 6 подключены к соответствующим входам первого элемента ИЛИ 7 и элемента 9 сравнени , первые входы которого соединены с шинами 14 второго кода, а выход - с R-входом RS-триггера 10, единичный выход которого подключен к стробирующему входу элемента 9 сравнени  и первому входу вто5 рого элемента И-НЕ 4, а S-вход - к выходу первого элемента ИЛИ 7. Все элементы предлагаемого устройства могут быть выполнены , например, на микросхемах серий 133,533.
Формирователь работает следующим образом,
В исходном состо нии триггер 1 сах о- дитс  в единичном состо нии, триггеры 2 и 3-е нулевом. Высокий потенциал с выхода триггера 2 поступает на соответствующий вход элементов ИЛИ 7 и 8, блокиру  остальные входы и формиру  на их выходах высокий потенциал, а также разрешает прохождение импульсов с шины тактовых импульсов 12 на выход элемента И-НЕ 3. Отрицательные импульсы с выхода элемента И-НЕ 3 подтверждают исходное состо ние триггера 2 и производ т запись информации с шин 13 первого кода в реверсивный счетчик 6, устанавлива  на его выходах соответствующий код. Высокий потенциал .с нулевого.выхода триггера 10 разрешает прохождение импульсов с шины 12 тактовых импульсов на выход элемента И-НЕ 5, т.е. на вторую выходную шину 16.
Формирователь может работать как в режиме выделени  и вычитани  пачки импульсов , состо щей из N импульсов, начина  с n-го импульса, так и в режиме выделени  и вычитани  одиночного n-го импульса , причем количество импульсов задаетс  соответствующим кодом на шинах 14 второго кода, а номер одиночного импульса (первого импульса пачки) - соответствующим кодом на шинах 13 первого кода.
Пусть, например, требуетс  выделить и вычесть из последовательности импульсов пачку импульсов, содержащую N 3 импульса , начина  с п 8 импульсов. Дл  этого на шины 13 первого кода подаетс  код п-1 (8 - 1 7) 0111, а на шины 14 второго кода - код N(3)0011.
При поступлении положительного импульса с входной шины 11 на С-вход триггера 1, последний устанавливаетс  в нулевое состо ние, и низкий потенциал с его выхода поступает на S-вход триггера 2, Если в этот момент на R-входе триггера 2 присутствует отрицательный импульс с выхода элемента И-Н Е 3, то на выходе триггера 2 сохран етс  высокий потенциал, По окончании этого импульса (по паузе тактовых импульсов) триггер 2 устанавливаетс  в единичное состо ние (низким потенциалом на S-входе) и на его выходе формируетс  низкий потенциал , разблокирующий элементы ИЛИ 7 и 8. Следовательно, отрицательные импульсы с выхода элемента И-НЕ 5 проход т через элемент ИЛИ 8 на вход вычитани  реверсивного счетчика 6, который срабатывает по перепаду 01, т.е. по заднему фронту импульсов с шины 12 тактовых импульсов. После поступлени  на вход вычитани  реверсивного счетчика 6, семи импульсов на его выходах устанавливаетс  код 0000, следовательно , на всех входах элемента ИЛИ 7 будет низкий потенциал, который с выхода элемента ИЛИ 7 устанавливает триггер 10 в единичное состо ние. При этом низкий по- 5 тенциал нулевого выхода триггера 10 возвращает в исходное состо ние триггер 1 и закрывает элемент И-НЕ 5, а высокий потенциал его единичного выхода открывает элемент И-НЕ 4 и элемент 9 сравнени .
0 Следовательно, последующие импульсы с шины 12 тактовых импульсов не поступают через элемент И-НЕ 5 на вторую выходную шину 16, а поступают через элемент И-НЕ 4 на первую выходную шину 15 и на вход
5 сложени  реверсивного счетчика 6.
После поступлени  на вход сложени  реверсивного счетчика 6 трех импульсов, на его выходе устанавливаетс  код 0011. совпадающий с кодом, установленным на ши0 нах 14 второго кода, и на выходе элемента
сравнени  формируетс  низкий потенциал,
который возвращает триггер 10 в-исходное
(нулевое) состо ние. При этом перепадом 01
с нулевого выхода триггера 10, поступаю5 щим на триггера 2, последний уста- навливаетс  в исходное (нулевое) состо ние. Высокий потенциал с нулевого выхода триггера 10 открывает элемент И-НЕ 5, а низкий потенциал с единичного выхода
0 триггера 10 закрывает элемент И-НЕ 4 и элемент 9 сравнени . Следовательно, последующие импульсы будут проходить через элемент И-НЕ 5 на вторую выходную шину 16, т.е. устройство находитс  в исход5 ном состо нии.
Таким образом, формирователь после поступлени  входного сигнала по входной шине 11 вычитает из последовательности импульсов, формируемой на выходной ши0 не 16, пачку импульсов, состо щую из N импульсов, начина  с n-го импульса, и выдел ет эту пачку на выходной шине 15. Кроме того, на выходе элемента ИЛИ 8 формируютс  импульсы соответственно с 1-го по п-1
5 импульс, что может быть использовано, например , дл  контрол  кода, которой был подан на шины 13 первого кода.
Очевидно, что в случае установки на шинах 14 второго кода числа N 1 (0001) уст0 ройство вычитает и выдел ет из последовательности импульсов только один импульс,
Технико-экономический эффект от использовани  изобретени  заключаетс  в
5 том, что формирователь по сравнению с прототипом имеет более широкие фукнцио- нальные возможности за счет того, что не только выдел ет, но и вычитает импульсы из последовательности импульсов, причем выделение и вычитание производ тс  либо только одиночного, либо пачки импульсов.
Кроме того, в прототипе в счетчик заноситс  код п + N -1, а в предлагаемом устройстве - код п-1, т.е. увеличение числа N в прототипе приводит к увеличению разр дного счетчика, а в предлагаемом устройстве емкость счетчика определ етс  максимальным числом из п и N.

Claims (1)

  1. Формула изобретени  Формирователь импульсов, содержащий первый триггер, подключенный С-вхо- дом к входной шине, а выходом - к S-входу второго триггера, R-вход которого соединен с выходом первого элемента И-НЕ, реверсивный счетчик, подключенный информационными входами к шинам первого кода, а подразр дными выходами - к соответствующим входам первого элемента ИЛИ и элемента сравнени , вторые входы элемента сравнени  соединены с шинами второго кода , а вых од - с R-входом триггера, подключенного единичным выходом к первому входу второго элемента И-НЕ, второй вход которого подключен к шине тактовых импульсов , а выход - к первой выходной шине, отличающийс  тем, что, с целью расширени  функциональных возможностей путем обеспечени  вычитани  из последовательности импульсов как единичного импульса, так и пачки импульсов , в него введены третий элемент И-НЕ и второй элемент ИЛИ, первый вход которого соединен с выходом второго триггера, с первым входом первого элемента И-НЕ и с последним входом первого элемента ИЛИ, второй вход - с выходом третьего элемента И-НЕ и второй выходной шиной, а выход-с входом вычитани  реверсивного счетчика,
    вход сложени  которого подключен к выходу второго элемента И-НЕ, а вход записи - к выходу первого элемента И-НЕ, второй вход которого соединен с шиной тактовых импульсов и первым входом третьего элемента И-НЕ, подключенного вторым входом к S-входу первого триггера, С-входу второго триггера и к нулевому выходу третьего триггера , соединенного единичным выходом с стробирующим входом элемента сравнени , а D-входы первого и второго триггеров подключены к общей шине.
SU894763663A 1989-11-27 1989-11-27 Формирователь импульсов SU1720151A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894763663A SU1720151A1 (ru) 1989-11-27 1989-11-27 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894763663A SU1720151A1 (ru) 1989-11-27 1989-11-27 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1720151A1 true SU1720151A1 (ru) 1992-03-15

Family

ID=21481880

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894763663A SU1720151A1 (ru) 1989-11-27 1989-11-27 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1720151A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР ISfe 1243117, кл. Н 03 К 5/156, 1986. Авторское свидетельство СССР № 1443146. кл. Н 03 К 5/13, 1988. (Я4) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ *

Similar Documents

Publication Publication Date Title
SU1720151A1 (ru) Формирователь импульсов
SU1150737A2 (ru) Генератор последовательности импульсов
SU955031A1 (ru) Устройство дл определени максимального числа
SU1051705A1 (ru) Преобразователь кода в период повторени импульсов
SU1443146A2 (ru) Устройство выделени одиночного @ -го импульса
SU1233271A1 (ru) Многоканальное устройство дл временного разделени импульсных сигналов
SU1338028A2 (ru) Устройство выделени одиночного @ -го импульса
SU1287254A1 (ru) Программируемый генератор импульсов
SU1660153A1 (ru) Преобразователь серии импульсов в прямоугольный импульс
SU1438003A1 (ru) Преобразователь двоичного кода во временной интервал
SU830373A1 (ru) Устройство дл сравнени чисел
SU1075270A1 (ru) Статистический анализатор
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1126949A1 (ru) Устройство дл поиска данных
SU1541650A1 (ru) Устройство дл сокращени избыточности информации
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU693538A1 (ru) Преобразователь интервала времени в цифровой код
SU1352630A1 (ru) Устройство дл формировани временного интервала
SU1003320A1 (ru) Устройство дл выделени последнего импульса в пачке
SU1185327A1 (ru) Устройство дл определени экстремумов функций
SU1177896A1 (ru) Устройство для выделения экстремумов сигнала
SU1167730A1 (ru) Счетчик-умножитель импульсов
SU1319262A1 (ru) Устройство задержки импульсов
SU530466A1 (ru) Реверсивный счетчик импульсов
SU1679611A1 (ru) Устройство тактовой синхронизации