SU1718257A1 - Устройство дл коммутации каналов передачи данных мониторной АСУ - Google Patents
Устройство дл коммутации каналов передачи данных мониторной АСУ Download PDFInfo
- Publication number
- SU1718257A1 SU1718257A1 SU904803652A SU4803652A SU1718257A1 SU 1718257 A1 SU1718257 A1 SU 1718257A1 SU 904803652 A SU904803652 A SU 904803652A SU 4803652 A SU4803652 A SU 4803652A SU 1718257 A1 SU1718257 A1 SU 1718257A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- elements
- block
- register
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Abstract
Изобретение относитс к автоматике, в частности к мониторной системе управлени , использующей телеграфный канал св зи . Цель изобретени - упрощение устройства. Устройство содержит ключи, счетчики, триггер, регистры, группы элементов И, элементы И, дешифраторы, элемент ИЛИ, блок пам ти, элементы задержки и элемент НЕ. 1 ил.
Description
Изобретение относитс к автоматизированным системам управлени , в частности к устройствам управлени передачи данных дл мониторных АСУ, и может быть использовано при построении АСУ различного назначени .
Особенность решаемой технической задачи состоит в том, что, как правило, при построении сложных АСУ св зь между объектами управлени организуетс в виде сети передачи данных, котора требует дл своей реализации многоканальных телефонных каналов св зи. При этом на каждое направление св зи должен быть выделен высокочастотный канал св зи.
Реальные услови внедрени мониторных АСУ став т задачу организации приема и передачи данных в этих АСУ без создани собственных систем передачи данных, базиру сь только на возможности использовани каналов передачи данных сложных АСУ.
Такие возможности открываютс благодар тому, что в каналах св зи сложных АСУ передача данных носит не непрерывный, а
дискретный характер с периодами времени, в течение которого каналы св зи не загружены передачей содержательной информации .
Известны устройства подобного назначени , в которых используютс технические решени дл выхода в каналы св зи сложных АСУ.
Первое из известных технических решений содержит первый и второй блоки пам ти , реверсивный счетчик, входы которого соединены с выходом первого блока пам ти , а выходы подключены к адресным входам второго блока пам ти, выход которого соединен с входом регистра, триггеры, элементы И,ИЛИ и задержки 1.
Его недостаток состоит в конструкции сложности устройства, обусловленной тем, что дл реализации возможностей приема и передачи данных в мониторной АСУ это устройство требует двойного количества оборудовани , предназначенного дл обслуживани канала передачи и соответственно канала приема данных,
СП
С
00
ю ел
XI
Известно другое техническое решение, содержащее первый регистр, выходы которого соединены с формировател ми сигналов первый дешифратор, вход которого соединен с выходом блока пам ти, а выход подключен к первому индикатору, второй дешифратор, соединенный с выходом второго регистра, триггеры управлени , элементы И, ИЛИ и задержки 2.
Это техническое решение наиболее близ- ко к описываемому устройству. Его недостаток также состоит в конструктивной сложности, обусловленной необходимостью удвоени ка- налообразующего оборудовани дл решени задач раздельного по времени приема и передачи данных.
Цель изобретени - упрощение устройства .
Цель достигаетс тем, что устройство, содержащее первый регистр, выходы кото- рого подключены к входам группы первого блока элементов И, второй блок элементов И, триггер, вход установка которого вл етс первым синхровходом устройства, первый и второй элементы задержки, причем выход последнего подключен к первому входу каждого элемента И третьего блока элементов И, первый дешифратор, каждый выход которого подключен к второму входу соответствующего элемента И третьего бло- ка элементов И, при этом выход каждого элемента И последнего подключен к соответствующему входу элемента ИЛИ, элемент И, введены три счетчика, два ключа, три элемента И, второй дешифратор, эле- мент НЕ и блок пам ти. Первый вход первого элемента И вл етс вторым синхровходом устройства, пр мой выход триггера подключен к первому входу первого счетчика ключа и к второму входу первого элемента И, вы- ход последнего подключен к синхровходу первого регистра и счетному входу первого счетчика, выход Переполнение которого подключен к счетному входу второго счетчика и через первый элемент задержки к пер- вым входам второго и третьего элементов И, выход последнего подключен к входу Запись блока пам ти и к входу первого блока элементов И, выход последнего подключен к информационным входам блока пам ти, выходы второго счетчика подключены к адресным входам блока пам ти, выходы которого вл ютс информационными выходами группы устройства, выход первого ключа подключен к информационному входу первого ре- гистра, выходы которого подключены к второму дешифратору, выход которого подключен к второму входу второго элемента И и через элемент НЕ к второму входу третьего элемента И, выход второго элемента И
подключен к входу Сброс триггера, инверсный выход которого подключен к первому входу второго ключа, к входу второго блока элементов И и к первому входу четвертого элемента И, выход последнего подключен к входу второго элемента задержки и к счетному входу третьего счетчика, выходы третьего счетчика, кроме последнего, подключены к входам первого дешифратора, последний выход третьего счетчика подключен к входу Сброс второго регистра и вл етс синх- ровыходом устройства, синхровход второго регистра и второй вход четвертого элемента И объединены и вл ютс третьим синхровходом устройства, входы группы второго блока элементов И вл ютс информационными входами группы устройства, выходы блока элементов И подключены к информационным входам второго регистра, каждый выход которого подключен к третьему входу соответствующего элемента И третьего блока элементов И, выход элемента ИЛИ подключен к второму входу второго ключа, выход которого вл етс информационным выходом устройства.
Анализ известных технических решений поставленной задачи показал, что у за вленного объекта свойства, обусловленные совокупностью существенных признаков, не совпадают со свойствами известных технических решений. На основании этого можно сделать вывод о том, что данное решение обладает существенными отличи ми,
На чертеже представлена функциональна схема устройства.
Устройство содержит первый 1 и второй 2 ключи, первый 3, второй 4 и третий 5 счетчики , триггер 6, первый 7 и второй 8 регистры , первую 9, вторую 10 и третью 11, 12, 13 группы элементов И, первый 14, второй 15, третий 16 и четвертый 17 элементы И, первый дешифратор 18, элемент ИЛИ 19, блок 20 пам ти, первый 21 и второй 22 элементы задержки, элемент НЕ 23, второй дешифратор 24, первый информационный вход 25, первый 26, второй 27 и третий 28 синхронизирующие входы, второй информационный вход 29, первый 30 и второй 31 информационные выходы и син ронизирующий выход 32.
Устройство работает следующим образом .
По телеграфному каналу мониторна система через вход 25 принимает входные сообщени , передаваемые последовательным кодом разр д за разр дом. Причем прием сообщени начинаетс после того, как на синхронизирующий вход 26 поступает синхронизирующий сигнал Готовность к приему данных. По этому сигналу триггер 6
переходит в единичное состо ние и высоким потенциалом с пр мого выхода открывает ключ 1 и элемент И 14. После этого с задержкой на врем срабатывани триггера 6 с входа 25 поступает через ключ 1 на информационный вход регистра 7 сдвига значение первого разр да входного сообщени , которое может быть равно единице или нулю.
С задержкой на врем срабатывани первого разр да регистра 7 сдвига с входа 27 поступает синхронизирующий импульс, который, пройд элемент И 14, во-первых, поступает на вход управлени сдвигом регистра 7 и, во- вторых, на счетный вход счет- чика 3.
Под воздействием синхронизирующего импульса значение первого разр да сдвигаетс вправо на один разр д в регистре 7,а счетчик 4 фиксирует факт приема первого разр да входного сообщени .
Затем на вход 26 поступает значение второго зар да входного сообщени , которое через ключ 1 вновь заноситс в первый разр д регистра 7 сдвига, а затем с задерж- кой на врем срабатывани поступает с входа 27 очередной синхронизирующий импульс. Этот импульс вновь фиксируетс счетчиком 3, где хранитс число прин тых разр дов входного сообщени , а значени первого и второго разр дов сдвинуты вправо соответственно каждое на один разр д. Этот процесс продолжаетс до тех пор, пока счетчик 3 не зафиксирует факт приема всего сообщени , которое фиксирует импульсом пере- носа (переполнени ) счетчика 3. Этот импульс с выхода переполнени счетчика 3 поступает как на счетный вход счетчика 4 адреса, устанавлива в нем значение единицы, так и на вход элемента 21 задержки, где задержива- етс на врем окончани переходных процессов в счетчике 4. К этому моменту в регистре 7 хранитс все поразр дно прин тое входное сообщение. При этом информационные выходы регистра 7 через элементы И первой группы 9 соединены с информационными входами блока 20 пам ти.
С выхода элемента 21 задержки им- пул ьс поступает на вход элемента И 16, другой вход которого подключен к элементу НЕ 23, соединенному с выходом дешифратора 18. Дешифратор 18 выдает на своем выходе высокий потенциал только тогда, когда в регистре 7 зафиксирован код, соответствующий признаку конец передачи сообще- ний. В процессе приема сообщений на его выходе будет низкий потенциал, который инвентируетс элементом НЕ 23,и высокий потенциал с его выхода открывает по второму входу элемент И 16. В результате импульс с выхода элемента 21 задержки проходит через элемент И 16 и далее поступает как на вход записи блока 29 пам ти, так и на импульсные входы элементов И, первой группы 9 переписыва код прин того сообщени с выхода регистра 7 на информационные входы блока пам ти.
Учитыва , что в счетчике 4 зафиксирован код первого адреса, по указанному адресу будет записано первое сообщение.
Аналогично осуществл ютс последовательный прием и запись входных сообщений в блок 20 пам ти до тех пор, пока в регистре 7 не будет зафиксирован код признака Конец передачи сообщений. Тогда по этому коду дешифратор 18 вырабатывает высокий потенциал, который открывает элемент И 15, а через элемент НЕ 23 запирает элемент И 16. Теперь очередной импульс переполнени с выхода элемента 21 задержки проходит через открытый элемент И 15 и на нулевой вход триггера 6 и регистра 7 и сбрасывает их в исходное состо ние.
С этого момента канал передачи данных мониторной системы освобождаетс от приема данных и готов дл того, чтобы по нему можно было передать данные, подготовленные на пункте управлени , поскольку высоким потенциалом с инверсного выхода триггера 6 открыты элементы второй группы 10и элемент 17.
Кодовое сообщение, подготовленное дл передачи с входа 29, поступает на информационные входы регистра 8, куда и заноситс синхроимпульсом с входа 28, поступающим на синхровход регистра 8.
Кроме того, синхроимпульсы с входа 28 проход т через элемент И 17 и на счетный вход счетчика 5 и с задержкой на врем окончани переходных процессов в счетчике 5 и на элементе 22 поступают на импульсные входы элементов И 11-13, на вторые входы которых поданы соответствующие информационные выходы регистра 8. Дешифратор 24 по выходным сигналам счетчика 5 последовательно открывает сначала элемент И 11, затем элемент И 12 и т.д.
В зависимости от состо ни выходных разр дов регистра 8 импульсы с выхода элемента 22 задержки последовательно во времени переписывают значени разр дов регистра 8 через элементы И 11-13 и далее через элемент ИЛИ 19 и ключ 2 на выход 30, через который они поступают в тот канал св зи, который соедин ет мониторную систему с пунктом управлени .
Как только все сообщение передано, на выходе счетчика 5 по вл етс импульс переполнени , который выдаетс на выход 32 в качестве синхронизирующего сигнала, по
которому прекращаетс поступление сигналов на вход 28, а также поступает на нулевой вход регистра 8 и сбрасывает его в исходное состо ние.
Таким образом, устройство обеспечива- ет передачу и прием данных по одному и тому же телеграфному каналу, исключив необходимость в удвоении каналообразую- щей и приемопередающей аппаратуры.
Ф о р м у л а и з о б р е т е н и
Устройство дл коммутации каналов передачи данных мониторной АСУ, содержащее первый регистр, выходы которого подключены к входам группы первого блока элементов И, второй блок элементов И, триггер, вход установки которого вл етс первым синхровходом устройства, первый и второй элементы задержки, причем выход последнего подключен к первому входу каждого элемента И третьего блока элементов И, первый дешифратор, каждый выход которого подключен к второму входу соответствующего элемента И третьего блока элементов И, при этом выход каждого элемента И последнего подключен к соответ- ствующему входу элемента ИЛИ, элемент И, о т л и чающеес тем, что, с целью упрощени , в него введены три счетчика, два ключа, три элемента И, второй дешифратор, элемент НЕ и блок пам - ти, при этом первый вход первого элемента И вл етс вторым синхровходом устройства , пр мой выход триггера подключен к первому входу первого ключа и второму входу первого элемента И, выход последнего под- ключей к синхровходу первого регистра и к счетному входу первого счетчика, выход Переполнение которого подключен к счетному входу второго счетчика и через первый элемент задержки к первым входам второго и третьего элементов И, выход последнего
подключен к входу Запись блока пам ти и к входу первого блока элементов И, выход последнего подключен к информационным входам блока пам ти, выходы второго счетчика подключены к адресным входам блока пам ти, выходы которого вл ютс информационными выходами группы устройства, второй вход первого ключа вл етс информационным входом устройства, выход первого ключа подключен к информационному входу первого регистра, выходы которого подключены к второму дешифратору, выход которого подключен к второму входу второго элемента И и через элемент НЕ к второму входу третьего элемента И, выход второго элемента И подключен к входу Сброс триггера , инверсный выход которого подключен к первому входу второго ключа, к входу второго блока элементов И и к первому входу четвертого элемента И, выход последнего подключен к входу второго элемента задержки и к счетному входу третьего счетчика, выходы третьего счетчика, кроме последнего , подключены к входам первого дешифратора , последний выход третьего счетчика подключен к входу Сброс второго регистра и вл етс синхровыходом устройства, синхровход второго регистра и второй вход четвертого элемента И объединены и вл ютс третьим синхровходом устройства, входы группы второго блока элементов И вл ютс информационными входами группы устройства, выходы блока элементов И подключены к информационным входам второго регистра, каждый выход которого подключен к третьему входу соответствующего элемента И третьего блока элементов И, выход элемента НЕ подключен к второму входу второго ключа, выход которого вл етс информационным выходом устройства.
27о
25& 26 о
31
Claims (1)
- Формула изобретенияУстройство для коммутации каналов передачи данных мониторной АСУ, содержащее первый регистр, выходы которого подключены к входам группы первого блока элементов И, второй блок элементов И, триггер, вход установки которого является первым синхро входом устройства, первый и второй элементы задержки, причем выход последнего подключен к первому входу каждого элемента И третьего блока элементов l/Ι, первый дешифратор, каждый выход которого подключен к второму входу соответствующего элемента И третьего блока элементов И, при этом выход каждого элемента И последнего подключен к соответствующему входу элемента ИЛИ, элемент И,от л и чающееся тем, что, с целью упрощения, в него введены три счетчика, два ключа, три элемента И, второй дешифратор, элемент НЕ и блок памяти, при этом первый вход первого элемента И является вторым синхровходом устройства, прямой выход триггера подключен к первому входу первого ключа и второму входу первого элемента И, выход последнего подключен к синхровходу первого регистра и к счетному входу первого счетчика, выход Переполнение которого подключен к счетному входу второго счетчика и через первый элемент задержки к первым входам второго и третьего элементов И, выход последнего подключен к входу Запись блока памяти и к входу первого блока элементов И, выход последнего подключен к информационным входам блока памяти, выходы второго счетчика подключены к адресным входам блока памяти, выходы которого являются информационными выходами группы устройства, второй вход первого ключа является информационным входом устройства, выход первого ключа подключен к информационному входу первого регистра, выходы которого подключены к второму дешифратору, выход которого подключен к второму входу второго элемента И и через элемент НЕ к второму входу третьего элемента И, выход второго элемента И подключен к входу Сброс триггера, инверсный выход которого подключен к первому входу второго ключа, к входу второго блока элементов И и к первому входу четвертого элемента И, выход последнего подключен к входу второго элемента задержки и к счетному входу третьего счетчика, выходы третьего счетчика, кроме последнего, подключены к входам первого дешифратора, последний выход третьего счетчика подключен к входу Сброс второго регистра и является синхровыходом устройства, синхровход второго регистра и второй вход четвертого элемента И объединены и являются третьим синхровходом устройства, входы группы второго блока элементов И являются информационными входами группы устройства, выходы блока элементов И подключены к информационным входам второго регистра, каждый выход которого подключен к третьему входу соответствующего элемента И третьего блока элементов И, выход элемента НЕ подключен к второму входу второго ключа, выход которого является информационным выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904803652A SU1718257A1 (ru) | 1990-03-19 | 1990-03-19 | Устройство дл коммутации каналов передачи данных мониторной АСУ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904803652A SU1718257A1 (ru) | 1990-03-19 | 1990-03-19 | Устройство дл коммутации каналов передачи данных мониторной АСУ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1718257A1 true SU1718257A1 (ru) | 1992-03-07 |
Family
ID=21502606
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904803652A SU1718257A1 (ru) | 1990-03-19 | 1990-03-19 | Устройство дл коммутации каналов передачи данных мониторной АСУ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1718257A1 (ru) |
-
1990
- 1990-03-19 SU SU904803652A patent/SU1718257A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Патент US № 4301515, кл. G 05 В 23/02, 1981. 2. Авторское свидетельство СССР № 1203569, кл. G 08 С 19/28, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4785415A (en) | Digital data buffer and variable shift register | |
US4280216A (en) | Method of making conference call connections in a multiplex switching system | |
GB1053189A (ru) | ||
GB1235007A (en) | Improvements in or relating to redundancy reduction systems | |
GB1163981A (en) | Improvements in or relating to Time Division Communication Systems | |
SU1718257A1 (ru) | Устройство дл коммутации каналов передачи данных мониторной АСУ | |
US4046963A (en) | Times slot switching | |
SU1506584A1 (ru) | Устройство дл асинхронной коммутации цифровых сигналов | |
SU1160421A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с каналами св зи | |
SU1539792A1 (ru) | Устройство дл определени пропускной способности сети | |
SU1751859A1 (ru) | Многоканальный преобразователь последовательного кода в параллельный | |
SU1730680A1 (ru) | Устройство дл записи информации в блок пам ти | |
RU2018942C1 (ru) | Устройство для сопряжения абонентов с цвм | |
SU1755289A1 (ru) | Устройство дл сопр жени абонентов с ЦВМ | |
SU1751797A1 (ru) | Устройство дл приема информации | |
SU1363227A2 (ru) | Устройство дл сопр жени источников и приемников с магистралью | |
RU1800646C (ru) | Устройство дл отображени состо ни контролируемых объектов | |
SU1238088A1 (ru) | Устройство дл сопр жени электронно-вычислительной машины с абонентом | |
SU1381523A2 (ru) | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной | |
SU1587519A1 (ru) | Устройство дл управлени терминальной сетью | |
SU1472903A1 (ru) | Устройство дл модификации адреса в цифровой сети | |
SU1072035A1 (ru) | Устройство дл обмена информацией | |
SU1681394A1 (ru) | Устройство дл автоматической коммутации и сопр жени | |
SU1633494A1 (ru) | Устройство дл декодировани фазоманипулированного кода | |
SU1589417A1 (ru) | Устройство дл передачи и приема данных |