SU1707778A1 - Device for receiving bipulse code - Google Patents
Device for receiving bipulse code Download PDFInfo
- Publication number
- SU1707778A1 SU1707778A1 SU894758291A SU4758291A SU1707778A1 SU 1707778 A1 SU1707778 A1 SU 1707778A1 SU 894758291 A SU894758291 A SU 894758291A SU 4758291 A SU4758291 A SU 4758291A SU 1707778 A1 SU1707778 A1 SU 1707778A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- code
- integrator
- trigger
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к технике св зи и может использоватьс при разработке систем передали информации биимпульсным кодом.The invention relates to communication technology and can be used in the development of systems transmitted information by a bi-pulse code.
Целью изобретени вл етс повышение быстродействи .The aim of the invention is to increase speed.
На фиг. 1 приведена структурна электрическа схема устройства; на фиг. 2 - временные диаграммы, по сн ющие его работу.FIG. 1 shows the structural electrical circuit of the device; in fig. 2 - time diagrams that show his work.
Устройство содержит триггер 1, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2. первый и второй интеграторы 3 и 4, первый и второй компараторы 5 и 6 и инвертор 7.The device contains a trigger 1, the item EXCLUSIVE OR 2. the first and second integrators 3 and 4, the first and second comparators 5 and 6 and the inverter 7.
Устройство дл приема биимпульсного кода работает следующим образом.A device for receiving a bi-pulse code works as follows.
На вход устройства поступает биим- пульсный код, который в пр мом виде ( см. фиг. 2, а) подаетс на вход интегратора 3 и в инверсном (см. фиг. 2, б) - с выхода инвертора 7 на вход интегратора 4. В результате интегрировани на выходе интегратора 3 формируетс пилообразный сигнал (см. фиг. 2, в), в котором импульсы, соответствующиеA bi-pulse code enters the device, which in direct form (see Fig. 2, a) is fed to the input of integrator 3 and in the inverse form (see Fig. 2, b) from the output of inverter 7 to the input of integrator 4. As a result of the integration, a sawtooth signal is formed at the output of the integrator 3 (see FIG. 2, c), in which the pulses corresponding to
переходам от нулевых значений в биимпульсном коде к единичным, в дзо ют по амплитуде остальные.transitions from zero values in the biopulse code to single ones, in zon in amplitude the others.
г зза .рсйыша- Јнапо пчнс нэrzza. rsyysh- “on bees ne
ЈJ
tt
выходе интегратора 4 ормиру-тсч пипообв котором ИМ- ЭМ П Л.1 Т ДОИthe output of the integrator 4 ormiru-tsch pipobob which IM-EM P L.1 T DOI
ci един .ci one
разный сигнал (см. ф/.г. 2. г пульсы с А в о Г н с и соответствуют переходам значений биимпульсного кода к нулевым. Импульсы с двойной амплитудой выдел ютс компараторами 5 и б. в результате чего на выходе компаратора 5 по вл ютс импульсы в моменты переходов от нулевого значени биимпульсного кода к единичному (см. фиг. 2, д), а на выходе компараторз 6 импульсы по вл ютс в моменты перехода от единичного значени к нулевому. Импульсами с выхода компаратора триггер 1 по 5-входу устанавливаетс в единичное состо ние, а импульсами с выхода компаратора 6 по R- входу - соответственно в нулевое состо ние . Таким образом, на выходе триггера 1 формируетс двоичный сигнал (см. фиг. 2, ж), соответствующий поступающему на вход устройства биимпульсному коду. ПравильVIa different signal (see f / .g. 2.g pulses from A to O cn s and correspond to transitions of bi-pulse code values to zero. Pulses with double amplitude are extracted by comparators 5 and B. As a result, at the output of comparator 5 pulses at times of transitions from a zero value of a bi-pulse code to a unit code (see Fig. 2, e), and at the output of the comparator 6 pulses appear at the moments of transition from a single value to zero. Pulses from the output of the comparator trigger 1 to the 5-input set in one state, and the pulses from the output of the comparative pa 6 R- entry - respectively in the null state Thus, the output of flip-flop 1 is formed by a binary signal (see Figure 2, w..) corresponding to the input at the input device biimpulsnomu code PravilVI..
О v| VIAbout v | VI
i4 00i4 00
ное воспроизведение значений битов начинаетс после первой смены значени битовых посылок (в приведенном на фиг. 2 примере - начина со второго тактового интервала ). Полученный двоичный код поступает на выход устройства, а также на второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 2, на первый вход которого поступает инвертированный биимпульсный код, в результате чего на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ формируетс тактова последователь- нг.сть импульсов (см. фиг. 2, з).The reproduction of the bit values begins after the first change of the bit send value (in the example shown in Fig. 2, starting from the second clock interval). The resulting binary code goes to the output of the device, as well as to the second input of the EXCLUSIVE OR 2 element, the first input of which receives an inverted bi-pulse code, as a result of which a pulse sequence is generated at the output of the EXCLUSIVE OR element (see Fig. 2, h)
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894758291A SU1707778A1 (en) | 1989-11-14 | 1989-11-14 | Device for receiving bipulse code |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894758291A SU1707778A1 (en) | 1989-11-14 | 1989-11-14 | Device for receiving bipulse code |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1707778A1 true SU1707778A1 (en) | 1992-01-23 |
Family
ID=21479183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894758291A SU1707778A1 (en) | 1989-11-14 | 1989-11-14 | Device for receiving bipulse code |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1707778A1 (en) |
-
1989
- 1989-11-14 SU SU894758291A patent/SU1707778A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР N 1233295. кл. Н 04 L 25/40, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1707778A1 (en) | Device for receiving bipulse code | |
KR890004233A (en) | Bit sequential integration circuit | |
SU1256088A1 (en) | Device for digital magnetic recording | |
SU1417184A1 (en) | Device for logical joining of delta-streams | |
SU1476469A1 (en) | Modulo 3 residue code check unit | |
SU1429163A1 (en) | Device for digital magnetic recording | |
SU1531113A1 (en) | Integrator of sequences of single alternating-sign signals | |
SU1317661A1 (en) | Device for reception and conversion of binary balanced code | |
SU532868A1 (en) | Device for recording information | |
SU926689A1 (en) | Device for reading data | |
SU1202014A1 (en) | Digital sine signal generator | |
SU781807A1 (en) | Binary number comparing device | |
SU1084980A1 (en) | Device for converting pulse train to rectangular pulse | |
SU621122A1 (en) | Method of converting two-level video signal into three-level one | |
SU1402990A1 (en) | Seismic/acoustic data output device | |
SU1483638A1 (en) | Voltage-to-time-interval converter | |
SU1441402A1 (en) | Apparatus for majority selection of signals | |
SU1524179A1 (en) | Voltage to time interval converter | |
SU953725A1 (en) | Delta coder | |
SU1095349A1 (en) | Phase discriminator | |
SU1285599A1 (en) | Voltage-to-time interval converter | |
SU1631680A1 (en) | One-channel device for control of pulse static converter | |
SU591859A1 (en) | Device for module three remnant forming | |
SU1624673A1 (en) | Pulse sequence converter | |
SU1367160A1 (en) | Apparatus for signal transmission with periodic correctioln |