SU1693588A1 - Цифровой хронометр - Google Patents

Цифровой хронометр Download PDF

Info

Publication number
SU1693588A1
SU1693588A1 SU894729671A SU4729671A SU1693588A1 SU 1693588 A1 SU1693588 A1 SU 1693588A1 SU 894729671 A SU894729671 A SU 894729671A SU 4729671 A SU4729671 A SU 4729671A SU 1693588 A1 SU1693588 A1 SU 1693588A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
outputs
output
delay
Prior art date
Application number
SU894729671A
Other languages
English (en)
Inventor
Ольга Иосифовна Кадацкая
Анна Ивановна Каменюка
Елена Леонидовна Канарейкина
Original Assignee
Харьковский Институт Радиоэлектроники Им.Акад.М.К.Янгеля
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Институт Радиоэлектроники Им.Акад.М.К.Янгеля filed Critical Харьковский Институт Радиоэлектроники Им.Акад.М.К.Янгеля
Priority to SU894729671A priority Critical patent/SU1693588A1/ru
Application granted granted Critical
Publication of SU1693588A1 publication Critical patent/SU1693588A1/ru

Links

Abstract

Изобретение относитс  к измерительной технике и может быть использовано в информационно-измерительных системах, радио- и оптической локации,  дерной физике . Цель изобретени -повышение точности измерени . Цифровой хронометр содержит генератор стандартной частоты, формирователь импульсов, ключ, триггер с раздельными входами, счетчик импульсов, линию задержки. В хронометр дополнительно введены ключ, два делител  частоты, четыре счетчика импульсов, п ть триггеров, три блока триггеров, дев ть элементов И, шестнадцать элементов задержки, три элемента ИЛИ, блок линий задержки, два блока совпадени , шесть регистров информации, шесть элементов ИЛИ-НЕ, блок элементов задержки, два блока элементов И, 2 ил.

Description

Изобретение относитс  к измерению одиночных интервалов времени и может быть использовано в информационно-измерительных системах, радио- и оптической локации,  дерной физике.
Цель изобретени  - повышение точности измерени .
На фиг. 1 представлена функциональна  схема цифрового хронометра; на фиг. 2 - временные диаграммы работы цифрового хронометра.
Цифровой хронометр содержит генератор 1 стандартной частоты (ГИ), последовательно соединенный с формирователем 2 импульсов стандартной частоты, выход которого подключен к входу ключа 3, триггер 4 с раздельными входами,счетчик5импульсов , вход которого соединен с выходом ключа 3. элементы 6 и 7 задержки, первый 8 и второй 9 делители частоты, счетные входы которых соединены с выходами первого 3 и
второго 10 клюией соответственно, второй вход первого ктюча 3 подключен к пр мому выходу триггера 4 с раздельными входами через четвертый элемент 7 задержки. Один из входов второго ключа 10 подключен к выходу формировател  2 импульсов, второй вход этого же ключа подключен к пр мому выходу первого триггера 11, инверсный выход которого подключен к информационному входу этого же триггера, а счетный вход подключен к инверсному выходу триггера 4 с раздельными входами, входы которого подключены к источнику стартового и стопового импульсов. Выходы первого 8 и второго 9 делителей частоты подключены к одному из входов первого 12 и второго 13 элементов И, вторые входы которых подключены к выходам первого 3 и второго 10 ключей через шестнадцатый 6 и п тый 14 элементы задержки соответственно.
О
ю
GJ
ел
СО 00
Выходы первого 12 и второго 13 элементов И соединены с входами каждого элемента первого 15 и втарого 16 блоков совпадени . Источник стартового стопового импульсов через первый 17 и второй 18 элементы задержки подключен к входам первого элемента, ИЛИ 19, зыход которого подключен к входу каждого разр да блока Ј0 линий задержки соответственно, Выход стопового импульса источника стартового w стопового импульсов через третий элемент задержки 21 подключен к одному из входов третьего элемента И 22, второй вход которого подключен к выходу второго ключа 10, выход элемента И 22 через второй триггер 23 подключен к вычитающему входу первого счетчика 5, Выходы блока линий 20 задержки подключены к входам блока 24 элементов задержки поразр дно. Выходы блока 24 элементов задержки подключены к одному из входов первого 25 и второго 26 блоков г элементов И поразр дно, вторые входы первого блока 25 элементов И поразр дно подключены к пр мым выходам первого блока 27 триггеров, инверсные выходы которого поразр дно подключены к вторые входам второго блока 26 элементов И и к информационным входам каждого разр да первого блока 27 триггеров.. Выходы первого 25 и второг.о 26 блоков элементов И подключены к входам первого 15 и второго 16 блоков совпадени  поразр дно соответственно .
Выход последнего разо дэ первого блоке 25 элементов И подключен к входу четвертого элемента И 28, второй вход которого подключен к выходу формировател  2, а выход через шестой элемент 29 задержки подключен к синхровходу первого регистра 30. Выход последнего разр да второго блока 26 элементов И подключен к счетному входу п того триггера 31, инверсный выход которого соединен с информационным входом этого же триггера, пр мой выход которого подключен к одному из входов п того элемента И 32, второй вход которого соединен с выходом формировател  2, выход п того элемента И 32 через седьмой элемент 33 задержки подключен к синхровходу второго регистра 34 и к входам тринадцатого 25 и четырнадцатого 36 элементов задержки. Выходы первого 15 и второго 16 блоков совпадени  подключены к второму
37и третьему 38 блокам триггеров соответственно поразр дно, инверсные выходы каждого разр да второго 37 и третьего 38
блоков триггеров соединены с информационными входами этих же блоков соответственно , пр мые выходы второго 37 и третьего
38блоков триггеров соединены с входами
первого 30 и второго 34 регистров, причем выходы первых разр дов второго 37 и третьего 38 блоков триггеров подключены к входам предпоследних разр дов первого 30 и
второго 34 регистров соответственно, а последние выходы этих блоков подключены к первым входам разр дов регистров 30 и 34 соответственно.
Последние выходы первого 30 и второго
0 34 регистров подключены через элементы ИЛИ-НЕ 39 и 40 к входам одиннадцатого и двенадцатого элементов 41 и 42 задержки соответственно, выходы которых подключены к синхровходам третьего 43 и п того 44
5 регистров соответственно, выходы которых через первый 45 и четвертый 46 элементы ИЛИ-НЕ подключены к одному из входов шестого 47 и восьмого 48 элементов И соответственно , вторые входы которых подклю0 чены к выходам последних разр дов первого 30 и второго 34 регистров соответственно , а третьи входы подключены к выходам восьмого 49 и тринадцатого 35 элементов задержки соответственно. ВыхоВ ды последних разр дов первого 30 и второго 34 регистров подключены также через дев тый 50 и п тнадцатый 51 элементы задержки к синхровходам четвертого 52 и шестого 53 регистров соответственно, выходы
0 которых через третий и шестой элементы ИЛИ-НЕ 54 и 55 подключены к одному из входов седьмого и дев того элементов И 56 и 57 соответственно, вторые входы которых через дес тый 58 и четырнадцатый 36 эле5 менты задержки подключены к шестому 29 и седьмому 33 элементам задержки соответственно , третьи входы седьмого 56 и дев того 57 элементов И подключены к выходам второго 39 и п того 40 элементов ИЛИ-НЕ
0 соответственно, а выходы через второй 59 и п тый 60 счетчики импульсов подключены к информационным входам четвертого 52 и шестого 53 регистров. Выходы шестого 17 и восьмого 48 элементов И че рез третий 61 и
5 четвертый 62 счетчики импульсов подключены к информационным входам третьего 43 и п того 44 регистров. Остальные выходы первого и второго регистров через второй 63 и трети. 64 элементы ИЛИ подключены
0 к счетным аходам третьего 65 и четвертого 66 триггеров соответственно, инверсные выходы каждого из которых подключены к инфорамционным входам этих же триггеров и управл ющим входам первого 30 и второ5 го 34 регистров соответственно,
Устройство работает следующим образом .
ГИ 1 работает в непрерывном режиме. Перед началом работы устройства все элементы пам ти кроме триггера 4 обнул ютс ,
но предварительно обнул етс  триггер 11. Импульсы с выхода ГИ 1 поступают на вход формировател  2. С выхода формировател  2 основна  импульсна  последовательность периода Т0 поступает на ключ 3 и элемент И 28. Стартовый импульс опрокидывает триггер 4, тем самым открыва  ключ 3, причем в цепь сигнала включен элемент 7 задержки, необходимый дл  одновременного срабатывани  ключей 3 и 10. С ключа 3 основна  импульсна  последовательность периода То поступает на счетный вход делител  8 частоты и вход суммировани  счетчика 5. Тем самым на выходе делител  8 частоты формируетс  импульсна  последовательность периода 2Т0. Полученные импульсы поступают на элемент И 12, на второй вход которого также поступают импульсы периода То через элемент 6 задержки с ключа 3.
Элемент 6 задержки необходим дл  правильного срабатывани  элемента 1/1 12 во времени. Элемент И 12 предназначен дл  выделени  длительности каждого второго импульса импульсной последовательности периода Т0, равной длительности импульсов периода Т0. Полученна  на выходе зпе- мента И 12 импульсна  последовательность периода 2Т0, поступает на блок 15 совпадени , в стартовых каналах измерени  состо щий из п разр дов.
Стартовый и стоповый импульсы проход т через п дополнительных каналов измерени , представл ющих собоь блок 20 линий задержки, блок 27 триггеров, огок 24 элементов задержки и блоки 25 и 26 элементов И.
Стартовый импульс через элемент 17 задержки, элемент ИЛИ 19 поступает на блок 20 линий задержки. Элемент задержки необходим дл  того, чтобы стартовый импульс с дополнительных каналов измерени  и импульсна  последовательность периода 2Т0 с элемента И 12 поступили на блок 15 совпадени  в стартовых каналах в момент, соответствующий времени поступлени  стартового импульса с источника стартовых и стоповых импульсов. Далее стартовый импульс с блока 20 линий задержки поступает на блок 27 триггеров, тем самым опрокидыва  каждый триггер блока. Поэтому блок элементов И 25 открываетс . Стартовый импульс с блока 20 линий задержки поступает на блок 24 элементов задержки, необходимый дл  правильного срабатывани  блока 25 элементов И во времени. С блока 24 элементов задержки стартовый импульс поступает на блок И 25 элементов дл  выделени  стартового импульса из уровнд..
Таким образом, на выходе блока 25 элементов И формируетс  стартовый импульс, который
поступает на блок 15 совпадени  в стартовых каналах. Полученный результат сравнв им  стартового импульса и импульсной последовательности периода Т0, поступаю- 5 щей с элемента И 12, фиксируетс  на блохе триггеров 37, в стартовых каналах измерени  и поступает на информационные входы регистра 30 стартового импульса. Приход щий с последнего элемента И 25 на элемент
0 И 28 стартовый импульс открывает последний , и поступающа  на элемент И 28 импульсна  последовательность периода Т0 с формировател  2, проход  через элемент 29 задержки, поступает-на синхровход ретист5 ра 30, тем самым производ  запись информации , сто щей на информационных входах регистра 30, Элемент 29 задержки необходим дл  згдержки импульсной последовательности периода Т0 до момента
0 выставлени  информации на информационных входах регистра 30. Режим записи информации предварительно выставл етс  на уравлчющих входах регистра 30 с помощью элемента ИЛИ 63 и триггера 65. Как только
5 произойдет запись и информаци  по витс  на выходах регистра 30 с помощью элемента ИЛИ 63 и триггера 65, происходит смена режима работы Запись на режим работы Сдвиг вправо. Так как результатом совпа0 дени  стартового импульса и импульсной последовательности периода 2Т0 будут ну- ти то сначала необходим подсчет нулей,
Разр дность регистра 30 должна быть равной (п + 1), где п - число дополнительных
5 каналов измерени . Это необходимо дл  того чтобы при сдвиге информации не произошла потер  первого элемента информации. Кроме того, дл  правильного подсчета информации выходы блока 37
0 триггеров необходимо соединить с информационными входами регистра 30 в следующем пор дке: разр ды блока триггеров 37, начина  с первого разр да - с предпоследним информационным входом регистра 30
5 до последнего разр да блока триггеров, который соединен с первым входом регистра 30. Сдвигаема  в регистре 30 информаци  снимаетс  с его последнего выхода, пропускаетс  через элемент ИЛИ-НЕ 39 и подает0 с  на элемент И 56. Снимаема  с элемента
29задержки импульсна  последовательность периода Т0 пропускаетс  через элемент 58 задержки и также поступает на элемент И 56. Элемент 58 задержки необхо5 дим дл  того, чтобы информаци  с регистра
30и импульсна  последовательность периода То поступали на элемент И 56 одновременно . Импульсна  последовательность. получаема  на выходе элемента И 56 и соответствующа  информации, снимаемой с последнего выхода регистра 30, соответствует количеству нулей и подаетс  на счетный вход счетчика нулей 59 стартового импульса , который подсчитывает количество нулей. Как только на последнем выходе регистра 20 по витс  единица, на синхровход регистра 52 поступит сигнал через элемент 50 задержки , разрешающий запись в регистр 52 информации, снимаемой со счетчика 59 и сто щей на входах регистра 52. Элемент 50 задержки необходим дл  задержки сигнала записи до того, как на входах регистра 32 установитс  необходима  информаци , В регистре 52 запоминаетс  число No. Также информаци  с выходов регистра 52 через элемент ИЛИ-НЕ 54 поступав г на элемент И 56, тем самым закрыва  счетчик 59.
Кроме того, при по илении единицы на последнем выходе регистра 30 она подсчитываетс  и начинают подсчитыватьс  последующие единицы. Сдвигаема  информаци , снимаема  с последнего выхода регистра 30, подаетс  на элемент I/I 47, на второй вход которого подаетс  импульсна  последовательность периода Т0, пропускаема  через элемент 49 задержки. Последний необходим дл  того, чтобы информаци  с ре- гисгра 30 стартового импульса w импульсна  последовательность периода ) поступали на элемент И 47 одновременно, Импульсна  последоаатэльиость, поп учзема  на выходе элемента И 47 и coot вет- ствующа  информации, снимаемой г. последнего выхода регистра 30, подэе1С н.ч счетный вход счетчика 51, которь З лодсчи тывает копичество единиц, Как только на последнем выходе реестра 30 по в тс  очередные нули, чэ синхровход регистра 43 поступит разрешающий сигнал записи, проход щий через элемент 41 задержки и элемент ИПИ-НЕ 39. Произойдет запись информации, сто щей на входах регистра 43 и снимаемой с выходов счетчика 61. Элемент 41 задержки необходим дл  задержки сигнала записи дл  того, ка на входах регистра 43 установитс  необходима  информаци . В регистре 43 запоминаетс  число NI. Кроме того, информаци  с вь-ходов регистра 43 поступает на элемент ИЛИ-НЕ 45, а затем на элемент И 47, те самым закрыва  счетчик 61,
Приход щий стспозый импульс опрокидывает триггер 4. При этом опрокидываетс  триггер 11, который открывает ключ 10 и закрывает ключ 3, в результате чего прекращаетс  воздействие на вход суммировани  счетчика 5 и делитель 8 частоты. В счетчике 5 запоминаетс  число т. Импульсна  последовательность с формировател  2 проходит через ключ 10 и поступает п счетный вход
делител  9 частоты. Столовый имг./льс, проход  через элемент 21 задержки, поступает на элемент И 22, на второй аход которого поступает импульсна  последовательность
периода То с ключа 10, Элеме.уи 21 задержки подбираетс  так, чтобы стартовый импульс и первый импульс последовательности с периодом То после открыти  ключа 10 пришли на элемент И 22 одновременно. Сигнал с
0 выхода элемр| та И 22 поступает на информационный вход триггера 23, с выхода которого сигнал поступает на вход вычитани  счетчика 5. На выходе делител  9 частоты формируетс  импульсна  последователь5 ность периода 2Т0. Полученные импульсы подаютс  на элемент И 13, на второй вход которого поступают импульсы последовательности периода Т0 с клкь  10 через зпъ мент 14 задерхки Его назначение
0 аналогично назначению элемента 6 задержки . Элемент И 13 предназначен дл  выделени  каждого второго импульса импульсной последовательности периода Т0. Полученна  импульсна  последовательность с эле5 мента И 13 поступает на блок 16 совпадени  в стоповых каналах измерени .
Столовый импульс через элемент 18 задержки , назначение которого аналогично назначению элемента 17 задержки, элемент
0 ИЛИ 19 поступает на блок 20 пиний задео- жки. Далее стоповый импульс с блока 20 лиычй задержки поступает на блок 27 триггеров , тем самым опрокидыва  триггеры блока, в результате чего отко ваетс  блок
5 26 элементов И, на чоторый также через блок 24 элементов задерхки поступает стоповый импульс с блока 20 линий задержки. Стоповый импу/. ьс, поступающий с последнею элемента И Ьпо -а 6, опрокидывает
0 триггер 31, который открывает элемент И 32, на который поступает импульсна  прсле- довательчость периода Т0 формировател  2.-С выхода блока 26 элементов 1Л стоповый импульс поступает на Ьлок 16 совпадени  в
5 стоповых каналах измерени , на второй вход которого поступает импульсна  после- довстельнооъ периода 2Т0 с элемента И 13. Результаты совпадени  стопового импульса и импульсной последовательности периода
0 2Т0 фиксируютс  на блок 38 триггеров в стоповых каналах измерени  и поступают на информационные входы регистра 34. Поступающа  с элемента И 32 через элемент 33 задержки импульсна  последователь5 ность периода Т0 поступает на синхровход регистра 34, тем самым производ  запись информации, сто щей на информационных входах регистра 34, Элемент 33 задержки аналогичен элементу 29 задержки. Нежим записи предварительно выставл етс  науправл ющих входах регистра 34 с помощью элемента ИЛИ 64 и триггера 66. Как только произойдет запись и информаци  по витс  на выходах регистра 34, с помощью элемента И 64 и триггера 66 произойдет смена режима работы Запись на режим работы Сдвиг вправо. Так как результатом совпадени  стопового импульса и импульсной по следовательности с периодом 2Т0 будут  вл тьс  нули, то сначала необходимо произвести подсчет нулей. Регистр 34 аналогичен регистру 30. Также аналогично его соединение с блоком 38 триггеров соединению регистра 30 с блоком 37 триггеров.
Сдвигаема  в регистре 34 информаци  снимаетс  с его последнего выхода, пропускаетс  через элемент ИЛИ-НЕ 40 и подаетс  на элемент И 57. Снимаема  с элемента 33 задержки импульсна  последовательность периода То проходит через элемент задержки 36 и также поступает на элемент И 57. Элемент 36 задержки необходим дл  того, чтобы информаци  с регистра 34 и импульсна  последовательность периода Т0 поступали на элемент И 57 одновременно. Импульсна  последовательность, получаема  на выходе элемента И 57 и соответствующа  информации, снимаемой с последнего выхода регистра 34 - количеству нулей, подаетс  на счетный вход счетчика 60 стопового импульса, который подсчитывает количество нулей. Как только на последнем выходе триггера 34 по витс  единица, на синхровход регистра 53 поступает сигнал через элемент 51 задержки, разрешающий запись в регистр 53 информации, снимаемой со счетчика 60 и сто щей на информационных входах регистра 53. Элемент 51 задержки аналогичен элементу 50 задержки . В регистре 53 Запоминаетс  число N0. Информаци  с выхода регистра 53 через элемент ИЛИ-НЕ 55 поступает также на элемент И 57, тем самым закрыва  счетчик 60.
Кроме того, при по влении единицы на последнем выходе регистра 34 она засчитываетс , и начинают подсчитыватьс  последующие единицы. Сдвигаема  информаци , снимаема  с последнего выхода регистра 34, подаетс  на элемент И 48, на второй вход которого подаетс  импульсна  последовательность периода Т0, проход ща  через элемент 35 задержки. Элемент задержки 35 аналогичен элементу задержки 49. Импульсна  последовательность, получаема  на выходе элемента И 48 и соответствующа  информации, снимаемой с последнего выхода регистра 34 - количеству единиц, подаетс  на счетный вход счетчика 62, который подсчитывает количество единиц . Как только на последнем выходе регистра 34 по вл ютс  очередные нули, на синхровход регистра 44 поступит разрешающий сигнал записи, проход щий через элемент 42 задержки и элемент ИЛИ-НЕ 40,
5Происходит запись информации, сто щей на входах регистра 44 и снимаемой с выходов счетчика 62. Элемент 42 задержки аналогичен элементу 41 задержки. В регистре 44 единиц запоминаетс  число NI .Кроме
0 того, информаци  с выходов регистра 44 поступает на элемент ИЛИ-НЕ 46, а затем на элемент И 48, тем самым закрыва  счетчик 62.
Задержанные на посто нную величину
5 At, где At - врем  прохождени  стартового (стопового) импульса через линию задержки , старт- и стоп-импульсы определ ют п одиночных измер емых интервалов времени tx, сдвинутых один относительно другого
0 на величину At, причем последний интервал txn сдвинут относительно первого интервала txi на величину Т0, где Т0 - период следовани  импульсов основной импульсной последовательности.
5 Таким образом, должно соблюдатьс  условие
At 2T0/n,
где п - число дополнительных каналов изме0 рени .
Период То квантуетс  с шагом At, и чем меньше величина At, тем точнее будет измерение , но квантование не вное.
Дл  отсчета временного интервала в ка5 честве начала и конца отсчета используетс - единственное совпадение пары импульсов -.стартового (стопового) и квантующего. В данном случае имеет место совпадение пакетами , причем весь пакет представл ет со0 бой сигнал, по которому осуществл етс  отсчет временного интервала. Этот сигнал может быть достаточно прот женным, в центре которого находитс  импульс, меньший по длительности из импульсов, участву5 ющих в совпадении, а к кра м длительности импульсов в пакете убывают, следовательно , убывают и их амплитуды. Очевидно, что этот наиболее прот женный импульс пакета  вл етс  адекватным импульсу одиночного
0 совпадени  в известном устройстве, и поэтому отсчет надо осуществл ть по центральному импульсу,
Дл  уточнени  измер емого временного интервала tx необходимо знать времен5 ной интервал Ati, выраженный в квантах At, между центрами стартового импульса и первого импульса, вход щего в измер емый временной интервал tx и просчитанного счетчиком, а также временной интервал
At2 между центрами стоп-импульса и последнего импульса,, вход щего в измер емый временной интервал tx и просчитанного счетчиком.
Приход стартового (стопового) импульса случаен, поэтому могут быть такие фазовые соотношени  этих импульсов с квантующими импульсами, при которых пакеты совпадени  стартового (стопового) им- пульсов с первым квантующим импульсом полностью не реализуютс . Дл  восстановлени  пакетов предусматриваетс  органи - заци  процесса измерени  таким образом, что во времени совмещаютс  стартовый (стоповый)импульсы с вторым и квантующими импульсами, следующими с делителей частоты с периодом Т 2Т0. В этом случае результатом работы мжоторого количества первых блоков совпадений будут нули , далее наступит пакет совпадений, т. е. по в тс  единицы. Этот пакет будет единственным дл  стартовых каналов и единственным длд стоповых.
При таком измерении необходимо образовать последовательность импульсов, близкую по частоте импульсам основной частоты f0 путем многократной задержки на заданные интервалы времени измер емого интервала tx. Эти две последовательности импульсов, следующих с частотой f0 и fi, сравниваютс  во времени так, чго стартовые (стоповые) импульсы сравниваютс  с квантующим импульсом, следующим за стартовым (стоповым) импульсом.
Номер канала совладени  центров стартового импульса и второго импульса импульсной последовательности периода Т0, т. е. центр пакета совпадений, находитс  как
+ М1/2,
где No - число нулей, соответствующих несовпавшим стартовому импульсу и второму импульсу последовательности Т0 и (или) совпавшим импульсам с амплитудой, недостаточной дл  срабатывани  элементов схемы, т. е. засчитанных нул ми;
NI - число единиц, соответствующих совпавшему стартовому импульсу и второму импульсу импульсной последовательности периода Т0.
Аналогичным образом определ етс  номер канала совпадени  центров стопового импульса и второго импульса импульсной последовательности периода Т0 п ц2 N0 -f-Ni/2.Таким образом, пЦ2 соответствует временному интервалу ti , выраженному в квантах A t, Пц2 соответствует временному интервалу ta , выраженному в квантах At.
Измер емый временной интервал tx определ етс  следующим образом:
tx An + ti + At2. гдеAti ti1-Tp,
At2 T0-t2,
ti - NTo.
N принимает значени  m и (m-1) в зависимости от фазовых соотношений между приходом стопового импульса на ключ 10 и
0 квантующим импульсом, выделенным в этот же момент времени на ключе 10. Это обсто тельство учитываетс  счетчиком 5, Т0 - период следовани  импульсов с ПИ, выраженный в квантах, т, е
5Ati (nu2-n/2)At,
At2 (n/2- пц2)Дг,
ti N-n/2 At.
Длительности импульсов генератора стандартной частоты, стартового и стопово0 го импульсов выбраны по услови м, определ емым современной элементной базой, например т- 10 с, частота импульсной последовательности f0 108 Гц, период 2Т0 с, врем  задержки первой ЛЗ At
5 с. Тогда необходимо п 2Т0/А t 1. 100 каналов измерени , т. е. необходима  длительность импульсов должна быть г A t с, что  вл етс  реально недостижимым, но точность,
0 соответствующа  At, может быть достигнута благодар  совпадению импульсов пакетами .
Оценим погрешность измерени  от нестабильности ГЙ. Пусть нестабильность ГИ
5 составл ет а с.
а A fo/fo (fо - f1 )/fо
I / I о
0 1 -То/т | TO-T |/т1 Ат /т .
Учитыва , что fo f 1 f, нестабильность периодов ГИ равна ДТо-ДТ АТ «..

Claims (1)

  1. Формула изобретени  Цифровой хронометр, содержащий генератор стандартной частоты, последовательно соединенный с формирователем импульсов стандартной частоты, выход ко- торого подключен к входу ключа, триггер с раздельными входами/ счетчик импульсов , вход Которого соединен с выходом ключа , линию задержки, отличающийс  тем, что, с целью повышени  точности измерени , в него введены второй ключ, два де лител  частоты, четыре счетчика импульсов п ть триггеров, три блока триггеров, дев т элементов И, шестнадцать элементов за держки, три элемента ИЛИ, блок линий зь держки, два блока совпадени , шест
    5
    10 6 10 14c.
    5
    регистров информации, шесть элементов ИЛИ-НЕ, блок элементов задержки, два блока элементов И, причем счетные входы первого и второго делителей частоты соединены с выходами первого и второго ключей соответственно, второй вход первого ключа подключен к пр мому выходу триггера с раздельными входами через четвертый элемент задержки, один из входов второго ключа подключен к выходу формировател  импульсов, второй вход этого же ключа подключен к пр мому выходу первого триггера, инверсный выход которого подключен к информационному входу этого же триггера, а счетный вход- к инверсному выходу триггера с раздельными входами, входы которого подключены к источнику стартового и стопового импульсов, выходы первого и второго делителей частоты подключены к одному из входов первого и второго элементов И, вторые входы которых подключены к выходам первого и второго ключей через шестнадцатый и п тый элементы задержки соответственно, выходы первого и второго элементов И соединены с входами каждого элемента первого и второго блоков совпадени  соответственно, кроме того, источник стартового и стопового импульсов через первый и второй элементы задержки подключен к входам первого элемента ИЛИ, выход которого подключен к входу каждого разр да блока линий задержки соответственно , выход стопового импульса источника стартового и стопового импульсов через третий элемент задержки подключен к одному из входов третьего элемента И, второй вход которого подключен к выходу второго ключа, выход третьего элемента И через второй триггер - к вычитающему входу первого счетчика импульсов, выходы блока линий задержки - к входам блока элементов задержки поразр дно, кроме того, выходы блока элементов задержки подключены к одному из входов первого и второго блоков элементов И поразр дно, вторые входы первого блока элементов И поразр дно подключены к пр мым выходам первого блока триггеров, инверсные выходы которого поразр дно подключены к вторым входам второго блока элементов И и к информационным входам каждого разр да первого блока триггеров, выходы первого и второго блоков элементов И подключены к входам первого и второго блоков совпадени  поразр дно соответственно, выход последнего разр да первого блока элементов И подключен к входу четвертого элемента И, второй вход которого подключен к выходу формировател  импульсов, а выход через шестой элемент задержки - к синхровходу
    первого регистра, выход последнего разр -. да второго блока элементов И подключен к счетному входу п того триггера, инверсный выход которого соединен с информацион- 5 ным входом этого же триггера, пр мой выход которого подключен к одному из входов п того элемента И, второй вход которого соединен с выходом формировател  импульсов , выход п того элемента И через
    0 седьмой элемент задержки подключен к синхровходу второго регистра и к входам тринадцатого и четырнадцатого элементов задержки, выходы первого и второго блоков совпадени  - к второму и третьему блокам
    5 триггеров соответственно поразр дно, инверсные выходы каждого разр да второго и третьего блоков триггеров соединены с информационными входами своих разр дов соответственно, пр мые выходы второго и
    0 третьего блоков триггеров - с входами первого и второго регистров, причем выходы первых1 разр дов второго и третьего блоков триггеров подключены к входам предпоследних разр дов первого и второго регист5 ров соответственно, а последние выходы этих блоков - к первым входам разр дов этих регистров соответственно, последние выходы первого и второго регистров подключены через второй и п тый элементы
    0 ИЛИ-НЕ к входам одиннадцатого и двенадцатого элементов задержки, выходы которых подключены к синхровходам третьего и п того регистров соответственно, выходы которых через первый и четвертый элемен5 ты ИЛИ-НЕ подключены к одному из входов- шестого и восьмого элемента И соответственно , вторые входы которых подключены к выходам последних разр дов первого и второго регистров соответственно, а третьи
    0 входы - к выходам восьмого и тринадцатого элементов задержки соответственно, выходы последних разр дов первого и второго регистров подключены также через дев тый и п тнадцатый элементы задержки к синх5 ровходам четвертого и шестого регисторов соответственно, выходы которых через третий и шестой элементы ИЛИ-НЕ подключены к одному из входов седьмого и дев того элементов И соответстйенно, вторые входы
    0 которых через дес тый и четырнадцатый элементы задержки к шестому и седьмому элементам задержки соответственно, третьи входы седьмого и дев того элементов И - к выходам второго и п того элемен5 тов ИЛИ-НЕ соответственно, а выходы через второй и п тый счетчик импульсов - к информационным входам четвертого и шестого регистров, выходы шестого и восьмого элементов И через третий и четвертый счетчики импульсов подключены к информационным входам третьего и п того регистров,версные выходы каждого из которых под- остальные выходы первого и второго реги-ключены к информационным входам этих строе через второй и третий элементы ИЛИже триггеров и управл ющим входам пер- подключены- к счетным входам третьего ивого и второго регистров соответствен- четвертого триггеров соответственно, лн-5 но.
    Стол
SU894729671A 1989-08-16 1989-08-16 Цифровой хронометр SU1693588A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894729671A SU1693588A1 (ru) 1989-08-16 1989-08-16 Цифровой хронометр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894729671A SU1693588A1 (ru) 1989-08-16 1989-08-16 Цифровой хронометр

Publications (1)

Publication Number Publication Date
SU1693588A1 true SU1693588A1 (ru) 1991-11-23

Family

ID=21466089

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894729671A SU1693588A1 (ru) 1989-08-16 1989-08-16 Цифровой хронометр

Country Status (1)

Country Link
SU (1) SU1693588A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 600507, кл. G 04 F 10/04, 1976. *

Similar Documents

Publication Publication Date Title
JPH0528796B2 (ru)
SU1693588A1 (ru) Цифровой хронометр
GB1509960A (en) Device for synchronising clock pulses of a receiver with those of a transmitter in transmitting-receiving equipment
US4173003A (en) Deltic (time compressor) with adjustable multiplication ratio
SU1345305A1 (ru) Умножитель частоты следовани импульсов
SU687407A1 (ru) Цифровой частотомер
SU1390596A1 (ru) Способ измерени длительности периодических импульсов
RU2012025C1 (ru) Способ измерения длительности одиночного импульса и устройство для его осуществления
SU746885A1 (ru) Умножитель частоты
SU490041A1 (ru) Цифровой частотомер
SU1228248A1 (ru) Многоканальное устройство дл формировани задержанных импульсов
SU1721584A1 (ru) Устройство дл измерени длительности переходного процесса
SU660275A1 (ru) Устройство дл контрол состо ни каналов св зи
SU1370643A2 (ru) Устройство дл коррекции шкалы времени
SU1132351A1 (ru) Способ цифрового умножени частоты
SU1723562A1 (ru) Цифровой измеритель отношени временных интервалов
RU2010243C1 (ru) Измеритель скорости линейного изменения частоты внутри импульса
SU588651A1 (ru) Устройство дл измерени краевых искажений в каналах передачи дискретной информации
SU917326A1 (ru) Устройство задержки импульсов
US3383498A (en) Digital circuit
SU1083388A1 (ru) Устройство дл формировани синхроимпульсов
SU1417173A2 (ru) Фазоимпульсный дискриминатор
SU896781A1 (ru) Устройство синхронизации
SU1711087A1 (ru) Устройство дл измерени девиации частоты линейно-частотно-модулированного колебани
SU1622926A2 (ru) Формирователь временных интервалов