SU1689940A1 - Устройство дл формировани системы дискретных ортогональных функций - Google Patents
Устройство дл формировани системы дискретных ортогональных функций Download PDFInfo
- Publication number
- SU1689940A1 SU1689940A1 SU894765255A SU4765255A SU1689940A1 SU 1689940 A1 SU1689940 A1 SU 1689940A1 SU 894765255 A SU894765255 A SU 894765255A SU 4765255 A SU4765255 A SU 4765255A SU 1689940 A1 SU1689940 A1 SU 1689940A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- multipliers
- output
- sign
- inputs
- walsh
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано при построении генераторного оборудовани многоканальных систем св зи, а также в радиолокации. Целью изобретени вл етс расширение функциональных возможностей устройства за счет формировани системы последовательностей D-кодоа, Устройство содержит тактовый генератор 1, блЬк 2 формировани системы функций Уолша, блок 3 формировани системы функций Адамара второго пор дка, умножители 4, коммутатор 5, счетчик 6, четырехразр дные регистры 7 сдвига, сумматор 8 по модулю два, знаковые умножители 9. Возможность формировани последовательностей D-кодов обусловлена вводом счетчика, четырехразр дных регистров сдвига, сумматора по модулю два и знаковых умножителей в состав блоков устройства . 4 ил„
Description
Изобретение относитс к автоматике и вычислительной технике и может быть использовано при построении генераторного оборудовани многоканальных систем св зи, а также в радиолокации .
Цель изобретени - расширение функциональных возможностей устройства за счет формировани системы последовательностей 1)-кодов.
На фиг.1 представлена функциональна схема устройства; на - временные диаграммы, иллюстрирующие процесс формировани последовательности D-кода df; на фиг03 - временные диаграммы функций Уолша; на фиг04 - временные диаграммы последовательностей D-кода, формируемых предлагаемым устройством дл случа ,
Устройство содержит тактовьй генератор 1, блок 2 формировани системы функций Уолша, блок 3 формировани системы функций Адамара второго пор дка , умножител 4.1-402п, коммутатор 5, счетчик 6, кольцевые четырехразр дные регистры 7.Ь7.К сдвига, (..умматор 8 по модулю два, знаковые -ножители 9.1 и 9.2.
Устройство работает следующим об- разом.
Исходна система п функций Уолша формируетс блоком 2 в соответствии с матрицей Wn ():
00
Wj1
-1 -1
1
(1)
в которой функции упор дочены по Адамару.
Блоком 3 формируетс матрица Ада- мара второго пор дка
1 1(2)
1 - 1
Н
в которой при помощи коммутатора 5 может осуществл тьс перестановка строк что позвол ет получать матриц
н (з)
1 1
Управл ющий вход коммутатора 5 подключен к выходу второй функции Уолша Wai (1,0), формируемой на втором выходе блока 2. В результате на выходах коммутатора 5 формируетс последовательность чередующихс матриц Н и Н :
Н, Н1, Н, Н1, ... (4)
Поскольку в исходном состо нии счетчик 6 обнулен, а в кольцевых четырехразр дных регистрах 7 сдвига записаны коды вида 1000, при поступлении импульсов с тактового генератора 1 на тактовый вход кольцевого четырехразр дного регистра 7.1 сдвига в нем осуществл етс циклический сдвиг единицы из разр да в разр д.
При поступлении с тактового генератора 1 четвертого импульса единица с выхода четвертого разр да регистра 7.1 сдвига поступает на сумматор 8 по модулю два.
Единица с сумматора 8 по модулю два поступает на знаковые входы знаковых умножителей 9.1 и 9.2.
Знаки +, на входах умножителей 9.1, 9.2 представл ютс кодами 0,1. Вследствие этого сигнал 1 на знаковых входах обусловливают инвертирование знаков элементов матрицы, поступающих на информационные входы умножителей 9.1, 9.2.
Таким образом, после четырех тактов работы на выходах умножителей 9.1 и 9.2 формируетс последовательность матриц
Н, Н1, Н, Н ,(5)
1
. (6)
где
Н
Дл получени матрицы последовательностей D-кодов необходимо умножить каждый из элементов первого столбца матрицы W. на матрицу Н, каждый из элементов второго столбца матрицы W4- - на матрицу Н , каждый из
элементов третьего столбца матрицы Уф - на матрицу Н, каждый из элементов четвертого столбца матрицы №ф - на матрицу Н (в соответствии с последовательностью (5).
Умножение осуществл етс а умножител х 4.1-4.2п.
На выходах умножителей формируетс система 2п последовательностей D5
0
5
0
5
0
5
На фиг с 2 приведены временные диаграммы , иллюстрирующие процесс формировани последовательности d , На .диаграммах показано временное состо ние:
а)выхода тактового генератора 1;
б)второго выхода блока 2 формировани системы функций Уолша, на котором формируетс функци Wai (1,6);
в)второго выхода коммутатора 5;
г)выхода четвертого разр да кольцевого четырехразр дного регистра 7.1 сдвига;;
д)выхода сумматора 8 по модулю два;
е)выхода знакового умножител 9b2j
ж)четвертого выхода блока 2 фор- - мировани системы функций Уолша, на котором формируетс функци Wai (3,0);
з)выхода умножител 4Ь8, на котором формируетс последовательность D-кода d.
Вообще i-ю последовательность D-кода пор дка k можно обозначить
как к о
di у dn.,i dN,L Здесь длина последовательности N
и ее пор док k св заны соотношением номер символа измен етс в пределах ,2..,N; а номер последовательности ,1,..., N-1. Число последовательностей равно числу символов в последовательности, т.е. .
Если ввести обозначение символов 1, , последовательности 1)-кодов имеют вид:
а)дл {d«t Dl.of.ct.ft
dfj «,Ј,(,; dli ,,fb.ot; d|5,p,p,p;
б)дл
jd2 o(, ,«,p,tf,«,pX
,p,«,o/,x,p,p;p; jdtj-rf.of.p.b/,,,;
d|j 64jsO,p,p,,p,,y,«.; ,«,oi,p,p,p,c(,|$;
,,p,c/,(rf,tff ,ol,p,tf,p,pfp,of; -4 ,p,p,p,p,rf,p,p.
Claims (1)
- Формула изобретени Устройство дл формировани системы дискретных ортогональных функций, содержащее тактовый генератор, блок формировани системы функций Уолша, блок формировани системы функций Адамара второго пор дка, коммутатор и 2п умножителей (п - число функций Уолшэ), причем выход тактового генератора соединен с тактовыми входами блока формировани системы функций Уолша и блока формировани системы функций Адамара второго пор дка, вы- ходы блока формировани системы функций Адамара второго пор дка соединены с информационными входами коммутатора , выход i-й (,n) функции Уолша блока формировани системы6899406функций Уолша соединен с первыми nxv. дами 1-го и n+i-ro умножителей, выход второй функции Уолша блока форми- с ровани системы функций Уолша соединен с управл ющим входом коммутатора, выходы умножителей вл ютс выходами устройства, отличающеес тем, что, с целью расширени функцио10 нальных возможностей устройства за счет формировани системы последовательностей D-кодов, оно содержит счетчик, К ( n-1) четырехразр дных регистров сдвига, сумматор по модулю два, два знаковых умножител , причем выход тактового генератора соединен со сдвигающим входом первого регистра сдвига и счетным входом счет- чика, разр дный выход счетчика ( K-1 - со стороны младшего разр да ) , соединен со сдвигающим входом j+1-го регистра сдвига, последовательные выходы всех регистров сдвига соединены с соответствующими входами сумматора по модулю два, выход сумматора по модулю два соединен со знаковыми входами первого и второго знаковых умножителей, первый и второй выходы коммутатора соединены с инфор30 мационными входами первого и второго знаковых умножителей соответственно, выход первого знакового умножител соединен с вторыми входами с первого по n-й умножителей, выход второго35 знакового умножител соединен с вторыми входами с п+1-го по 2п-й умножителей .152025tevp/h (e z) т°д(BVffa(e o) t7WVyo/bC0VJr20XHB ЕОХЯЯ Јгохш 2 Eoxai iwd(U( («(г5 (x)0 766891П i;3iHn;9W4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894765255A SU1689940A1 (ru) | 1989-10-23 | 1989-10-23 | Устройство дл формировани системы дискретных ортогональных функций |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894765255A SU1689940A1 (ru) | 1989-10-23 | 1989-10-23 | Устройство дл формировани системы дискретных ортогональных функций |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1689940A1 true SU1689940A1 (ru) | 1991-11-07 |
Family
ID=21482686
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894765255A SU1689940A1 (ru) | 1989-10-23 | 1989-10-23 | Устройство дл формировани системы дискретных ортогональных функций |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1689940A1 (ru) |
-
1989
- 1989-10-23 SU SU894765255A patent/SU1689940A1/ru active
Non-Patent Citations (1)
Title |
---|
Бестветтер К, Генерирование функций Уолша, - Зарубежна радиоэлектроника, 1972, № 11, Сс77, рис.6. Авторское свидетельство СССР 1287136, кл. G C6 F 1/02, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1689940A1 (ru) | Устройство дл формировани системы дискретных ортогональных функций | |
RU2022332C1 (ru) | Генератор дискретных ортогональных сигналов | |
SU1762303A1 (ru) | Генератор функций Хаара | |
SU625222A1 (ru) | Генератор псевдослучайных чисел | |
SU1226450A1 (ru) | Генератор нормально распределенных случайных чисел | |
SU1711159A1 (ru) | Генератор псевдослучайных сигналов | |
JPH01273128A (ja) | Cmosパラレルーシリアル乗算回路、及びその乗算加算ステージ | |
SU1675873A1 (ru) | Генератор последовательностей кодов | |
SU1596344A1 (ru) | Устройство дл решени задач на графах | |
SU739603A1 (ru) | Многоканальный генератор псевдослучайных чисел | |
SU877557A1 (ru) | Генератор функций Уолша | |
SU656056A1 (ru) | Устройство дл возведени в степень | |
SU1073766A1 (ru) | Генератор ортогональных сигналов | |
SU962935A1 (ru) | Генератор псевдослучайных чисел | |
SU690484A1 (ru) | Устройство дл формировани контрольного кода числа | |
SU1091145A1 (ru) | Генератор функций Уолша | |
SU1686427A1 (ru) | Цифровой функциональный генератор | |
SU1674096A1 (ru) | Генератор системы дискретных ортогональных сигналов | |
SU1631535A1 (ru) | Цифровой функциональный генератор | |
SU1254469A1 (ru) | Устройство дл умножени | |
SU1686428A1 (ru) | Устройство дл моделировани дискретных ортогональных сигналов | |
SU1529218A1 (ru) | Генератор псевдослучайных чисел | |
SU1539774A1 (ru) | Генератор псевдослучайной последовательности | |
SU1575174A1 (ru) | Устройство дл умножени двух @ -разр дных чисел | |
SU1424011A1 (ru) | Ассоциативное суммирующее устройство |