SU1624474A1 - Устройство дл моделировани канала передачи данных - Google Patents
Устройство дл моделировани канала передачи данных Download PDFInfo
- Publication number
- SU1624474A1 SU1624474A1 SU894630448A SU4630448A SU1624474A1 SU 1624474 A1 SU1624474 A1 SU 1624474A1 SU 894630448 A SU894630448 A SU 894630448A SU 4630448 A SU4630448 A SU 4630448A SU 1624474 A1 SU1624474 A1 SU 1624474A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- input
- group
- messages
- output
- Prior art date
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
Изобретение относитс к технике передачи данных и может использоватьс при моделировании каналов и систем передачи данных. Цель изобретени - расширение функциональных возможностей устройства за счет моделировани процесса исправлени ошибок в прин тых сообщени х. Поставленна цель достигаетс введением в известное устройство дополнительно сумматора по модулю два, четвертой схемы сравнени , второго и третьего элементов И, элемента ИЛИ, счетчика искаженных разр дов , счетчика исправленных сообщений и счетчика сообщений, прин тых с ошибкой. Введение указанных элементов позвол ет моделировать процесс исправлени ошибок в прин тых сообщени х, когда прин тый код сообщени не удовлетвор ет услови м проверки на соответствие минимальной и максимальной границам выделенного подмножества входных сигналов. 1 ил. ч Ё
Description
Изобретение относитс к технике передачи данных и может использоватьс при моделировании каналов и систем передачи данных.
Цель изобретени - расширение функциональных возможностей устройства за счет моделировани процесса исправлени ошибок в прин тых сообщени х.
На чертеже представлена структурна схема устройства.
Устройство содержит генератор 1 импульсов сообщений, счетчик 2 переданных сообщений, датчик 3 случайных чисел, генератор 4 случайного потока импульсов помех , первый регистр 5 пам ти, второй регистр 6 пам ти, первый и второй коммутаторы 7 и 8, сумматор 9 по модулю два, первую схему 10 сравнени , вторую схему 11 сравнени .третью и четвертую схемы 12, 13
сравнени , регистр 14 максимального числа , регистр 15 минимального числа, первый элемент И 16, второй и третий элементы И 17,18, элемент ИЛИ 19, счетчик 20 искаженных разр дов, счетчик 21 неискаженных сообщений , счетчик 22 исправленных сообщений, счетчик 23 сообщений, счетчик 24 сообщений, прин тых с ошибкой, блок 25 индикации.
Устройство дл моделировани канала передачи данных работает следующим образом .
Перед началом работы устройства через его установочный вход на установочные входы счетчиков 2, 21, 22 - 24 поступает управл ющий сигнал, обнул ющий эти счетчики . В регистр 5 записываетс кодова комбинаци , моделирующа информационное сообщение, подлежащее передаче.
О
ьэ
ъ.
Ъ
VI
U
С выхода регистра 5 кодова комбинаци поступает на информационный вход коммутатора 7 и на второй вход схемы 10 сравнени .
Генератор 1 вырабатывает последовательность импульсов, поступающих на управл ющий вход коммутатора 7, на счетный вход счетчика 2. Счетчик 2 подсчитывает количество импульсов с выхода генератора 1.
С выхода коммутатора 7 кодова комбинаци поступает на первый вход сумматора по модулю два 9.
Датчик 3 случайных чисел генерирует случайные коды помех, поступающие на информационный вход коммутатора 8. Генератор 4 случайного потока импульсов помех генерирует в случайные моменты времени импульсы случайной длительности, разрешающие прохождение кода помех (ошибок) через кеммутатор 8 на второй вход сумматора 9 по модулю два и на вход счетчика 20, В сумматоре 9 по модулю два моделируетс процесс наложени помех (ошибок) на информационное сообщение. Счетчик 20 обес- печивает подсчет числа искаженных разр дов Писк, в передаваемом сообщении. которые с его выхода в параллельном двоичном коде поступают на первый вход схемы 13 сравнени . На второй вход схемы 13 сравнени через вход устройства подаетс в параллельном двоичном коде допустимое число искаженных разр дов в сообщении Пдоп., которое зависит от исправл ющей способности кодов и определ етс соотношением Пдоп , где d - кодовое рассто ние между кодовыми комбинаци ми.
Код с выходов сумматра 9 по модулю два через регистр 6 поступает на входы схем 10-12 сравнени . На другие входы второй и третьей схем сравнени с выходов регистров 14 и 15 поступают соответствен но коды максимальной и минимальной допустимых границ изменени выделенного подмножества входных сигналов.
При совпадении принимаемого и передаваемого кодов на выходе схемы 10 сравнени по вл етс сигнал, который через элемент ИЛИ 19 поступает на счетный вход счетчика 21.
Если прин тый код больше минимально допустимой границы, то на выходе схемы 12 сравнени по вл етс управл ющий сигнал , поступающий на один вход элемента И 16. Если прин тый код меньше кода максимальной допустимой границы, то на выходе схемы 11 сравнени по вл етс управл ющий сигнал, поступающий на другой вход элемента И 16. При этом, если удовлетвор етс условие проверки кода на соответствие р инимальной и максимальной границам выделенного подмножества, то на выходе элемента И 16 по вл етс импульс, поступающий на счетный вход счетчика 23 и на инверсные входы элементов И 17, 18.
Если прин тый код не удовлетвор ет услови м проверки кода на соответствие максимальной и минимальной границам
0 выделенного подмножества, то на выходе элемента И 16 по вл етс нулевой сигнал, который поступает на иноерсные входы элементов И 17, (Висчетый зход пчетчика 23. При этом, если количество искаженных раз5 р дов в прин тое коде (сообщении) меньше допустимого количества искаженных разр дов , то на выходе Меньше схемы 13 сравнени по вл емс импульс, который через элемент И 17, открытый нулевым сигналов с
0 выхода элемента И 16, поступает на счетный вход счетчика 22, а через элемент ИЛИ 19 - на зчетный вход счетчика 21.
Тем самым моделируетс процесс исправлени ошибок Б прин тых кодах (сооб5 щени х) с использованием исправл ющих ошибки кодов. Ее w количество искаженных разр дов в прин том коде (сообщении) больше допустимого количества искаженных разр дов, тл на выходе Больше схемы
0 13 сравнени посел етс импульс, который через элемент И 18, открытый нулевым сигналов с выхода элемента И 16, подаетс на счетный вход 24. Тем самым моде- лиоуетс процесс прин ти кодов сообще5 ний с ошибкой, если писк пдоп.
Ма блоке 25 индикации индицируетс количество переданных кодов (сообщений) (содержимое счетчика 2), количество кодов (сообщений), которые прин ты без искаже0 ний (содержимое счетчика 21), количество кодов (сообщений)игправленных (содержимое счетчика 22), количество кодов (сообщений ), удовлетвор ющих критерию проверки (содержимое счетчика 23), количество кодов
5 (сообщений), прин тых с ошибкой (содержимое счетчика 24).
Claims (1)
- Формула изобретени Устройстзо дл моделировани канала передачи данных, содержащее генераторQ импульсов сообщений, счегчик переданных сообщений, первый коммутатор, датчик случайных чисел, гэнерэтор случайного потока импульсов помех, второй коммутатор, первый регистр пам ти, второй регистр пам ти,е первую, вторую и третью схемы сравнени , регистр максимального числа, регистр минимального числа, первый элемент И, счегчик сообщений, счетчик неискаженных сообщений, блок индикациии, причем выход генератора импульсов сообщен и соединен со счетным входом счетчика переданных сообщений и с управл ющим входом первого коммутатора i г, у п . а разр дных выходов датчика случайных чисел подключена к группе информацией- ных входов второго коммутатора, управл ющий вход которого соединен с выходом генератора случайное потока импульсов помех, грунта разр дных выходов первого регистра пам ти ,1.,дключена соответственно к группе информационных входов первого коммутатора и информационным входам первой груг.пы пор вой схемы сравнени , группа разр дных выходов второго регион- ра пам ти соединена с информационными входами второй группы первой схемы срэ - внени и с информационными входами первых групп второй и третьей схем сравнени , группа разр дных выходов регистр,: мьксн мального числа подключена к информационным входам второй группы второй схемы сравнени , группа выходов регистра минимального числа соединена г. информационными входами второй группы гретьс-й схемы сравнени , выход Больше которой под ключей к первому входу первого элемента И, второй вход которого соелинен с выходом Меньше второй схемы сравнени , вь;- ход первого элемента И подключен к счетному входу счетчика сообщении, установочные входы счегчика переданных сооб щений, счетчика неискаженных сообщсний, счетчика сообщений объединены и твл ют- с установочным входом устройства, выхо- ды счетчика переданных сообщений счетчика неискаженных сообщений, счетчика сообщений подключены к соответствующему входу блока индикациии, группа разр дных входов первого регистра пам ти вл етс информационным входом устройства , отличающеес тем, что, с целью расширени функциональных возможностей устройства за счет моделировани процесса исправлени ошибок г прин тых сообщени х, в него введены четверта схема сравнени , сумматор по модулю два, счетчик искаженнь. разр дов, счетчик сообщений прин тых с ошибкой, счетчик исправленных сообщений, элемент ИЛИ, второй и третий элементы И, причем группа выходов первого коммутатора соединена соответственно с информационными входами первой группы сумматора по модулю лва, группа выходоо второго комутатора подключена соответственно к группе счетных з :одс- C ie- лкг искаженных разр дов и У икформационн, ,м входам второй группы су оматора но .идулю даэ, группа аыходов «хГмороо соединена с оотеетствующими информацией ыми входами второго petист- prj пам ти, рыхлдов счетчика иска- 1 ;;зр дор подключена к соответствуч щим информационным входам первой труп и четвертой схемы сравнени , входы второй , pyrri1 которой вл ютс входом зйддчи допустимого числа искаженных рспрчдоа в сообщении устройства, выход Мечьш четьорюй схемы сравне- Ч 1,. под1 . 1 очеч к пр мому входу второго злемг- чл И ЕК..ОД Болмие четвертой схемы ср.ненп соеглине - с пр мым входом третьего злемс-ia -. нзррсные входы второго и гоеты П ;.-Г См.1-л о 1 опьедичены и подключены к , iifoj o элемента И, второ1 о элемйнтч , ,инен с вто- P.JM входом элэмен ,э и счетным входом гчетчиь а испс-рлс-нгих сообщений, вмход третьего a Li подключен к счетному входу счетчи а сообщений, причл гых с ошибкой, выход Навнг первой схемы сравнени подключе-, к перрэму входу элемента ИЛИ, выход которою соединен со счетным jxofiOM счетчика неискаженных сообщений , установочные счетчиков ис- пр. пленных сообщений и сообщений, прин тых с сшивкой, объединены и соединены с установочным входом устройства, группы выходов счетчика исправленных со- общзчий и счетчика сообшаний, прин тых с ошибкой, подключены к соответствующим входам блока индикации.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894630448A SU1624474A1 (ru) | 1989-01-03 | 1989-01-03 | Устройство дл моделировани канала передачи данных |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894630448A SU1624474A1 (ru) | 1989-01-03 | 1989-01-03 | Устройство дл моделировани канала передачи данных |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1624474A1 true SU1624474A1 (ru) | 1991-01-30 |
Family
ID=21419678
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894630448A SU1624474A1 (ru) | 1989-01-03 | 1989-01-03 | Устройство дл моделировани канала передачи данных |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1624474A1 (ru) |
-
1989
- 1989-01-03 SU SU894630448A patent/SU1624474A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1059577,кл. G 06 F 15/20, 1982. Авторское свидетельство СССР Nfe 1365093.кл. G 06 F15/20, 1988. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1448114A (en) | Test set controlled by a remotely positioned digital computer | |
JPS6034300B2 (ja) | デイジタル・コ−ド・ワ−ド検出方法およびその装置 | |
CA2130551A1 (en) | Method for determining the number of defective digital bits (defective bit number) transmitted over a data-transmission path to be tested, and device for the carring out of the method | |
US3182127A (en) | Measuring reference distortion of telegraph symbols in start-stop telegraph operation | |
SU1624474A1 (ru) | Устройство дл моделировани канала передачи данных | |
US2688050A (en) | Validity checking circuit for coded signals | |
SU1151983A1 (ru) | Устройство дл моделировани систем передачи данных | |
SU1709335A1 (ru) | Устройство дл моделировани систем св зи | |
SU1665384A1 (ru) | Устройство дл моделировани систем св зи | |
SU1399762A1 (ru) | Устройство дл моделировани системы св зи | |
SU1698894A1 (ru) | Устройство дл моделировани тракта передачи данных | |
SU1365093A1 (ru) | Устройство дл моделировани систем св зи | |
SU1741146A1 (ru) | Устройство дл моделировани систем передачи данных | |
SU1661786A2 (ru) | Устройство дл моделировани систем передачи данных | |
SU926665A1 (ru) | Устройство дл моделировани тракта передачи данных | |
SU1140144A1 (ru) | Устройство дл приема и передачи информации | |
SU1150629A1 (ru) | Устройство дл моделировани систем передачи и обработки данных | |
SU1741151A1 (ru) | Устройство дл моделировани систем св зи | |
US2737544A (en) | Telegraph repeaters | |
US2658944A (en) | Telegraph signal regenerator apparatus | |
SU1487064A1 (ru) | Устройство для моделирования системы связи | |
US3761626A (en) | Method and apparatus for distortion measurement in data transmission networks | |
SU720775A1 (ru) | Устройство дл приема трехкратноповторенных команд телеуправлени | |
SU1451718A1 (ru) | Устройство дл моделировани систем передачи данных | |
SU1179366A1 (ru) | Устройство дл моделировани систем св зи |