SU1584125A1 - Устройство дл восстановлени сигнала, представленного отсчетами с пропусками - Google Patents
Устройство дл восстановлени сигнала, представленного отсчетами с пропусками Download PDFInfo
- Publication number
- SU1584125A1 SU1584125A1 SU874353052A SU4353052A SU1584125A1 SU 1584125 A1 SU1584125 A1 SU 1584125A1 SU 874353052 A SU874353052 A SU 874353052A SU 4353052 A SU4353052 A SU 4353052A SU 1584125 A1 SU1584125 A1 SU 1584125A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- adder
- input
- output
- outputs
- multiplier
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение относитс к электросв зи. Цель изобретени - повышение точности восстановлени отсчетов сигнала. Устройство дл восстановлени сигнала, представленного отсчетами с пропусками, содержит многозвенную линию задержки 1, блоки 2 - 7 умножителей, сумматоры 8 - 16, умножители 17 - 22, мультиплексоры 23, регистр 24 пам ти, блок 25 синхронизации, состо щий из трех счетчиков, дешифратора, элемента И и элемента ИЛИ. Согласно п. 2 устройство по п. 1 отличаетс тем, что каждый из блоков умножителей содержит три умножител . На выходе мультиплексора 23 по сигналам, поступающим от блока 25 синхронизации и регистра 24 пам ти, формируетс все отсчеты принимаемого сигнала, а также восстановленные отсчеты. Врем продвижени отсчетов принимаемого сигнала по многозвенной линии задержки 1 должно быть равно времени, необходимому дл интерпол ции пропущенных отсчетов с тем, чтобы вставить их в поток отсчетов сигнала на нужное место. Посредством блока 25 синхронизации осуществл етс формирование импульсных последовательностей, необходимых дл работы устройства. 1 з.п. ф-лы, 6 ил.
Description
26
27
28
f Фиг,. 2
Si
У di
Фиг.З
in
cxi
r
CO
m
Фиг. 5
Claims (5)
1. Устройство для восстановления сигнала, представленного отсчетами с пропусками, содержащее многозвенную линию задержки, состоящую из восьми 3Q последовательно соединенных элементов задержки, пять сумматоров, регистр памяти, блок синхронизации и мультиплексор, при этом выход четвертого- элемента задержки многозвенной линии задержки через регистр па35 мяти подключен к первому входу мультиплексора, второй вход которого соединен с выходом первого сумматора, первый, второй и третий выходы блока синхронизации подключены соответст40 венно к.второму входу регистра памяти и к третьему и четвертому входам мультиплексора, отличающееся тем, что, с целью повышения точности 45 восстановления значений отсчетов сигнала, вход многозвенной линии задержки и выходы первого, второго, шестого, седьмого и восьмого элементов задержки многозвенной линии задержки подключены к входам соответст·. вующих блоков умножения, первые входы первого, второго и третьего блоков умножения подключены к соответствующим входам второго сумматора, выход
55 которого через первый умножитель подключен к первому входу первого сумматора, вторые выходы первого, второго и третьего блоков умножения подключены .к соответствующим входам третье го сумматора, выход которого через второй умножитель и четвертый сумматор подключен к пятому входу мультиплексора, третьи выходы первого, второго и третьего блоков умножения $ подключены к соответствующим входам пятого сумматора, выход которого через третий умножитель и шестой сумматор подключен к шестому входу мульти- эд плексора, первые выходы четвертого, пятого и шестого блоков умножения :подключены к соответствующим входам седьмого сумматора, выход кот ·; ого i через четвертый умножитель подключен к второму входу первого сумматора, вторые выходы четвертого, пятого и /шестого блоков умножения подключены к соответствующим входам восьмого [сумматора, выход которого через пя- jq тый умножитель подключен к второму входу четвертого сумматора, третьи выходы четвертого, пятого и шестого блоков умножения подключены к соответствующим входам девятого сумматора, выход которого через шестой умножитель подключен к второму входу шестого сумматора, четвертый выход блока синхронизации подключен к входам синхронизации каждого из блоков умножения.
2. Устройство по п.1, отличающееся тем, что каждый из блоков умножения содержит три умножителя на постоянный коэффициент, входы которых являются входом блока умножения, первым, вторым и третьим выходами которого являются выходы соответствующего умножителя на постоянный коэффициент.
Фиг. 2 <4-3 $1-2 __D____П Л
Z-J Z-Z i-1 _i__u...............»
L L*1 14 $ί+5
П
A— t
Φζ/zJ
M fc-t
Ча e u».
3 2.
to co *3 <o <o co £ co a co co *П co co Έ co co a co gj to £ co
*4 co
СЭ *4 co
S! to tn
CO is CO {n to
Й to
0 to co to *» co ·? co £
JJ co to «0 to
Q*
Ό •q co
О» co co
CO »* to
CO
Co th co co s
<o
5> co «М <o
СЭ *4
CO
O'» co «М co co
О» co <o co
8 co vt •m <O cz *r» co a co «О
Ot CO «О to to co
8 co & to «О
5 co o> co *Q co b «О o> co <o
CO co <0 co «Я
CO <O cz . u . «о г- <o 10 <i ·“> «м ,
Ч. '----------------v— ---------------' '-------v------5 угппо l пюкйддос ппнтг NQomg -охпноЬунпо мид выход L&B: l$i isil^ I Sa i3g|sfeis& Ism$«15»|S»sHfc I$a 15¾ lsZJ |5д?is?< I
Фиг. 5
Фи г. 6
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874353052A SU1584125A1 (ru) | 1987-12-30 | 1987-12-30 | Устройство дл восстановлени сигнала, представленного отсчетами с пропусками |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874353052A SU1584125A1 (ru) | 1987-12-30 | 1987-12-30 | Устройство дл восстановлени сигнала, представленного отсчетами с пропусками |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1584125A1 true SU1584125A1 (ru) | 1990-08-07 |
Family
ID=21346152
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874353052A SU1584125A1 (ru) | 1987-12-30 | 1987-12-30 | Устройство дл восстановлени сигнала, представленного отсчетами с пропусками |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1584125A1 (ru) |
-
1987
- 1987-12-30 SU SU874353052A patent/SU1584125A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент US № 4480271, кл. Н 04 N 9/49. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ATE88843T1 (de) | Nichtrekursiver zweidimensionaler digitalfilter. | |
FR2285024A1 (fr) | Filtre numerique interpolant equipe d'une memoire tampon d'entree | |
RU97115454A (ru) | Устройство кодирования | |
IT1148456B (it) | Perfezionamento negli strumenti per uso dentistico,in particolare per la otturazione di canali di radici di denti estirpati | |
IT8224106A0 (it) | Filtri digitali a doppia uscita. | |
ATE65351T1 (de) | Rekursives digitales filter. | |
SE8104487L (sv) | Digitalfilter | |
SU1584125A1 (ru) | Устройство дл восстановлени сигнала, представленного отсчетами с пропусками | |
WO1998025343A3 (en) | Floating point digital transversal filter | |
KR920001830A (ko) | 입력가중형 트랜스 버셜필터 | |
FR2389271A1 (fr) | Perfectionnements aux filtres electromecaniques a pont | |
JPH0120805B2 (ru) | ||
SU1394213A1 (ru) | Устройство дл программируемой задержки информации | |
ES2000520A6 (es) | Metodo y aparato para sintetizar una senal transitoria de audio | |
SU911526A1 (ru) | Устройство дл умножени число-импульсных кодов | |
SU1146798A1 (ru) | Цифровой фильтр | |
SU1089597A2 (ru) | Формирователь сигналов синхронизации дл устройства считывани информации | |
SU1705872A1 (ru) | Устройство дл считывани кодов аналоговых сигналов | |
SU577533A1 (ru) | Цифровой фильтр | |
SU1538231A1 (ru) | Цифровой решетчатый фильтр синтезатора речи | |
SU586459A1 (ru) | Цифровой фильтр | |
SU1539801A1 (ru) | Устройство дл извлечени квадратного корн | |
SU1683006A1 (ru) | Устройство дл делени на два последовательных кода "золотой" пропорции | |
SU1432516A1 (ru) | Устройство дл делени частот двух последовательностей импульсов | |
SU1193778A1 (ru) | Многоканальное устройство фильтрации |