SU1566481A1 - Преобразователь напр жени в код - Google Patents

Преобразователь напр жени в код Download PDF

Info

Publication number
SU1566481A1
SU1566481A1 SU874298295A SU4298295A SU1566481A1 SU 1566481 A1 SU1566481 A1 SU 1566481A1 SU 874298295 A SU874298295 A SU 874298295A SU 4298295 A SU4298295 A SU 4298295A SU 1566481 A1 SU1566481 A1 SU 1566481A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
combined
trigger
inputs
Prior art date
Application number
SU874298295A
Other languages
English (en)
Inventor
Евгений Николаевич Бантюков
Виктор Григорьевич Ершов
Василий Иванович Антонец
Анатолий Васильевич Павловский
Алексей Иванович Яценко
Original Assignee
Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа filed Critical Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа
Priority to SU874298295A priority Critical patent/SU1566481A1/ru
Application granted granted Critical
Publication of SU1566481A1 publication Critical patent/SU1566481A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к измерительной технике и может быть использовано в устройствах сбора и обработки информации. Изобретение позвол ет повысить точность преобразовани . Это достигаетс  тем, что в преобразователь, содержащий источник 1 эталонного напр жени , блок 2 управлени , генератор 3 импульсов, ключи 4, 5, 6, интегратор 12, компаратор 13, счетный блок 11, введены ключи 7-10. 3 з.п. ф-лы, 5 ил.

Description

второй вход элемента ИЛИ-НЕ объединен JQ рого элемента И соединен с выходом
с входом первого элемента разв зки, первым входом второго элемента И и соединен с пр мым выходом первого RS-триггера, выход элемента ИЛИ-НЕ соединен с входом второго элемента разв зки, второй вход первого элемента И объединен с первым входом третьего элемента И и соединен с инверсным выходом первого PS-триггера, выход первого элемента И соединен с входом третьего элемента разв зки, выходы первого, второго и третьего элементов разв зки  вл ютс  соответственно первым, третьим и вторым выходами блока, второй вход второго элемента И объединен с С-входом второго RS-триггера и  вл етс  вторым входом блока, второй вход третьего элемента И  вл етс  третьим входом блока, выходы второго и третьего эле ментов И соединены соответственно с S- и вторым R-входами третьего RS- триггера, выход первого элемента ИЛИ  вл ютс  четвертым выходом блока.
3. Преобразователь по п. 1, о т- лич ающийс  тем, что генератор импульсов выполнен на двух формировател х импульсов, двух элементах ИЛИ, двух RS-триггерах, двух элементах задержки, трех элементах И, делителе частоты, элементе НЕ, последовательно соединенных интеграторе и управл емом генераторе импульсов, выход которого соединен с первым входом первого элемента И Ъ  вл етс  выходом генератора, второй вход первого элемента И объединен с первым входом второго элемента И и соединен с пр мым выходом первого RS-триггера выход первого элемента И через делитель частоты соединен с R-входом первого RS-триггера, S-вход которого объединен с вхрдом элемента НЕ, первым входом третьего элемента И,
0
5
0
5
0
5
0
элемента НЕ, выходы второго и третьего элементов И соединены соответственно с первым и вторым входами интегратора , инверсный выход второго RS- триггера соединен через второй элемент задержки с первым входом первого элемента ИЛИ, второй вход которого соединен с первым выходом первого Формировател  импульсов, второй выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом первого элемента задержки, выходы первого и второго элементов ИЛИ соединены соответственно с S- и R-входами второго RS-триггера, вход первого формировател  импульсов соединен с выходом второго формировател  импульсов, вход которого  вл етс  вторым входом генератора .
4. Преобразователь по п. 1, отличающийс  тем, что счетный блок выполнен на двух элементах И, реверсивном счетчике импульсов и RS-триггере, пр мой выход которого соединен с первым входом первого элемента И, инверсный выход соединен с первым входом второго элемента И и  вл етс  третьим выходом блока, S-вход RS-триггера соединен с первым выходом реверсивного счетчика, который  вл етс  первым выходом блока, S-йход RS-триггера соединен с вторым выходом реверсивного счетчика, вход вычитани  и сложени  которого соединены соответственно с выходами первого и второго элементов И, а вход сброса  вл етс  вторым входом блока, вторые входы первого и второго элементов И объединены и  вл ютс  первым входом блока, третьи входы первого и второго элементов И объединены и  вл ютс  третьим входом блока.
ФигЛ
Вход
Редактор И. Шулла
Составитель А.Титов Техред М.Ходанич
т
95
т
оФиг .5
Корректор С.Шекмар

Claims (4)

Формула изобретения
1. Преобразователь напряжения в 30 код, содержащий первый, второй и третий ключи, интегратор, компаратор, счетный блок, генератор.импульсов, блок управления, источник эталонного напряжения, выход которого соединен с первым входом первого ключа, второй вход которого соединен с первым выходом блока управления, второй и третий выходы которого соединены соответственно с первыми входами второго и третьего ключей, выходы первого, второго и третьего ключей объединены и соединены с первым входом интегратора, выход которого соединен с первым входом компаратора, вы- 45 ход генератора импульсов соединен с первым входом счетного блока, отличающийся тем, что, с целью повышения точности преобразования, в него введены четвертый, пятый, шестой и седьмой ключи, первый вход четвертого ключа является входной шиной, второй вход соединен с первым! выходом блока управления, вторые входы второго и третьего ключей объедийены и являются шиной нулевого потенциала, первые входы пятого и шестого ключей объединены с первым входом первого ключа, второй вход пятого ключа объединен с первым входом второго ключа, второй вход шестого ключа объединен с первыми входами седьмого и третьего ключей и генератора импульсов, второй вход которого является шиной ''Сеть1', второй вход седьмого ключа объединен с первым входом компаратора, выходы четвертого, пятого и шестого ключей объединены и соединены с вторыми входами интегратора и компаратора, выход седьмого ключа соединен с третьим входом интегратора, первый вход блока управления является шиной Пуск, второй и третий входы соединены соответственно с первым и вторь!м выходами ком- . паратора, четвертый вход блока управления соединен с первым выходом счетного блока, второй и третий выходы которого являются соответственно выходной шиной и шиной знака, второй и третий входы счетного блока соединены соответственно с четвертым и пятым выходами блока управления, шестой выход является сигнальной шиной, седьмой выход является шиной неисправности датчика и преобразователя , пятый вход- шиной неисправности датчика .
2. Преобразователь по π. 1, о т пинающийся тем, что блок управления выполнен на элементе НЕ, элементе ИЛИ-HE, трех элементах развязки, трех RS-триггерах, трех элементах И, трех элементах ИЛИ, элементе задержки и двух формирователях импульсов, вход первого формирователя импульсов объединен с входом элемента НЕ, R—входами первого и второго RS-триггеров и является первым входом блока, инверсный выход формирователя импульсов соединен с S—входами первого и второго RS-триггеров, Свход первого RS-триггера является четвертым входом блока, D-вход первого RS-триггера объединен с D-входом второго и первым R-входом третьего RS-триггеров, первым входом первого элемента ИЛИ и соединен с выходом элемента НЕ, второй вход первого элемента ИЛИ объединен с первым входом второго элемента ИЛИ и является пятым входом блока, второй вход второго элемента ИЛИ через элемент задержки соединен с выходом второго RS-триггера, выход второго элемента ИЛИ соединен с первым входом третьего элемента ИЛИ и является седьмым выхо дом блока, второй вход третьего элемента ИЛИ через второй формирователь импульсов объединен с первыми входами первого элемента И и элемента ИЛИНЕ, соединен с выходом третьего RSтриггера, который является пятым выходом блока, выход третьего элемента ИЛИ является шестым выходом блока, второй вход элемента ИЛИ-HE объединен с входом первого элемента развязки, первым входом второго элемента И и соединен с прямым выходом первого RS-триггера, выход элемента ИЛИ-НЕ соединен с входом второго элемента развязки, второй вход первого элемента И объединен с первым входом третьего элемента И и соединен с инверсным выходом первого RS-триггера, выход первого элемента И соединен с входом третьего элемента развязки, выходы первого, второго и третьего элементов развязки являются соответственно первым, третьим и вторым выходами блока, второй вход второго элемента И объединен с С-входом второго RS-триггера и является вторым входом блока, второй вход третьего элемента И является третьим входом блока, выходы второго и третьего элементов И соединены соответственно с S- и Вторым R-входами третьего RSтриггера, выход первого элемента ИЛИ являются четвертым выходом блока.
3. Преобразователь по π. 1, о тлич ающийся тем, что генератор импульсов выполнен на двух формирователях импульсов, двух элементах ИЛИ, двух RS-триггерах, двух элементах задержки, трех элементах И, делителе частоты, элементе НЕ, последовательно соединенных интеграторе и управляемом генераторе импульсов, выход которого соединен с первым входом первого элемента И является выходом генератора, второй вход первого элемента И объединен с первым входом второго элемента И и соединен с прямым выходом первого RS-триггера, выход первого элемента И через делитель частоты соединен с R-входом первого RS—триггера, S-вход которого объединен с вхрдо^ элемента НЕ, первым входом третьего элемента И, · входом первого элемента задержки и соединен с прямым выходом второго RSтриггера, инверсный выход первого RSтриггера соединен с вторым входом третьего элемента И, третий вход которого объединен с вторым входом второго элемента И и является первым входом генератора, третий вход второго элемента И соединен с выходом элемента НЕ, выходы второго и третьего элементов И соединены соответственно с первым и вторым входами интегратора, инверсный выход второго RSтриггера соединен через второй элемент задержки с первым входом первого элемента ИЛИ, второй вход которого соединен с первым выходом первого Формирователя импульсов, второй выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом первого элемента задержки, выходы первого и второго элементов ИЛИ соединены соответственно с S- и R-входами второго RS-триггера, вход первого формирователя импульсов соединен с выходом второго формирователя импульсов, вход которого является вторым входом генератора .
4, Преобразователь по п. 1, отличающийся тем, что счетный блок выполнен на двух элементах И, реверсивном счетчике импульсов и RS-триггере, прямой выход которого соединен с первым входом первого элемента И, инверсный выход соединен с первым входом второго элемента И и является третьим выходом блока, S-вход RS-триггера соединен с первым выходом реверсивного счетчика, который является первым выходом блока, S-Вход RS-триггера соединен с вторым выходом реверсивного счетчика, вход вычитания и сложения которого соединены соответственно с выходами первого и второго элементов И, а вход сброса является вторым входом блока, вторые входы первого и второго элементов И объединены и являются первым входом блока, третьи входы первого и второго элементов И объединены и являются третьим входом блока .
Выходы —ьЧ
J 56648)
Входи
Фиг.З (-f?
Фиг.5
SU874298295A 1987-08-19 1987-08-19 Преобразователь напр жени в код SU1566481A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874298295A SU1566481A1 (ru) 1987-08-19 1987-08-19 Преобразователь напр жени в код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874298295A SU1566481A1 (ru) 1987-08-19 1987-08-19 Преобразователь напр жени в код

Publications (1)

Publication Number Publication Date
SU1566481A1 true SU1566481A1 (ru) 1990-05-23

Family

ID=21324763

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874298295A SU1566481A1 (ru) 1987-08-19 1987-08-19 Преобразователь напр жени в код

Country Status (1)

Country Link
SU (1) SU1566481A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1283973, кл. Н 03 М 1/52, 1986. Авторское свидетельство СССР № 347909, кл. Н 03 М 1/52, 1968. *

Similar Documents

Publication Publication Date Title
SU1566481A1 (ru) Преобразователь напр жени в код
SU1462481A1 (ru) Преобразователь частоты в напр жение
SU1533001A1 (ru) Делитель частоты
SU1264135A1 (ru) Двухканальный врем импульсный преобразователь
SU711487A1 (ru) Устройство дл допускового контрол частоты
SU824436A1 (ru) Процентный цифровой измеритель-Ный пРЕОбРАзОВАТЕль
SU860306A1 (ru) Преобразователь временных интервалов в цифровой код
SU1004922A1 (ru) Логический пробник
SU894600A1 (ru) Устройство дл сравнени фаз
SU754317A1 (ru) Преобразователь тока в частоту следования импульсов 1
SU902249A1 (ru) Преобразователь интервала времени в цифровой код
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
KR870002523A (ko) 디지탈 신호처리 장치
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1177793A1 (ru) Цифровой измеритель интервалов времени
SU1256199A2 (ru) Делитель частоты на три
SU1045379A1 (ru) Преобразователь частоты в напр жение
SU624364A1 (ru) Аналого-цифровой преобразователь
RU2090971C1 (ru) Устройство для выделения первого импульса из серии
SU970634A1 (ru) Фазовый дискриминатор
SU375651A1 (ru) Частотно-импульсное множительно- делительное устройство-^
SU761961A1 (ru) Цифровой миллитесламетр 1
SU720680A1 (ru) Фазовый дискриминатор
SU1119011A1 (ru) Устройство дл вычитани частот импульсных последовательностей
SU686140A1 (ru) Фазовый детектор